So sánh phân bố biên độ giữa lí thuyết và mô phỏng

Một phần của tài liệu (LUẬN án TIẾN sĩ) nghiên cứu phát triển anten mảng vi dải có độ lợi cao, mức búp phụ thấp luận án TS kỹ thuật điện, điện tử và viễn thông 95202 (Trang 66 - 69)

Phần tử ui 1 2 3 4 5 6 7 8 9 10 Biên độ chuẩn hóa (dB) Lí thuyết -11,25 -10,58 -10,0 -9,49 -9,03 -9,03 -9,49 -10,0 -10,58 -11,25 phỏng -12,4 -11,7 -11,4 -10,9 -9,6 -9,6 -10,9 -11,4 -11,7 -12,4

Kết quả từ bảng 2.9 cho thấy phân bố biên độ đến các cổng lối ra của mạng tiếp điện phù hợp với phân bố giảm dần theo yêu cầu đã đặt ra. Hơn nữa, hình 2.19 cho thấy, tại tần số trung tâm pha của tín hiệu đầu ra tại các cổng là đồng nhất.

Hình 2.19. Pha tại các cổng của mạng tiếp điện mảng 10×1 phần tử

Đồ thị bức xạ chuẩn hóa sử dụng các trọng số mô phỏng từ mạng tiếp điện (bảng 2.8) và trọng số xác định ban đầu (bảng 2.6) được trình bày trong hình 2.20. Từ kết quả mô phỏng cho thấy, SLL của mảng đạt được là ˗16,3 dB tại các vị trí ±110. Kết quả này so với SLL thu được từ mảng lí thuyết với cùng phần tử đơn là ˗18,4 dB ở tại vị trí ±120

, cho thấy sự chênh lệch SLL là không đáng kể. Do vậy, mạng tiếp điện này hoàn toàn có thể sử dụng để cấu trúc mảng tuyến tính với phân bố giảm dần, nhằm giảm SLL cho bức xạ anten mảng vi dải.

b. Thiết kế phần tử anten lưỡng cực mạch in hai mặt

Phần tử anten DSPD trong đề xuất này được tính toán, thiết kế dựa theo qui trình thiết kế anten DSPD ở mục 2.2.1 với tần số cộng hưởng 5,6 GHz. Cấu trúc và thông số thiết kế phần tử anten DSPD được thể hiện chi tiết tại hình 2.21 dưới đây.

Thông số Giá trị (mm) Thông số Giá trị (mm) W1 2 L1 12,5 W2 2,5 L2 10 W3 9,2 L3 7 W4 13,2 L4 4,28 c 3 L5 4 Hình 2.21. Phần tử anten DSPD đề xuất

Trong mẫu thiết kế này, một thanh ngang được thêm vào nhằm tăng cường độ lợi cho anten DSPD và độ lợi của anten mảng. Các kết quả khảo sát anten DSPD trong trường hợp này có độ lợi lớn hơn, băng thông có bị suy giảm, tuy nhiên sự suy giảm đó không ảnh hưởng đến mục đích thiết kế.

c. Ghép mảng

Anten mảng vi dải 10×1 phần tử với trọng số giảm dần được cấu trúc từ các phần tử anten đơn và mạng tiếp điện đã tính toán thiết kế ở mục trên. Cấu trúc anten mảng đề xuất được trình bày như ở hình 2.22.

W1

W2

Các thông số thiết kế anten mảng được tổng hợp ở bảng 2.10. Trong đó, g có kích thước bằng 0/4 là khoảng cách từ mặt phẳng phản xạ đến anten mảng.

Một phần của tài liệu (LUẬN án TIẾN sĩ) nghiên cứu phát triển anten mảng vi dải có độ lợi cao, mức búp phụ thấp luận án TS kỹ thuật điện, điện tử và viễn thông 95202 (Trang 66 - 69)

Tải bản đầy đủ (PDF)

(126 trang)