Đđy lă lọai điển hình nhất của ADC ( h17.1 ), sử dụng bộ đếm nhị phđn thay cho thanh ghi vă cho phĩp xung_clock tăng nội dung bộ đếm cho đến khi
VAX ≥ V . Lọai năy được gọi lă DRC vì sĩng ra tại Vax cĩ dạng dốc bậc thang ( step‐by‐step ramp ) _ H17.1
Tín hiệu ra của bộ so sânh EOC tích cực mức thấp lă tín hiệu kết thúc quâ trình chuyển đổi. giả sử điện âp văo tương tự cần biến đổi lă: VA > 0 , quâ trình biến đổi sẽ như sau :
‐ Xung khởi động đưa văo xĩa bộ đếm về 0, đồng thời cấm xung clock qua cổng AND văo bộ đếm.
‐ Khi tất cả câc tín hiệu bằng 0, tín hiệu ra của DAC lă : VAX = 0 V. ‐ Vì VAX > VA nín cửa ra của bộ đếm EOC ở mức cao.
‐ Khi xung khởi động về mức thấp, cổng AND cho phĩp xung clock văo bộ đếm. ‐ Bộ đếm họat động, VAX tăng bậc thang ( H17.1) .
‐ Quâ trình năy tiếp tục cho đến khi VAX > VA một lượng VT
( khỏang 10 100μV). EOC xuống mức thấp vă cấm xung clock qua cổng AND văo bộ đếm, bộ đếm dừng họat động.
‐ Quâ trình biến đổi đến đđy lă hoăn tất, nội dung bộ đếm lă biểu diễn số của VA. ‐ Bộ đếm sẽ lưu giữ giâ trị số năy cho đến khi xuất hiện xung Start mới.
Ví dụ : ADC: fclock=1MHz, VT=0.1mV. VAX=VA*VT =3.728V*0.1mV=3728.1mV DAC: FS=10.23V, 10bits input. NS =210‐1 =1023 , SS=10.23/1023=10mV
giâ trị số đạt được với VA = 3.728V : số bước thay đổi cần thiết nSS=VAX/ss=3728.1mV/10mV=372.81≈ 373 buớc Bit value= 0101110101
( lă trị nhị phđn cả 373)
thời gian chuyện đổi : Time=nSS*T =373*1μs =373 μs