5,3.2 Cácchi tiêu chủ yếu của vi mạch (IC) Flip Flop

Một phần của tài liệu Cơ sở kĩ thuật điện tử số giáo trình tinh giản phần 2 đh bách khoa hà nội (Trang 28)

- Dùng sơ đổ ; bảng chức nâng, bảng đẩu vào kích, bảng Karnaugh.

5,3.2 Cácchi tiêu chủ yếu của vi mạch (IC) Flip Flop

1) Tham số tĩnh

Kết cấu mạch điện đầu vào, đẩ« ra của Flip Flop dưới dạng IC rất giống với các cổng NAND họ TTL. Những đặc tính đầu vào đấu ra cũng vậỵ Nên cách định nghĩa và phương pháp đo lường các tham sổ chủ yếu của đặc tính đầu vào, đẩu ra cũng cơ bản giống như cùa cổng NAND TTL. Các chỉ tiêu chủ yếu là :

Trong mạch điện cổng dòng điện nguồn khi mức đẩu ra thấp và khi mức đầu ra cao khác nhau rất xạ Trong mạch điện Flip Flop bao gổm rất nhiều cổng, thường không đổng thời thông cả hoặc đổng thời ngát cả, nên dù trạng thái mạch điện FF thay đổi thì dòng điện nguổn cũng không thay đổi đáng kể. Vậy thông thường chỉ đưa ra một giá trị dòng điện nguồn và quy định ràng tất cả các đẩu vào đều phải treo khi đo lường dòng điện nguổn.

Dòng điện ngán mạch đàu vào /j5

Lần ỉượt nối đất các đẩu vào, ta đo được dòng điện ngán mạch đẩu vào tương ứng. Có thể nhận thấy ở các hình 5 -1 -1 1 và 5 -1 -1 5 rằng mỗi một trong các đẩu vào R, s, Rjj, Sjj, CP, D, J, K v.v... được nối với một số khác nhau tranzito nhiểu emítơ. Do đó dòng điện ngán mạch đẩu vào của chúng cũng không bầng nhaụ Số tranzito càng nhiều thì trị số dòng điện tương ứng càng lớn.

Đòng điện dò đầu vào /jj^

Là dòng điện chảy vào đầu vào xét khi đầu vào đd nối đến mức caọ Dòng điện Ijj^ cũng phụ thuộc vào sổ tranzito nhiều emitd được nối đến đẩu vào xét.

Mức tin hiệu dầu ra cao Vqpi và thấp

Khi FF ở trạng thái 1, ^ẩu ra Q ở mức cao, Q ở mức thấp. Khi FF ở trạng thái đẩu ra Q ở mức thấp, Q ở mức caọ Vậy chỉ cẩn đo ỉường riêng mức đầu ra Q, Q khi FF trạng thái 1 và 0 là ta được và Vqj^.

Một phần của tài liệu Cơ sở kĩ thuật điện tử số giáo trình tinh giản phần 2 đh bách khoa hà nội (Trang 28)

Tải bản đầy đủ (PDF)

(180 trang)