- Tìm logic phản hổi Vẽ sơ đổ logic
c) Phần tử nhó lưỡng cục (xem hình 6-5-7) Mạch gổm 2 tranzito nhiều emitơ và 2 điện trở,
Mạch gổm 2 tranzito nhiều emitơ và 2 điện trở, chúng cấu trúc nên Flip Flop. Một đôi emitơ nối vào dây X, đôi emitơ còn lại nối riêng rẽ vào dây bit B, B.
ở trạng thái lưu giữ số liệu, điện thế dây X cỡ 0,3V, điện thế dây bit cỡ 1,1V. Khi đd, dòng điện của tranzito thông sẽ chạy ra dây X, lớp tiếp giáp bán dẫn nối với dây bit phân cực nghịch làm hở mạch dây bit với FF.
Trạng thái phẩn tử nhớ cố thể là 0 (Tj thông, ngát) hoặc cố thể là 1 (T2 thông, Tj ngát). _____ Ị Hĩnh 6 -5 -6 . Phần tử nhó RAM lĩnh 6 bóng CMOS. ưềị/ óít B đỈỊ/X (/àọ ờ if 'ẽ Hình 6 - 5 - 7 . Phần tử nhó lưõng cực.
Khi phần tử nhớ được chọn (để vào / ra dữ liệu), điện thế dây X lên cao đến cỡ 2,2V, điện thế dây bit bé hơn, nên dòng điện qua tranzito thông sẽ chạy ra dây bit.
Giả sử cần đọc ra, thì chỉ cẩn xác định dòng điện trên một dây bit có hay không. Chẳng hạn xét dây bit B : trạng thái phẩn tử nhớ là 1, thông, dòng điện ra dây B, qua bộ khuếch đại đọc ra điện áp mức 1 ; trạng thái phẩn tử nhớ là 0, T2 ngát, không có dòng điện ra dây B, đẩu ra bộ khuếch đại đọc không có tín hiệu (điện áp mức 0).
Giả sử cẩn viết vào giá trị 1, thì sau mạch đẩu vào ta £ố B = 1, B = 0, tương ứng Tj ngát, thông. Dòng điện của T2 chạy ra dây bit B. Sau khi dây X trò vỗ mức thấp thỉ dòng điện cùa chuyển hướng chạy ra dây X, trạng thái phấn tử nhớ không thay đỔi,_hoàn thành viết vào nò giá trị 1. Giả sử cán viết vào giá trị 0. Khi đđ, B = 0 , B = 1 tương ứng thông , T2 ngát.