1. Trang chủ
  2. » Luận Văn - Báo Cáo

HƯỚNG dẫn LTSPICE

32 61 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 32
Dung lượng 1,65 MB

Nội dung

Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  LAB 0: HƯỚNG DẪN LTSPICE Tài liệu trình bày thành phần chính: + Phần 1: hướng dẫn sử dụng LTSpice + Phần 2: thiết kế inverter với LPSpice Mục đích: giúp người học biết cách sử dụng LTSpice, thiết kế mô với công nghệ định PHẦN 1: Sử dụng LTSpice Thiết kế mạch với LTspice theo bước sau : Chuẩn bị file thư viện Tạo Schematic Tích hợp file thư viện vào Schematic Sử dụng NMOS PMOS tích hợp để thiết kế mạch Chạy Mô I.Chuẩn bị file thư viện : Vào Link : http://www.mosis.com/Technical/Testdata/ Chọn thư viện cần sử dụng VD thư viện 0.25u http://www.mosis.com//Technical/Testdata/tsmc-025-prm.html Chọn thư viện NMOS PMOS Hầu hết thiết kế làm việc với NMOS PMOS nên cần sử dụng phần đủ Các phần comment test data Phần thư viện ta cần sử dụng thường có nội dung sau : T65V SPICE BSIM3 VERSION 3.1 PARAMETERS Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 1 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  SPICE 3f5 Level 8, Star-HSPICE Level 49, UTMOST Level * DATE: Aug 7/06 * LOT: T65V WAF: 2002 * Temperature_parameters=Default MODEL CMOSN NMOS ( LEVEL = 49 +VERSION = 3.1 TNOM = 27 TOX = 5.7E-9 +XJ = 1E-7 NCH = 2.3549E17 VTH0 = 0.3790539 +K1 = 0.4678673 K2 = 2.094882E-3 K3 = 1E-3 +K3B = 2.8635543 W0 = 1E-7 NLX = 1.952698E-7 +DVT0W = DVT1W = DVT2W = +DVT0 = 0.4891847 DVT1 = 0.5915719 DVT2 = -0.5 +U0 = 305.4959128 UA = -1.245181E-9 UB = 2.524523E-18 +UC = 4.296097E-11 VSAT = 1.326081E5 A0 = 1.6595933 +AGS = 0.3280687 B0 = -1.620759E-8 B1 = -1E-7 +KETA = -1.129018E-3 A1 = 1.358712E-4 A2 = 0.5058927 +RDSW = 200 PRWG = 0.3631279 PRWB = -0.0636973 +WR = WINT = LINT = +XL = XW = -4E-8 DWG = -2.075568E-8 +DWB = 2.088413E-9 VOFF = -0.0992525 NFACTOR = 1.3986948 +CIT = CDSC = 2.4E-4 CDSCD = +CDSCB = ETA0 = 6.307375E-3 ETAB = 2.812558E-4 +DSUB = 0.0453069 PCLM = 1.585851 PDIBLC1 = 0.9927926 +PDIBLC2 = 2.413581E-3 PDIBLCB = -0.0251233 DROUT = 0.9993683 +PSCBE1 = 8E10 PSCBE2 = 5.882417E-10 PVAG = 1.009375E-7 +DELTA = 0.01 RSH = 3.9 MOBMOD = +PRT = UTE = -1.5 KT1 = -0.11 +KT1L = KT2 = 0.022 UA1 = 4.31E-9 +UB1 = -7.61E-18 UC1 = -5.6E-11 AT = 3.3E4 +WL = WLN = WW = +WWN = WWL = LL = +LLN = LW =0 LWN = +LWL = CAPMOD = XPART = 0.5 +CGDO = 4.16E-10 CGSO = 4.16E-10 CGBO = 7E-10 +CJ = 1.740557E-3 PB = 0.99 MJ = 0.4621235 +CJSW = 4.180326E-10 PBSW = 0.8994981 MJSW = 0.2677227 +CJSWG = 3.29E-10 PBSWG = 0.8994981 MJSWG = 0.2677227 +CF = PVTH0 = -8.458495E-3 PRDSW = -10 +PK2 = 4.057598E-3 WKETA = 5.254243E-5 LKETA = -8.084685E-3 ) * MODEL CMOSP PMOS ( LEVEL = 49 Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 2 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  +VERSION = 3.1 TNOM = 27 TOX = 5.7E-9 +XJ = 1E-7 NCH = 4.1589E17 VTH0 = -0.5224091 +K1 = 0.615586 K2 = 1.740055E-3 K3 = +K3B = 10.126439 W0 = 1E-6 NLX = 7.427938E-9 +DVT0W = DVT1W = DVT2W = +DVT0 = 2.6099192 DVT1 = 0.7749922 DVT2 = -0.1505238 +U0 = 100 UA = 9.628749E-10 UB = 1E-21 +UC = -1E-10 VSAT = 1.832587E5 A0 = 1.0636713 +AGS = 0.1473504 B0 = 4.332305E-7 B1 = 2.456784E-6 +KETA = 8.213399E-3 A1 = 0.0251405 A2 = 0.3 +RDSW = 1.048851E3 PRWG = 0.206411 PRWB = -0.1916693 +WR = WINT = LINT = 2.731764E-8 +XL = XW = -4E-8 DWG = -4.035405E-8 +DWB = 6.772034E-11 VOFF = -0.118657 NFACTOR = 1.0750885 +CIT = CDSC = 2.4E-4 CDSCD = +CDSCB = ETA0 = 0.2473215 ETAB = -0.0574668 +DSUB = 1.0277572 PCLM = 1.2659136 PDIBLC1 = 7.65712E-3 +PDIBLC2 = -1E-5 PDIBLCB = -1E-3 DROUT = 0.1043079 +PSCBE1 = 6.942941E10 PSCBE2 = 5E-10 PVAG = 2.330338E-3 +DELTA = 0.01 RSH = MOBMOD = +PRT = UTE = -1.5 KT1 = -0.11 +KT1L = KT2 = 0.022 UA1 = 4.31E-9 +UB1 = -7.61E-18 UC1 = -5.6E-11 AT = 3.3E4 +WL = WLN = WW = +WWN = WWL = LL = +LLN = LW =0 LWN = +LWL = CAPMOD = XPART = 0.5 +CGDO = 4.99E-10 CGSO = 4.99E-10 CGBO = 7E-10 +CJ = 1.840957E-3 PB = 0.9809513 MJ = 0.4692719 +CJSW = 3.603168E-10 PBSW = 0.99 MJSW = 0.3266334 +CJSWG = 2.5E-10 PBSWG = 0.99 MJSWG = 0.3266334 +CF = PVTH0 = 5.46428E-3 PRDSW = 1.8819543 +PK2 = 3.138577E-3 WKETA = 0.0321052 LKETA = -6.626532E-3 ) * Để ý file thư viện có đoạn : MODEL CMOSN NMOS ( MODEL CMOSP PMOS ( Phần in đậm, gạch thay đổi Đây phần quan trọng ta sử dụng chúng để tích hợp thơng số vào NMOS PMOS Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 3 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Copy phần thông số từ thư viện nhà sản xuất, Mở notepad windows, Paste nội dung vào notepad save dạng đuôi TXT ( VD : thuvien.txt) Đến hoàn tất phần chuẩn bị file thư viện cho mạch cần thiết kế II.Tạo Schematic Trong cửa sổ LTspice, Chọn File/New Schematic Tiếp tục chọn File/Save as Tạo Folder lưu File ASC vào Lưu Ý : Chúng ta bắt buộc phải tạo folder III.Tích hợp file thư viện vào Schematic Copy File Thư viện (thuvien.txt) tạo phần vào chung Folder với Schematic tạo Trong cửa sổ LTspice, Chọn biểu tượng Spice Directive : Đánh dòng lệnh sau : INCLUDE THUVIEN.TXT place dịng lệnh vào vị trí cửa sổ LTspice Đến giai đoạn ta tích hợp thư viện nhà sản xuất vào LTspice chưa tích hợp chúng cho NMOS PMOS Do chưa sử dụng MOSFET Để làm điều ta làm tiếp bước sau Các thiết kế sử dụng toàn NMOS PMOS nên phần hướng dẫn tích hợp thư viện cho NMOS PMOS NMOS : Trên Thanh Bar LTspice, Chọn biểu tượng Compoment Một cửa sổ mở,Chọn Nmos4 Chọn OK, có NMOS sau : Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 4 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Với M1 tên Transitor ta thay đổi cách click chuột phải vào chữ M1 Ta thay đổi tên Transitor tùy thích Để tích hợp thơng số thư viện vào NMOS ta click chuột phải vào NMOS cửa sổ xuất hiện: Ta thấy có thơng số Model Name, Đây thơng số giúp ta tích hợp thư viện vào Nmos bây giờ, mở File thuvien.txt tạo phần trước Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 5 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Để ý phần MODEL CMOSN NMOS ( Phần in đậm, gạch Thông số Model Name Transitor Trong trường hợp CMOSN Copy CMOSN Paste vào thông số model Name, Như ta tích hợp thành cơng thư viện cho NMOS Lưu ý : ta làm thành công cho NMOS, LTspice khơng có chế độ tích hợp thư viện hàng loạt, ta làm cho NMOS Nhưng may mắn ta sử dụng chức copy để đỡ tốn , sau click vào biểu tượng NMOS thời gian Chỉ cần click vào biểu tượng cửa sổ LTspice ta NMOS tích hợp thư viện PMOS : Trên bar LTspice, Chọn biểu tượng Compoment Cửa sổ xuất hiện, Chọn PMOS4 Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 6 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Các bước lại ta làm hoàn toàn tương tự NMOS ý line sau file thuvien.txt : MODEL CMOSP PMOS ( CMOSP Model name PMOS Đến ta hồn tất việc tích hợp thư viện cho NMOS PMOS Và dùng PMOS vào việc thiết kế Lưu ý điều sau : 1.Khi chọn Model cần phải ý điện áp điều khiển, thường model 50n có Vdd 1v, Cịn model có điện áp điều khiển cỡ 5v 2.Khi muốn tạo NMOS PMOS mới, ta phải thay đổi thông số Model name cho Transitor File thư viện (Thuvien.txt) phải folder với file Schematic (file có dạng ASC) Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 7 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  IV.Sử dụng NMOS PMOS tích hợp để thiết kế mạch Sau tích hợp thư viện cho NMOS PMOS, ta hồn tồn sử dụng chúng cho mạch cần thiết kế Chúng ta nên thiết kế giấy trước để có mơ hình mạch giai đoạn Schematic LTspice vẽ lại dạng sơ đồ mạch thiết kế Trong trình Schematic này, cơng việc tạo NMOS PMOS đồng thời nối chúng lại với Các tạo NMOS PMOS nêu phía trên, Cịn để nối NMOS PMOS lại với nhau, Chúng ta sử dụng biểu tượng : thực nối điểm lại với để xếp lại linh Trong trình ta sử dụng biểu tượng kiện cách hợp lý đẹp mắt hơn, Tránh gây rối mắt dây nối chồng chéo Một lưu ý chương trình học ta thường sử dụng NMOS PMOS có chân D,S,G, thực tế cịn chân M Để có Các MOSFET có chân chương trình học ta nối chân sau : Trong trình vẽ schematic, bạn đánh dấu label cho ngõ vào, ngõ ra, điểm mạch mà bạn thích Mục đích việc đánh dấu label để đưa điện áp vào mạch Chức đánh dấu label hoàn toàn tương tự chức label orcad Đối với vị trí VDD, nên đánh dấu label cho chúng việc giúp ta dễ dàng cung cấp nguồn VD : Câu lệnh để đưa áp vào VDD : VDD VDD Nghĩa đưa nguồn VDD vào vị trí điểm VDD 0, có giá trị 1V Dĩ nhiên điểm VDD điểm phải đánh dấu từ trước V.Chạy Mơ Phỏng Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 8 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Thông thường, vẽ schematic cho mạch, sau đánh dấu ngõ vào, ngõ ra, VDD, mass đóng gói chúng thành cell, gồm ngõ vào, ngõ VDD, ngõ MASS, ngõ out DC Operating Point Đây chức hay LTspice, cho phép biết diện áp DC tất nút tất dòng chạy mạch Để sử dụng chức cần nhấn nút OK đặt vào nơi cửa sổ LTspice Các command Chúng ta quan tâm tới phân tích DC, AC phân tích nhiễu AC Analysis Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 9 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Chức cho phép vẽ bode biên độ ngõ ( tức phân tích chế độ AC) Type of Sweep : có chế độ để chọn Chúng ta quan tâm tới linear octave Linear : Chọn dải hẹp Decade : Chọn dải rộng phải chọn số điểm để LTspice tính tốn biên độ dải thơng cần phân tích Number of points Start Frequency Stop Frequency DC Sweep Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 10 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Lưu ý: Việc bắt buộc Nếu khơng folder Ltspice khơng hiểu file thư viện Trên công cụ Ltspice,Chọn đánh vào dòng lệnh sau : INCLUDE THUVIEN.TXT Chọn OK, hộp nhỏ xuất , Đặt vào vị trí Ltspice Mục đích dịng lệnh đưa File thuvien.txt vào Ltspice Bây tạo NMOS tích hợp thơng số thư viện vào NMOS này.Vào cửa sổ làm việc Ltspice, Chọn nút chọn Nmos4 toolbar Trong cửa sổ xuất hiện, Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 18 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Nhấn OK đặt vào vị trí cửa sổ làm việc Ltspice Ta 5.Bây mở File thuvien.txt, ý tới đoạn sau: Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 19 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  N_50n tên model NMOS 6.Trở lại cửa sổ làm việc Ltspice Click chuột phải lên NMOS4 vừa thêm vào Một cửa sổ : Chúng ta thay đổi thông số : Model name : N_50n Length : 50n ( Do sử dụng thư viện 50n) Width : Tự chọn theo yêu cầu thiết kế Ở giả sử ta chọn NMOS có W 0.5u, Pmos có W 1u Thường NMOS chọn có kích thước nhỏ PMOS cấu hình Pull up- Pull down, cho mức Low lý tưởng Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 20 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Sau thực xong ta có : Như ta tạo tích hợp thư viện cho NMOS Lưu ý : Chỉ NMOS thơi Nếu muốn sử dụng nhiều NMOS phải làm bước cho Từng NMOS 7.Tiếp tục tạo PMOS Tương tự NMOS, Chọn biểu tượng chọn PMOS4 Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   toolbar Page 21 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Đặt vào hình làm việc Ltspice Thiết lập thơng số cho PMOS sau : Như có PMOS NMOS cho thiết kế Bây sử dụng biểu tượng move nhìn toolbar để xếp lại Mosfet cho hợp lý dễ Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 22 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  9.các NMOS PMOS học thường có ngõ ra, có ngõ toolbar nối MOSFET sau để Chúng ta sử dụng biểu tượng cấu hình PMOS NMOS thơng dụng Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 23 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  10.Tiếp tục sử dụng để nối NMOS PMOS thành cấu hình hồn chỉnh : 11 Bây đánh dấu label cho ngõ vào Chọn biểu tượng xuất hiện, thiết lập thông số sau : Một cửa sổ Chọn OK Nối với ngõ vào , ta : Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 24 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Thực hoàn toàn tương tự với ngõ VDD ta có : 12.Bây ta nối GND cho mạch Chọn biểu tượng mạch: Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Và đưa vào vị trí mass Ta Page 25 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  13.Tiếp tục ta đưa mơ hình nguồn vào ngõ vào.Chọn biểu tượng Và chọn Voltage toolbar Nối nguồn vào ngõ vào mass Đồng thời click chuột phải vào dòng chữ V1 ,V nguồn thay đổi vị trí sau : Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 26 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Như ta mạch hoàn chỉnh Chú ý : Nếu q trình vẽ mạch có sai sót sử dụng chức Delete để xóa phần bị lỗi Nhấn nút deleta bàn phím, Con chuột biến thành biểu tượng kéo Click kéo vào vị trí muốn xóa Thốt khỏi chức delete cách click đúp chuột phải 14.Bây gán nguồn VDD cho mạch Lưu ý Vin trường hợp biểu tượng, Chúng ta đưa nguồn mơ vào vị trí Vin Trong cửa sổ làm việc Ltspice, Chọn biểu tượng : Chọn thông số sau : Ở muốn cung cấp Nguồn VDD V CHúng ta thực lệnh giống sử dụng hspice, cách gõ dòng lệnh vào khung cửa sổ VDD VDD Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 27 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Và đặt vị trí dễ nhìn cửa sổ làm việc Ltspice: Dịng lệnh có nghĩa tạo nguồn VDD, đưa vào vị trí VDD 0, với giá trị điện áp 1V Chú ý vị trí VDD phải đánh dấu mạch Giống ví dụ trên, CHúng ta đánh dấu nguồn VDD label “VDD” đánh dấu mass vị trí “0” 15 Như cung cấp đủ nguồn cho mạch Bây mô chức mạch Mục đích Chính xét hoạt động chế độ DC inverter Ngõ thay đổi ngõ vào thay đổi từ đến VDD Từ tìm điểm chuyển trạng thái, điện áp ngưỡng Trên toolbar Ltspice, chọn Simulate/edit simulation command Một cửa sổ xuất hiện, chọn DC sweep Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 28 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Thiết lập thông số DC Sweep sau : Ý nghĩa thông số đề cập trước Chú ý thông số Increment, thông số giúp cho việc vẽ đáp ứng tốt hơn, Thông số nhỏ vẽ xác trên, thơng số Increment 0.1, Tức sau 0.1V, Ltspice vẽ điểm đáp ứng Đáp ứng cuối cá điểm nối lại với Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 29 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Sau thiết lập thơng số xong đặt chúng vào cửa sổ làm việc Ltspice Lúc này, Sơ đồ mạch + Dịng lệnh có dạng sau : Dĩ nhiên ta xếp lại thành phần cho dễ nhìn 16 Chạy mơ : toolbar Bây khơng có lỗi, Chọn Nút sau : Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 30 Lab0-Analog IC design, môn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Màn hình thể đáp ứng mạch, cịn hình sơ đồ mạch Khi ta rê chuột hình bên ta thấy chuột lên dấu + Thử click dấu cộng vào ngõ Ta đáp ứng ngõ mạch Hồn tồn tương tự ta biết đáp ứng điểm mạch Mục đích thí nghiệm xác định ngõ thay đổi ngõ vào tăng từ đến 1.Vì trực quan, ta nên quan sát dạng tín hiệu vào Bằng cách chọn biểu tượng chọn Vin Vout toolbar, Dí nút Ctrl bàn phím sau Ta đáp ứng sau : Lecturer: TS.Hồng Trang, TA: Phạm Xn Hồng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 31 Lab0-Analog IC design, mơn Điện Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  Đáp ứng có nghĩa Vin tăng từ tới Ban đầu Vout mức cao, sau bị giảm dần tới điểm chuyển trạng thái bị giảm đột ngột xuống mức thấp Từ mức chúng tiếp tục bị giảm giá trị low Quan sát hình ta thấy điểm chuyển trạng thái mức cao 0.4V, điểm chuyển trạng thái mức thấp 0.6V Điểm rơi 0.5V Lecturer: TS.Hoàng Trang, TA: Phạm Xuân Hoàng hoangtrang@hcmut.edu.vn; mr.hoangtrang@gmail.com   Page 32 ... vơ hiệu hóa Nếu muốn sử dụng lại cần bỏ dấu Có thể xem thêm Hướng dẫn chi tiết Ltspice link : http://denethor.wlu.ca /ltspice/ hướng dẫn Hspice link : http://www.utdallas.edu/~ramav/hspice/hspice.html... Tử; khoa Đ-ĐT; trường ĐH Bách Khoa-ĐHQG TP.HCM  PHẦN 2: Thiết kế Inverter với LTSpice Hướng dẫn thực inverter chi tiết Ltspice File thư viện đính kèm theo viết Trong sử dụng thư viện Mosfet 50n,... cửa sổ LTspice, Chọn biểu tượng Spice Directive : Đánh dòng lệnh sau : INCLUDE THUVIEN.TXT place dòng lệnh vào vị trí cửa sổ LTspice Đến giai đoạn ta tích hợp thư viện nhà sản xuất vào LTspice

Ngày đăng: 07/09/2022, 12:45

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w