BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

108 9 0
BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

Ngày đăng: 25/05/2022, 16:03

Hình ảnh liên quan

Mạch truyền tín hiệu LVDS sẽ có sơ đồ tổng quát như Hình 1.1: - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

ch.

truyền tín hiệu LVDS sẽ có sơ đồ tổng quát như Hình 1.1: Xem tại trang 13 của tài liệu.
Bảng 1.1 Yêu cầu đầu ra của mạch - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Bảng 1.1.

Yêu cầu đầu ra của mạch Xem tại trang 15 của tài liệu.
Hình 2.9 NMOS trong vùng ngắt - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.9.

NMOS trong vùng ngắt Xem tại trang 24 của tài liệu.
Hình 2.13 Độ dốc đặc tuyến Id – Vds - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.13.

Độ dốc đặc tuyến Id – Vds Xem tại trang 26 của tài liệu.
Hình 2.15 Xét một điểm x bất kỳ trên kênh dẫn - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.15.

Xét một điểm x bất kỳ trên kênh dẫn Xem tại trang 27 của tài liệu.
Hình 2.20 Đặc tuyến I-V của MOSFET - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.20.

Đặc tuyến I-V của MOSFET Xem tại trang 29 của tài liệu.
Hình 2.19 Khi Vds tăng, điểm thắt kênh dịch về phía cực nguồn - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.19.

Khi Vds tăng, điểm thắt kênh dịch về phía cực nguồn Xem tại trang 29 của tài liệu.
Hình 2.29 Multi-finger MOSFET - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.29.

Multi-finger MOSFET Xem tại trang 35 của tài liệu.
Hình 2.30 Điện trở kí sinh trên dây và MOSFET - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.30.

Điện trở kí sinh trên dây và MOSFET Xem tại trang 36 của tài liệu.
Hình 2.36 Khắc phục Pattern non uniformity - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.36.

Khắc phục Pattern non uniformity Xem tại trang 39 của tài liệu.
Hình 2.40 Metal Coverage - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.40.

Metal Coverage Xem tại trang 41 của tài liệu.
Hình 2.45 Khảo sát sự ổn định của hệ thống hồi tiếp - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.45.

Khảo sát sự ổn định của hệ thống hồi tiếp Xem tại trang 45 của tài liệu.
Hình 2.50 Kỹ thuật che chắn - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.50.

Kỹ thuật che chắn Xem tại trang 47 của tài liệu.
Hình 2.52 Vòng bảo vệ - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 2.52.

Vòng bảo vệ Xem tại trang 48 của tài liệu.
Bảng 3.1 Tình trạng đánh giá vật lý của khối phân cực - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Bảng 3.1.

Tình trạng đánh giá vật lý của khối phân cực Xem tại trang 57 của tài liệu.
Hình 3.15 Kết quả kiểm tra LVS_tapeout Hình 3.16 Kết quả kiểm tra DRCtapeout - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.15.

Kết quả kiểm tra LVS_tapeout Hình 3.16 Kết quả kiểm tra DRCtapeout Xem tại trang 58 của tài liệu.
Hình 3.19 Đặc tuyến In/Out của mạch khuếch đại vi sai - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.19.

Đặc tuyến In/Out của mạch khuếch đại vi sai Xem tại trang 59 của tài liệu.
Hình 3.28 Đường nguồn/đất Hình 3.29 Via - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.28.

Đường nguồn/đất Hình 3.29 Via Xem tại trang 66 của tài liệu.
Hình 3.38 Cấu tạo khối ổn định đầu vào - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.38.

Cấu tạo khối ổn định đầu vào Xem tại trang 70 của tài liệu.
Hình 3.43 Sóng trước khi qua Buffer (tím) và sóng sau khi qua Buffer (đỏ) - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.43.

Sóng trước khi qua Buffer (tím) và sóng sau khi qua Buffer (đỏ) Xem tại trang 73 của tài liệu.
Hình 3.44 DCD khi chưa có cặp cổng đảo mắc theo dạng back to back - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.44.

DCD khi chưa có cặp cổng đảo mắc theo dạng back to back Xem tại trang 73 của tài liệu.
Hình 3.60 Mạch điều khiển tín hiệu đầu ra - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.60.

Mạch điều khiển tín hiệu đầu ra Xem tại trang 82 của tài liệu.
Hình 3.63 Đi dây cho nguồn/đất khối điều khiển tín hiệu đầu ra - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.63.

Đi dây cho nguồn/đất khối điều khiển tín hiệu đầu ra Xem tại trang 83 của tài liệu.
Bảng 3.4 Đánh giá tình trạng vật lý khối điều khiển tín hiệu đầu ra - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Bảng 3.4.

Đánh giá tình trạng vật lý khối điều khiển tín hiệu đầu ra Xem tại trang 84 của tài liệu.
Hình 3.77 Sơ đồ nguyên lý toàn mạch - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.77.

Sơ đồ nguyên lý toàn mạch Xem tại trang 88 của tài liệu.
Hình 3.84 Kết quả kiểm tra DRC_INT - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 3.84.

Kết quả kiểm tra DRC_INT Xem tại trang 90 của tài liệu.
Bảng 4.1 Kết quả mô phỏng DC Operating Point - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Bảng 4.1.

Kết quả mô phỏng DC Operating Point Xem tại trang 92 của tài liệu.
Bảng 4.6: Kết quả mô phỏng DC Operating Point - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Bảng 4.6.

Kết quả mô phỏng DC Operating Point Xem tại trang 97 của tài liệu.
Hình 4.6 Biểu đồ Bode khi mô phỏng AC - BÁO cáo đồ án tốt NGHIỆP mạch truyền tín hiệu vi sai điện áp thấp sử dụng công nghệ FinFET

Hình 4.6.

Biểu đồ Bode khi mô phỏng AC Xem tại trang 98 của tài liệu.

Tài liệu cùng người dùng

Tài liệu liên quan