Kênh điều khiển vật lý dành riêng E-DPCCH

Một phần của tài liệu nghiên cứu công nghệ truy nhập gói đường lên tốc độ cao-hsupa (Trang 76 - 78)

- EAGCH (EDCH Absolute Grant Channel: kênh cho phép tuyệt đối E DCH) là kênh vật lý đường xuống mới có mã định kênh với hệ số trải phổ

3.6. Kênh điều khiển vật lý dành riêng E-DPCCH

E-DPCCH là kênh vật lý đường lên mới sử dụng đối với việc phát thơng tin ngồi băng về truyền dẫn E-DPDCH từ thiết bị di động tới trạm gốc. E-DPCCH cũng giống như E-DPDCH là một kênh mới mà tồn tại song song

Dữ liệu: 2560/bit trải phổ 1 khe, 2560 chip, 2560/bit trải phổ Khe #0 Khe #1 Khe #2

Khe #i Khe #14 Khung 2 ms

với tất cả kênh dành riêng đường lên của 3GPP và luôn luôn truyền dẫn đồng thời với E-DPDCH.

Bảng 3.4. Định dạng khe của E-DPCCH

Hệ số trải phổ (SF) Tốc độ bit Bit/khe Bit/khung Bit/khung nhỏ

256 15 10 150 30

Để mở rộng E-DPCCH làm tương tự như đối với E-DPDCH khi mà DPCCH thực hiện đối với truyền dẫn DPDCH. Đó là kênh điều khiển sẽ phân phối thông tin cần thiết để giải mã truyền dẫn kênh dữ liệu tương ứng. Điểm khác nhau chính giữa 2 loại là khi đưa vào thơng tin về DPDCH thì DPCCH cũng cung cấp thơng tin chung liên quan. Ví dụ: sự ước lượng kênh và điều khiển công suất trong khi E-DPDCH chỉ bao gồm thơng tin về E-DPDCH.

E-DPCCH chỉ có duy nhất mợt định dạng khe (được chỉ ra trong bảng 3.4) với việc sử dụng hệ số trải phổ là 256 và chứa dung lượng của 30 bit kênh phân phối trong mợt khung con 2 ms. Nó được thiết kế để truyền 10 bit thông tin cho mỗi một E-DPDCH TTI phát. E-DPCCH sử dụng kiểu mã hoá Reed Muller bậc hai dùng để truyền dẫn bộ chỉ báo kết hợp định dạng (TFCI) mã hóa trong DPCCH. Điều này có nghĩa là kết quả các bit thơng tin có trong 30 bit được phát đi trong kênh vật lý. Số lượng các bit có thể được mang đi bởi EDPCCH 2 ms. Nếu chiều dài TTI của E-DPDCH là 10 ms thì khung con E-DPCCH 30 bit sẽ được lặp lại 5 lần theo chỉ mức công suất báo hiệu. Với việc giới thiệu cấu trúc khung E-DPCCH tương tự có thể sử dụng bất chấp TTI dùng cho truyền dẫn E-DPDCH. Cấu trúc khung của E-DPCCH được minh hoạ trong hình 3.6.

10 bit thông tin trong E-DPCCH bao gồm 3 đoạn khác nhau:

 E-TFCI, E-DCH truyền dẫn định dạng bộ báo hiệu kết hợp gồm 7 bit báo hiệu, định dạng truyền dẫn được phát đi đồng bộ trong E-

DPDCH. Về bản chất, E-TFCI nói cho bợ thu kích thước của block truyền dẫn mã hóa trong E-DPDCH.Từ những thơng tin này mà bợ thu có thể biết được bao nhiêu E-DPDCH được phát đi song song và những thành phần trải rộng nào được sử dụng.

Hình 3.6. Cấu trúc khung của E-DPCCH

 RSN: Việc truyền lại dãy 2 bit thông tin số lượng dãy HARQ của block truyền dẫn đang được gửi đi trên E-DPDCH. Việc truyền dẫn ban đầu của một block truyền được gửi đi với RSN=0. Đầu tiên: RSN=1. Thứ 2: RSN=2. Tất cả lần truyền dẫn tiếp theo: RSN=3.  Happy bit: là bit duy nhất cho biết tốc đợ dữ liệu hiện tại mà UE có

hay liên quan đến công suất cho phép được sử dụng đối với E- DPDCH hoặc nó có thể sử dụng sự phân bố công suất cao hay không.

Một phần của tài liệu nghiên cứu công nghệ truy nhập gói đường lên tốc độ cao-hsupa (Trang 76 - 78)