Kiểm tra sơ đồ mạch nguyên lý

Một phần của tài liệu Giáo trình Thực tập mạch in - Trường CĐ Kinh tế - Kỹ thuật Vinatex TP. HCM (Trang 26 - 28)

- Trên cửa sổ Schematic, chọn menu Options → Schematic Page Properties để chọn cỡ giấy phù hợp trong mục Page Size Ở bản vẽ này, ta chọn hệ đơn vị

3.4. Kiểm tra sơ đồ mạch nguyên lý

Đây là công đoạn đầu tiên để liên kết và chuyển sơ đồ mạch nguyên lý sang sơ đồ mạch in (Layout). Công đoạn này nhằm kiểm tra bản vẽ mạch có mắc các lỗi như: chân linh kiện chưa kết nối, thiếu điểm nối, chồng chân linh kiện, lỗi trong hệ thống nối dạng bus, các nguyên tắc về mạch điện khác.

- Click vào ca s quản lý Project, click vào đường dn Project có trên cửa sổ, click vào mục DRC (Design rules check) trên thanh menu phụ của trang Capture. Xem hướng dẫn ởhình 1.36.

Cửa sổ Design rules check xuất hiện (hình 1.37); đây là cửa sổcho phép các thao tác in ấn, xuất file, thông báo lỗi, thông báo kết quả vẽ bản vẽsơ đồ mạch nguyên lý.

Hình 1.36. Cửa s quản lý Project và mục kim tra DRC

- Click vào mục Creat DRC markers for warnings, click OK.

Hình 1.37. Cửa s Design rules check

- Xuất hiện file kết quả kiểm tra (dahai555.drc) ở mục Outputs phía dưới của cửa sổ quản lý Project. Click vào để xem kết quả, cửa sổ thơng báo các dịng trạng thái kiểm tra, nếu có lỗi sẽ thơng báo (các cảnh báo “warnings” thì khơng quan trọng). Người thiết kế dựa vào đó để hiệu chỉnh bản vẽ. Lúc này, tại vị trí có lỗi sẽ xuất hiện

chấm xanh trịn để người thiết kế dễ dàng tìm thấy. Sau khi hiệu chỉnh, click Save và tiếp tục kiểm tra lại bản vẽ.

Hình 1.38. File kiểm tra (DRC)

Như vậy, đến mục 3.4 đã hướng dẫn đầy đủ các bước thiết kế bản vẽ sơ đồ mạch nguyên lý. Tuy nhiên, trước khi sang phần hướng dẫn vẽ sơ đồ mạch in, giáo trình hướng dẫn bạn đọc nội dung về thực hành mô phỏng mạch điện tử trong PSPICE để các bạn thuận tiện trong quá trình thiết kế mạch.

Một phần của tài liệu Giáo trình Thực tập mạch in - Trường CĐ Kinh tế - Kỹ thuật Vinatex TP. HCM (Trang 26 - 28)

Tải bản đầy đủ (PDF)

(112 trang)