Bài tập công nghệ vi điện tử Khoa Điện tử viễn thông ( Đại học bách khoa Đà Nẵng)............................................................................................................................. .................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................................
BÀI TẬP CÔNG NGHỆ VI ĐIỆN TỬ Giáo viên hướng dẫn: PGS.TS Nguyễn Văn Cường Sinh viên thực hiện: Đặng Văn Lâm Lớp: 16DTCLC1 MSSV: 106169384119 BÀI TẬP CÔNG NGHỆ VI ĐIỆN TỬ Đề tài: Thiết kế mạch Full – Adder sử dụng hai cổng XOR ba cổng NAND mô Layout với công nghệ 90nm Em sử dụng hai phần mềm Microwind 3.5 Dsch 3.5 để thiết kế mô mạch Dùng phần mềm Dsch 3.5 để vẽ sơ đồ nguyên lý sử dụng cổng logic Cmos để kiểm tra dạng sóng Dùng Microwind 3.5 để layout mạch theo công nghệ 90nm so sánh dạng sóng với lý thuyết Mạch cộng tồn phần – Full adder: - Bảng trạng thái Ngõ vào Ngõ A (In1) B (In2) Cin (In3) Sum _out Carry_out 0 0 0 1 0 1 0 1 1 0 1 1 1 0 1 1 1 - Từ bảng trạng thái ta thiết lập phương trình logic Thơng số: - Điện áp nguồn VDD = 1.2V - Tần số làm việc: fmax = 20MHz - Trễ lan truyền trễ chuyển tiếp tín hiệu Sum Carry phải nhỏ trường hợp xấu nhất: 1.2ns - Công suất tiêu tán: