1. Trang chủ
  2. » Luận Văn - Báo Cáo

thiết kế bộ giải mã ldpc sử dụng giải thuật lwbf trên fpga

62 0 0
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Thiết Kế Bộ Giải Mã LDPC Sử Dụng Giải Thuật LWBF Trên FPGA
Tác giả Nguyễn Đức Anh Trung
Trường học Đại Học Bách Khoa
Chuyên ngành Kỹ Thuật Điện Tử
Thể loại Luận Văn Thạc Sĩ
Năm xuất bản 2024
Thành phố TP. Hồ Chí Minh
Định dạng
Số trang 62
Dung lượng 6,65 MB

Nội dung

Abbe et al., "Reed-Muller Codes: Theory and Algorithms".. IEEE Transactions on In-formation Theory, vol.. Boutillon et al., "The Syndrome Bit Flipping Algorithm for LDPC Codes".. Low-Den

Trang 1

ĐẠI HỌC QUỐC GIA TP HCM TRƯỜNG ĐẠI HỌC BÁCH KHOA

-

TP HỒ CHÍ MINH, tháng 01 năm 2024

NGUYỄN ĐỨC ANH TRUNG

THIẾT KẾ BỘ GIẢI MÃ LDPC

S Ử DỤNG GIẢI THUẬT LWBF TRÊN FPGA

Chuyên ngành : KỸ THUẬT ĐIỆN TỬ

Mã số: 8520203

LUẬN VĂN THẠC SĨ

Trang 60

Tài liệu tham khảo

[1] C Berrou Codes and Turbo Codes Springer Science Business Media, 2007.

[2] E Abbe et al., "Reed-Muller Codes: Theory and Algorithms" IEEE Transactions on

In-formation Theory, vol 61, pp 5229-5252, 2020

[3] E Boutillon et al., "The Syndrome Bit Flipping Algorithm for LDPC Codes" IEEE

Com-munications Letters, vol 27, no 7, pp 1684-1688, 2021

[4] G C Clark et al., Error-Correction Coding for Digital Communications Springer Science,

New York, 1981

[5] R G Gallager Low-Density Parity-Check Codes, volume 8 IRE Transactions on

Informa-tion Theory, 1962

[6] J Nadal and A Baghdadi "Parallel and Flexible 5G LDPC Decoder Architecture Targeting

FPGA" IEEE, vol 29, no 6, 2021.

[7] M Fossorier et al., "Reduced complexity iterative decoding of low-density parity check codes based on belief propagation" IEEE Transactions on Communications, vol 47, no 5,

pp 673-680, 1999

[8] D M Pham and S M Aziz On Efficient Design of LDPC Decoders for Wireless Sensor

Networks J Networks, vol 9, pp 3207-3214, 2014.

[9] R Tanner "A recursive approach to low complexity codes" IEEE Transactions on

Infor-mation Theory, vol 27, no 5, pp 533-547, 1981

[10] R Woods et al., FPGA-based Implementation of Signal Processing Systems Wiley, 2017.

45

Trang 61

[11] S Hong et al., "Construction of high-rate regular quasi-cyclic LDPC codes based on cyclic difference families" IEEE Transactions on Very Large Scale Integration (VLSI) Systems,

vol 47, no 7, 2013

[12] S Papaharalabos "Simplified Sum-Product Algorithm for decoding LDPC codes with

optimal performance" Electronics Letters, vol 45, no 2, 2009.

[13] K B Sowmya and D N Rahul "Error Correction LDPC Encoder with Bit-Flipping

Decoder" Proceedings of the 2nd International Conference on IoT, Social, Mobile, Analytics

Cloud in Computational Vision Bio-Engineering (ISMAC-CVB 2020), Coimbatore, India,2020

[14] L M Surhone Noisy-Channel Coding Theorem: Information Theory, Information, Claude

Shannon, Forward Error Correction, Data Storage Device, Channel Capacity, Code, non–Hartley Betascript Publishers, 2010

Shan-[15] J Thorpe Low-Density Parity-Check (LDPC) Codes Constructed from Protographs

Cali-fornia Institute of Technology, 2003

46

Trang 62

PHẦN LÝ LỊCH TRÍCH NGANG

Họ và tên: NGUYỄN ĐỨC ANH TRUNG

Ngày, tháng, năm sinh: 02/01/1999 - Nơi sinh: Lâm Đồng

Địa chỉ liên lạc: 97 Phạm Phú Thứ, Phường B’Lao, TP Bảo Lộc, Tỉnh Lâm Đồng

QUÁ TRÌNH ĐÀO TẠO

-ĐH Quốc gia TP Hồ Chí Minh

Xếp loại: Giỏi

-ĐH Quốc gia TP Hồ Chí Minh

QUÁ TRÌNH CÔNG TÁC

2021 2023 Kỹ sư vi mạch Công ty TNHH Công nghệ Ampere Computing Vietnam

2023 Nay Kỹ sư vi mạch Công ty TNHH Công nghệ Synopsys Vietnam

47

Ngày đăng: 22/05/2024, 11:06

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN