Chế độ hiển thị ảnh thô (RAW)

Một phần của tài liệu Thuật toán xử lý ảnh trên kit DSP (Trang 77 - 79)

Chế độ hiển thị dữ liệu thô để tạo ra dữ liệu cho RAMDAC hoặc các dữ liệu kiểu D/A khác. Điển hình là dữ liệu kiểu RGB. Không có thông tin về timing trong luồng dữ liệu ra thay vào đó tín hiệu lựa chọn điều khiển được đưa ra để tạo timing. Hiển thị dữ liệu thô bao gồm việc thiết lập đồng bộ 2 kênh. Nó cho phép kênh B tạo ra 1 luồng dữ liệu riêng biệt sử dụng chung xung clock và điều khiển như của kênh A. Chế độ này rất hữu ích khi sử dụng với cổng video thứ 2 trong hệ thống yêu cầu

đầu ra 24 tới 30 bit RGB.

Chế độ dữ liệu thô sử dụng 1 bộ đệm FIFO kích thước 5120 byte để lưu trữ dữ liệu đầu ra. Bộ đệm này được ghi vào bằng DMA sử dụng thanh ghi đích YDSTA. DMA được yêu cầu sử dụng sự kiện YEVTA. Trong chế độ đồng bộ thô (raw sync) (bit RSYNC được thiết lập), bộ đệm FIFO được chia làm 2560 byte cho mỗi kênh A và B.

Bộ đệm FIFO kênh B được ghi vào bởi DMA sử dụng thanh ghi đích YDSTB. Cả sự kiện YEVTA và YEVTB được tạo ra sử dụng điều khiển timing của kênh A

2.3.4.1. Chế độ ảnh thô hỗ trợ đầu ra RGB

Chế độ hiển thị ảnh thô có 1 số tính năng đếm pixel đặc biệt cho phép FPCOUNT tăng tới 1 tỷ lệ được thiết lập trước. FPCOUNT chỉ tăng khi mẫu INCPIX đã được gửi đi. Tùy chọn này cho phép theo dõi hiển thị các điểm ảnh trong khi gửi ra tuần tự các mẫu RGB (INCPIX đươc thiết lập bằng 3 trong trường hợp này, để chỉ ra rằng 1 điểm ảnh được đại diện bởi 3 mẫu đầu ra)

Chế độ RGB tuần tự cũng được hỗ trợ thông qua 1 chế độ giải đóng gói FIFO đặc biệt. Khi chế độ giải đóng gói 8 bit thô được lựa chọn(bit RGBX trong VDCTL) ba byte đầu ra được lựa chọn từ mỗi từ và byte thứ tư được bỏ qua. Điều này cho phép các cổng video xuất dữ liệu chính xác theo định dạng 24 bit RGB trong bộ nhớ.

2.3.4.2. Giải đóng gói bộ đệm FIFO dữ liệu ảnh thô

Dữ liệu hiển thị luôn được đóng trong FIFO dưới dạng từ 64bit và cần được giải đóng gói trước khi đưa tới hiển thị. Sự giải đóng gói và thứ tự byte phụ thuộc vào kích thước dữ liệu hiển thị và thứ tự lưu trữ dòng byte trên thiết bị. Mặc định là little- edian dữ liệu được giải đóng gói từ phải qua trái và với big-edian thì ngược lại

Hình 2. 29 Giải đóng gói bộ đệm dữ liệu ảnh thô

Một phần của tài liệu Thuật toán xử lý ảnh trên kit DSP (Trang 77 - 79)

Tải bản đầy đủ (PDF)

(113 trang)