Phân xử bus khơng tập trung:

Một phần của tài liệu Tài liệu Cấu trúc máy tính & Hợp ngữ ppt (Trang 102 - 103)

- PC66, PC100, PC133, PC1600, PC2100, PC2400:

1. Bus hệ thống

1.4.2. Phân xử bus khơng tập trung:

Trong Multibus, người ta cho phép cĩ thể lựa chọn sử dụng phân xử bus tập trung hay khơng tập trung, cơ chế phân xử bus khơng tập trung được thực hiện như sau:

Bus request

Bus busy

Đường

+5V

phân xử bus In Out

1 In Out 2 In Out 3 In Out 4

Hình 4.6 – Phân xử bus khơng tập trung trong multibus

Cơ chế sử dụng 3 đường dây, khơng phụ thuộc vào số lượng thiết bị nối với bus: - Bus request: yêu cầu chiếm dụng bus.

- Bus busy: đường báo bận, được bus master đặt ở mức tích cực khi cĩ thiết bị đang chiếm dụng bus

- Bus arbitration: được mắc nối tiếp thành 1 chuỗi xích qua tất cả các thiết bị ngoại vi. Đầu của chuỗi này được gắn với mức điện áp 5V của nguồn nuơi. Khi khơng cĩ đơn vị nào yêu cầu chiếm dụng bus, đường dây phân xử bus truyền mức tích cực tới tất cả các thiết bị trong chuỗi xích. Khi 1 đơn vị nào đĩ muốn chiếm dụng bus, đầu tiên nĩ kiểm tra xem bus cĩ rảnh khơng và đầu vào In của đường trọng tài bus cĩ mức tích cực hay khơng. Nếu khơng (not active) thì nĩ khơng trở thành bus master. Ngược lại, nĩ sẽ đảo đầu Out thành khơng tích cực, làm cho các thiết bị đứng sau nĩ trong chuỗi xích cĩ đầu In khơng tích cực.

Khi trạng thái cĩ thể hiểu lầm (khoảng thời gian tín hiệu trên đầu In và Out đang thay đổi) qua đi, chỉ cịn lại duy nhất 1 thiết bị cĩ đầu In tích cực và Out khơng tích cực.

Tài liệu Cấu trúc máy tính & Hợp ngữ Bus

Thiết bị này trở thành bus master, nĩ sẽ đặt bus busy tích cực và bắt đầu truyền thơng tin trên bus.

Một phần của tài liệu Tài liệu Cấu trúc máy tính & Hợp ngữ ppt (Trang 102 - 103)

Tải bản đầy đủ (PDF)

(140 trang)