Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối
Trang 1ĐẠI HỌC QUỐC GIA TP HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA KHOA HỌC VÀ KỸ THUẬT MÁY TÍNH
BÀI THÍ NGHIỆM 1 MÔN HỌC: HỆ THỐNG SỐ
Lab 1 & 2
2023
I Lab 1:
A.Checklist đầu buổi:
B Checklist cuối buổi:
Trang 22 Bảng chân trị 7486 (XOR Gate):
3 Mô phỏng mạch trên Logisim:
Trang 34 Thiết kế sơ đồ nối dây trên TinkerCAD:
Trang 42.4.2 Thiết kế, mô phỏng và thực hiện các biểu thức Boolean sau bằng cách sử dụng 7404s, 7408s, 7432s: 2.4.2.a) X = AB + C’
1 Bảng chân trị:
Trang 52 Mô phỏng mạch trên Logisim:
3 Thiết kế sơ đồ nối dây trên TinkerCAD:
Trang 62.4.2.b) Y = (A + B)C’
1 Bảng chân trị:
Trang 72 Mô phỏng mạch trên Logisim:
3 Thiết kế sơ đồ nối dây trên TinkerCAD:
Trang 82.4.3 Đơn giản hóa các biểu thức Boolean sau đây Sau
đó, thiết kế, mô phỏng và thực hiện các mạch thu nhỏ bằng cách sử dụng 7404s, 7408s, 7432s.
2.4.3.a)
1 Rút gọn biểu thức:
Z = (M + N)(M’ + P)(N’ + P’) = MN’P + M’NP’
2 Bảng chân trị:
Trang 93 Mô phỏng mạch trên Logisim:
4 Thiết kế sơ đồ nối dây trên TinkerCAD:
Trang 114 Thiết kế sơ đồ nối dây trên TinkerCAD:
5 Netlist:
D.Checklist cho từng bài tập:
2.4.1
Trang 122.4.2.b)
Trang 132.4.3.b)
Trang 15B Checklist cuối buổi:
C Phần chuẩn bị cho từng bài tập:
II.3.1 Đo thời gian trễ của tín hiệu (Propagation Delay) :
Trang 16c) Giản đồ thời gian của tín hiệu Input và Output:
d) Mô phỏng bằng Logisim:
e) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:
Trang 17f) Netlist:
2 IC 7432:
a) Bảng chân trị:
b) Sơ đồ mạch:
Trang 18d) Mô phỏng bằng Logisim:
e) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:
Trang 20d) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:
Trang 22d) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:
Trang 23e) Netlist:
D.Checklist cho từng bài tập:
2.3.1
Trang 242.3.2.b
Trang 25III Phiếu chấm kết quả thí nghiệm: