1. Trang chủ
  2. » Luận Văn - Báo Cáo

Bài thí nghiệm 1 môn học hệ thống số lab 1 & 2

25 0 0
Tài liệu đã được kiểm tra trùng lặp

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Bài Thí Nghiệm 1 Môn Học: Hệ Thống Số Lab 1 & 2
Trường học Đại Học Quốc Gia Tp. Hồ Chí Minh
Chuyên ngành Hệ Thống Số
Thể loại bài thí nghiệm
Năm xuất bản 2023
Thành phố Tp. Hồ Chí Minh
Định dạng
Số trang 25
Dung lượng 4,21 MB

Nội dung

Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối dây trên TinkerCAD:... Thiết kế sơ đồ nối

Trang 1

ĐẠI HỌC QUỐC GIA TP HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA KHOA HỌC VÀ KỸ THUẬT MÁY TÍNH

BÀI THÍ NGHIỆM 1 MÔN HỌC: HỆ THỐNG SỐ

Lab 1 & 2

2023

I Lab 1:

A.Checklist đầu buổi:

B Checklist cuối buổi:

Trang 2

2 Bảng chân trị 7486 (XOR Gate):

3 Mô phỏng mạch trên Logisim:

Trang 3

4 Thiết kế sơ đồ nối dây trên TinkerCAD:

Trang 4

2.4.2 Thiết kế, mô phỏng và thực hiện các biểu thức Boolean sau bằng cách sử dụng 7404s, 7408s, 7432s: 2.4.2.a) X = AB + C’

1 Bảng chân trị:

Trang 5

2 Mô phỏng mạch trên Logisim:

3 Thiết kế sơ đồ nối dây trên TinkerCAD:

Trang 6

2.4.2.b) Y = (A + B)C’

1 Bảng chân trị:

Trang 7

2 Mô phỏng mạch trên Logisim:

3 Thiết kế sơ đồ nối dây trên TinkerCAD:

Trang 8

2.4.3 Đơn giản hóa các biểu thức Boolean sau đây Sau

đó, thiết kế, mô phỏng và thực hiện các mạch thu nhỏ bằng cách sử dụng 7404s, 7408s, 7432s.

2.4.3.a)

1 Rút gọn biểu thức:

Z = (M + N)(M’ + P)(N’ + P’) = MN’P + M’NP’

2 Bảng chân trị:

Trang 9

3 Mô phỏng mạch trên Logisim:

4 Thiết kế sơ đồ nối dây trên TinkerCAD:

Trang 11

4 Thiết kế sơ đồ nối dây trên TinkerCAD:

5 Netlist:

D.Checklist cho từng bài tập:

2.4.1

Trang 12

2.4.2.b)

Trang 13

2.4.3.b)

Trang 15

B Checklist cuối buổi:

C Phần chuẩn bị cho từng bài tập:

II.3.1 Đo thời gian trễ của tín hiệu (Propagation Delay) :

Trang 16

c) Giản đồ thời gian của tín hiệu Input và Output:

d) Mô phỏng bằng Logisim:

e) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:

Trang 17

f) Netlist:

2 IC 7432:

a) Bảng chân trị:

b) Sơ đồ mạch:

Trang 18

d) Mô phỏng bằng Logisim:

e) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:

Trang 20

d) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:

Trang 22

d) Thiết kế sơ đồ lắp mạch bằng TinkerCAD:

Trang 23

e) Netlist:

D.Checklist cho từng bài tập:

2.3.1

Trang 24

2.3.2.b

Trang 25

III Phiếu chấm kết quả thí nghiệm:

Ngày đăng: 19/12/2024, 15:43

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w