Báo cáo BÀI 4: MẠCH LỌC TÍCH CỰC a.. Chứng minh công thức 15 dựa vào biến đổi Laplace như đã trình bày ở phần lọc tích cực thấp qua... THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8b... THỰC HÀNH ĐIỆN
Trang 1Họ và Tên:
Trần Sĩ Nam – Lê Văn Thảo
Lớp:
DTV_CLC3
MSSV: 22207062 - 22207081
I Báo cáo
BÀI 4: MẠCH LỌC TÍCH CỰC
a Phần chuẩn bị
1 Chứng minh công thức (15) dựa vào biến đổi Laplace như đã trình bày ở phần lọc tích cực thấp qua.
2 Mô phỏng mạch lọc cao qua bậc 2 ở hình 13 trên LTSpice sử dụng mô hình LM324:
(a) R1 = 8k ; R2 = 8k ; C1 = 1nF; C2 = 1nF
(b) RA = 20k ; RB = 20k
(c) Vẽ lại đáp ứng biên độ và đáp ứng pha của mạch
Trang 2THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
b Phần thực hành
1 Thiết kế mạch lọc tích cực thấp qua không đảo, nguồn đơn 5V với LM324:
(a) F − 3dB = 160Hz; R = 1k ; C = 1uF
(b) Cho biết độ lợi của mạch và sự sai khác về pha của tín hiệu ra so với tín hiệu vào:
160 kHz :
100Hz 610Hz 1, 6KHz 16KHz 160KHz 1MHz
Độ lợi (dB) 2,53 0,708 0,27 0,055 2,59*10^-3 3
Pha 29,952 75,5 74,3 99,36 121,536 69120000
Trang 3THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
1 MHz :
Trang 4THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
(c) Vẽ lại đáp ứng biên độ mạch lọc dựa theo bảng trên:
2 Thiết kế mạch lọc dải qua ở hình 8, nguồn đơn 5V và LM324 với tần số cắt lần lượt là 20Hz và 20KHz:
(a) R1 = 7958 ; R2 = 10k; R3 = 20k; R4 = 8K ;
C1 = 1uF ; C2 = 1uF
Trang 5THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
(b) Cho biết độ lợi của mạch và sự sai khác về pha của tín hiệu ra so với tín hiệu vào:
10 Hz : Vout = 2,68V
100 Hz : Vout = 4,8 V
10Hz 100Hz 1KHz 10KHz 100KHz 1MHz
Độ lợi (dB) 1,34 2,4 2,975 0,9145 0,02685 1,495*10^-4
Pha 62,964 13,12 2,7 85,32 177,84
Trang 6THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
1 kHz : Vout = 5,95 V
10 kHz : Vout = 1,829 V
Trang 7THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
100 kHz : Vout = 53,7 mV
1 MHz : Vout = 299 uV
Trang 8THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
(c) Vẽ lại đáp ứng biên độ của mạch lọc dựa theo bảng trên:
3 Thiết kế mạch lọc tích cực cao qua bậc 2 sử dụng nguồn đơn 5V
và LM324 với thông số trở và tụ giống như trong câu 2 của bài chuẩn bị.
(a) F − 3dB : 21,45 kHz
(b) Cho biết độ lợi của mạch và sự sai khác về pha của tín hiệu ra so với
Trang 9THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
tín hiệu vào ở các tần số sau:
f c/10 :
f c :
f c /10 f c 10f c 1MHz
Độ lợi (dB) 0,036 4,03 0,539
Trang 10THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
10 f c :1 MHz
1. Thiết kế mạch lọc thấp qua bậc 2
fc=4MHz
Trang 11THỰC HÀNH ĐIỆN TỬ TƯƠNG TỰ BÀI 8
fc=52Hz