MẠCH DỜI TÍN HIỆU LÊN MỘT LƯNG ĐIỆN ÁP NHỎ HƠN V M:

Một phần của tài liệu Bài giảng kỹ thuật xung (Trang 135 - 137)

VI. MẠCH XÉN GHÉP CỰC PHÁT DÙNG TRANSISTOR:

5. MẠCH DỜI TÍN HIỆU LÊN MỘT LƯNG ĐIỆN ÁP NHỎ HƠN V M:

Hình 5-14 trình bày một mạch dời tín hiệu sử dụng 1 diode, 1 điện trở R, 1 tụ điện và 1 nguồn VDC.

Hình 5-14. Mạch dời tín hiệu lên 1 lượng nhỏ hơn Vm.

Cho tín hiệu vào là sĩng vng và tín hiệu ra đã bị dời lên. Dạng sĩng tín hiệu vào ra như hình 5-15:

Hình 5-15. Dạng sĩng vào ra.

Nguyên lý hoạt động – xem diode là lý tưởng: VDV 0V

Trong khoảng thời gian 

      2

0 T thì tín hiệu vào là bán kỳ âm: vi Vm. Mạch điện được vẽ lại như hình 5-16. Diode phân cực thuận nên xem như ngắn mạch.

Chương 5: Mạch kẹp – mạch giao hốn. SPKT – Nguyễn Việt Hùng

Hình 5-16. Mạch được vẽ lại.

Do điện trở thuận của diode nhỏ hơn điện trở nên thời hằng nạp cho tụ là nrDC.

Phương trình nạp cho tụ:   (1  ) t DC i C v V e V     

Sau khoảng thời gian bằng 5n 5rDC tụ nạp đầy VCVmVDC Điện áp ra: vo VDCVD VDCV VDC

Trong khoảng thời gian 

     T T

2 thì tín hiệu vào là bán kỳ dương: vi Vm, diode phân cực ngược nên xem như hở mạch. Mạch được vẽ lại như hình 5-17:

Hình 5-17. Mạch được vẽ lại.

Thời hằng xả của tụ là xRC cĩ giá trị lớn do R lớn nên tụ xả rất chậm – xem như khơng đáng kể.

Điện áp ra: voIRviVC2VmVDC

Do tụ xả khơng đáng kể nên xem điện áp trên tụ vẫn là VCVmVDC

Trong khoảng thời gian [T T

2 3

 ] thì tín hiệu vào là bán kỳ âm: vi Vm, điện áp của tụ và điện áp của nguồn VDC sẽ triệt tiêu nhau nên dịng điện sẽ bằng 0.

Điện áp ra bằng: vo VDCVDviVC VmVmVDC VDC

Chương 5: Mạch kẹp – mạch giao hoán. SPKT – Nguyễn Đình Phú

Ở bán kỳ này nếu tụ bị suy hao ở bán kỳ trước thì tụ sẽ được nạp đầy trở lại và điện áp ra vẫn bằng VDC.

Vậy tín hiệu ra chính là tín hiệu vào bị dời lên một lượng điện áp VmVDC

Một phần của tài liệu Bài giảng kỹ thuật xung (Trang 135 - 137)

Tải bản đầy đủ (PDF)

(194 trang)