Điều quan trọng khi thiết kế mạch Buck chính là bù pha cho mạch, trong luận văn này dùng kiểu bù III, nhược điểm của nó là chiếm nhiều diện tích. Do đó hướng cải tiến quan trọng sắp tới là tìm ra cách bù mới cho mạch DC/DC Buck, để giảm diện tích và cải thiện hiệu năng của mạch.
Nhiễu cũng là mộ trở ngại khi dùng mạch nguồn xung trong các ứng dụng yêu cầu nhiễu thấp, từ các kết quả ở chương 4 chúng ta thấy rằng PFM thì sẽ cho nhiễu lớn hơn so với PWM, dẫn đến yêu cầu là cần cải thiện nhiễu khi hoạt động trong chế độ PFM.
Khi công nghệ càng tiến bộ, thì việc thiết kế các mạch tương tự gặp nhiều khó khăn hơn: chẳng hạn như độ lợi của Mosfet giảm và điện áp cấp để mạch hoạt động cũng giảm tương ứng… các vấn đề đó sẽ gây khó khăn lớn cho người thiết kế vì các kiến trúc mạch
66
cũ như mắc cascode để tăng độ lợi của bộ khuyếch đại không sử dụng được, khi đó các kỹ sư phải tìm ra những cấu trúc mạch mới để thiết kế và điều khiển mạch Buck có thể dễ dàng hoạt động được trong những công nghệ mới hơn như 24nm, 16nm…
67
TÀI LIỆU THAM KHẢO
[1] Marian K. Kazimierczuk, “Pulse-width Modulated DC/DC Power Converters”, Edition,Wiley, 2008.
[2] Ned Mohan, Tore M. Undeland, William P. Robbins, “Power Electronics: Converters, Applications, and Design”, 3rd Edition, Wiley, 2002.
[3] Maxim Integrated Products, Inc., “DC/DC Converter Tutorial”, Application Note 2031, Nov 29, 2001.
[4] Abraham I. Pressman, “Switching Power Supply Design”, Second Edition, McGrawHill, Publication Date: Nov 1997.
[5] Jon Klein, “Synchronous buck MOSFET loss calculations with Excel model”. Application note AN–6005, Fairchild Semiconductor, version 1.0.1, Apr 2006. [6] Daniel Meeks, “Loop Stability Analysis of Voltage Mode Buck Regulator With
Different Output Capacitor Types – Continuous and Discontinuous Modes”, Application Report SLVA301, Texas Instruments Inc., Apr 2008.
[7] [A. Maity, A. Patra, N. Yamamura, J. Knight, “Design of a 20 MHz DC/DC Buck Converter with 84% Efficiency for Portable Applications”, IEEE International Conference on VLSI Design, pp. 316 - 321, Jan 2011.
[8] Venable Instruments, “Optimum Feedback Amplifier Design For Control
Systems”, http://www.venable.biz/tp-03.pdf ,
http://www.ti.com/lit/ml/slyp090/slyp090.pdf , accessed: Mar 2012.
[9] Maxim Integrated Products, Inc., “An Introduction to Switch-Mode Power Supplies”, Application Note 4087, Sep 27, 2007.
[10] Zhuo Bi, Wenbin Xia, “Modeling and Simulation of Dual-Mode DC/DC Buck Converter”, Second IEEE International Conference on Computer Modeling and Simulation, (ICCMS), pp. 371 - 375, Jan 2010.
68
[11] Chu-Hsiang Chia, Pui-Sun Lei, Robert Chen-Hao Chang, “A high-efficiency PWM DC/DC buck converter with a novel DCM control under light-load”, IEEE International Symposium on Circuits and Systems (ISCAS), pp. 237 - 240, May 2011.
[12] Donald Schelle, Jorge Castorena, “Buck-Converter Design Demystified”, Power Electronics Technology, June 2006.
[13] “Buck converter”, http://en.wikipedia.org/wiki/Buck_converter , accessed: Mar 2012.
[14] C. F. Lee and P. K. T. Mok, “On-chip current sensing technique for CMOS monolithic switch-mode power converters,” in Proc. IEEE Int. Symp. Circuits Syst., Scottsdale, AZ, May 2002, vol. 5, pp. 265–268.
[15] Morra, M. Piselli, A. Gola, "PFM mode buck converter: A mathematical model to calculate the maximum switching frequency", Electronics Circuits and Systems 2008. ICECS 2008. 15th IEEE International Conference on, pp. 926- 929, 2008.
[16] Wan-Rone Liou, Mei-Ling Yeh, Yueh Lung Kuo, “A High Efficiency DualMode Buck Converter IC For Portable Applications”, IEEE Transactons on Power Electronics, vol. 23, no. 2, March 2008.
[17] X. Zhang, P.-H. Chen, Y. Okuma, K. Ishida, Y. Ryu, K. Watanabe, Takayasu. Sakurai, and M. Takamiya, “A 0.6 V Input CCM/DCM Operating Digital Buck Converter in 40 nm CMOS,” IEEE Journal of Solid-State Circuits, vol. 49, no. 11, pp. 2377-2386, 2014.
[18] P.-H. Chen, H.-C. Cheng, Y.-A. Ai, and W.-T. Chung, “Automatic ModeSelected Energy Harvesting Interface With >80% Power Efficiency Over 200 nW to 10 mW,” IEEE Transactions on Very Large Scale Integration Systems, 2018. [19] https://techweb.rohm.com/knowledge/dcdc/dcdc_sr/dcdc_sr01/897, 2016.
69
[20] D. Dang, T. T. Quoc, K. N. Van, "A 65-nm CMOS high-efficiency PWM/PFM Buck Converter with Bypass mode for Transceiver applications", IEEE International Conference on IC Design and Technology (ICICDT), pp. 1-4, Aug. 2016.
[21] Chi-Wah Kok, Wing-Shan Tam “CMOS Voltage References: An Analytical and Practical Perspective” Wiley-IEEE Press, 2012.
[22] https://batteryuniversity.com.
[23] J. Wiley and Sons, “Introduction to CMOS OP-AMPs and Comparators”. New York: Wiley, 1999.
[24] Woojin Hong, Myunghee Lee “A 7.4-MHz Tri-Mode DC-DC Buck Converter With Load Current Prediction Scheme and Seamless Mode Transition for IoT Applications ”. IEEE Transactions on Circuits and Systems, vol. 67, 2020. [25] Y.-C. Hsu, C.-Y. Ting, L.-S. Hsu, J.-Y. Lin and C. C.-P. Chen, "A transient
enhancement DC–DC buck converter with dual operating modes control technique", IEEE Trans. Circuits Syst. II Exp. Briefs, 2018.