... GIỚI THIỆU CHUNG CHƯƠNG CƠSỞLÝ LUẬN Chương I: CẤU TRÚC VIXỬLÝ 8085 I Cấu Trúc Bên Trong CủaViXửLý 8085 II SơĐồ Cấu Trúc Bên Ngoài Và Chứ Năng Các Chân CủaViXửLý 8085 III ... Bên Trong Hoạt Động CủaVi Mạch 8255 SơĐồ Khối, Cấu Trúc Bên Trong CủaVi Mạch 8255 2.Hoạt Động CủaVi Mạch 8255 Từ Điều Khiển IV Giao Tiếp Giữa ViXửLý Với 8255 Giao ... Nối Tiếp Giữa ViXửLý Và Máy Tính Chương VI: Giao Tiếp Song Song Dùng Vi Mạch 8255 I Giơiù Thiệu Về Vi Mạch 8255 II SơĐồ Chân, SơĐồ Logic, Chức Năng Các Chân CủaVi Mạch 8255 GVHD:...
... Trường ĐH SPKT Luận văn tốt nghiệp PHỤ LỤC CHƯƠNG TRÌNH TRUYỀN DỮ LIỆU CỦA MÁY TÍNH ; TERMINAL.ASM ; STACK stack segment db 300 stack ends ; DATA data segment prompt filename...
... quy đònh Trong luận văn chúng em thực công vi c sau: Khảo sát phần lý thuyết: - Giới thiệu vixửlý - Giới thiệu cách giao tiếp - khảo sát kit vixửlý 8085 Thi công mạch điện cho phần giao ... đường dẫn RxD vi c diễn tương tự chân 13 vi mạch nối đến chân cổng nối tiếp SƠĐỒ MẠCH KẾT NỐI: Vì sử dụng kit 8085 có nên kết nối đường data 8255 kit với 8251 board giao tiếp Sơđồ kết nối sau: ... VI MẠCH MAX 232: Vi mạch MAX 232 chuyển đổi mức TTL ngõ vào thành mức +10V –10V phía truyền mức +3V… +15V –3V … -15V thành mức TTL phía nhận Trên hình 7.3 mô tả cách xếp chân sơđồ cấu trúc vi...
... nhóm B cấu hình mode IV GIAO TIẾP GIỮA VIXỬLÝ VỚI 8255A: Vi mạch 8255A giao tiếp với vixửlý theo kiểu: kiểu nhập/xuất (kiểu I/O) kiểu nhớ Khi vixửlý giao tiếp với 8255A theo kiểu I/O dùng ... thường đường đòa đưa vào vi mạch giải mã ngõ vi mạch giải mã đưa đến CS\ vi mạch 8255A Một ví dụ thiết kế vixửlý giao tiếp với vi mạch 8255A: Sơđồ kết nối hình vẽ : (vi mạch 74139) A2 A3 đến ... tối đa giao tiếp vixửlý 256/4 = 64 vi mạch Khi kết nối vixửlý với vi mạch 8255A đường đòa A0 A1 dùng để lựa chọn cổng ghi điều khiển, đường đòa lại từ A2 – A7 dùng để lựa chọn vi mạch hoạt động,...
... Bit chẵn lẻ X0 không kiểm tra chẳn lẻ 01 kiểm tra lẻ 10 kiểm tra chẵn 00 đồng 01 không đồng x1 10 không đồng x 16 11 không đồng x64 Độ dài ký tự 00 bit 01 6bit 10 7bit 11 bit Hình 5.4a GVHD: Nguyễn ... Trường ĐH SPKT Luận văn tốt nghiệp - Reset nối với đường dây reset vixửlý - D0 … D7 nối với đường dẫn D0…D7 VXL b Nhóm tín hiệu ghép nối vối Modem - /DTR - /DSR - /RTS ... Thanh ghi nhận Thanh ghi đệm nhận Thanh ghi chế độ Thanh ghi lệnh Thanh ghi trạng thái Hình 5.3 : Sơđồ chân (a) ghi (b) cuûa 8251A (b) /DSR /DTR /CTS /RTS Syn/BRK TxC RxC GVHD: Nguyễn Đình Phú SVTH:...
... GIỚI THIỆU HỆ THỐNG KIT VIXỬLÝ 8085 GIỚI THIỆU CẤU TRÚC PHẦN CỨNG KIT VIXỬLÝ 8085: Tần số làm vi c: + Vixửlý 8085 Intel với tần số hoạt động 6MHz + Các chương trình thời gian vi t tương ... CHƯƠNG V: Luận văn tốt nghiệp GIAO TIẾP NỐI TIẾP DÙNG VI MẠCH 8251 TRUYỀN THÔNG TIN NỐI TIẾP I Vi c truyền thông tin phận nằm gần hệvixửlý thực thông qua bus song song mở rộng mạch phối ghép ... hiệu dạng song song t`ích hợp cho vi c xửlý Trong thực tế có phương pháp truyền thông tin kiểu nối tiếp: truyền đồng truyền không đồng Trong phương pháp truyền đồng bộ, liệu truyền theo mảng với...
... Lệnh nhảy bit S=1: + Cú pháp: JM ADDR XVI NHÓM LỆNH GỌI: Lệnh gọi không điều kiện: + Cú pháp: CAAL ADDR + Mã đối tượng: 1 0 1 bit thấp bit cao + Ý nghóa: vixửlý thực chương trình đòa ADDR sau trở ... ADDR ADDR ADDR ADDR XVII NHÓM LỆNH TRỞ VỀ TỪ CHƯƠNG TRÌNH CON: Lệnh RET không điều kiện: + Cú pháp: RET + Mã đối tượng: 1 0 0 + Ý nghóa: lệnh sẻ kết thúc chương trình con, vixửlý trở lại chương ... trạng thái Lệnh gọi Z=0: + Cú pháp: CNZ ADDR 1 + Mã đối tượng: 0 1 bit thấp bit cao + Ý nghóa: vixửlý thực chương trình ADDR bit Z=0, sau thực lệnh ảnh hưởng đến bit Z ghi trạng thái Sau trở chương...
... NỐI BỘ NHỚ VỚI VIXỬ LÝ: Bộ nhớ có vai trò quan trọng hệ thống vixử lý, hoạt động nhớ gắn liền với hoạt động vixử lý, nơi lưu trữ liệu để vixửlýxửlý nhớ diện hệ thống vixửlý sử dụng phải ... Hình 1.7 : Sơđồ chân sơđồ logic vi mạch 2764 Bảng trạng thái vi mạch 2764: Mode CE\ OE\ PGM\ VPP VCC Output Read VIL VIL VIH VCC VCC Dout Stand by VIH x x VCC VCC High Z Program VIL x VIL VPP ... thuộc vào điều khiển vixửlý thông qua IC giải mã 74LS138 Bus đòa Vi Bộ nhớ ROM xửlý Bộ nhớ RAM Bus liệu Bus điều khiển Hình 1.8 : Sơđồkhối kết nối nhớ với vixửlý Trong hệ thống có ROM RAM...
... Out Hình 1.2 : Sơđồ cấu trúc vixửlý Qua sơđồ trên, ta thấy vixửlý bao gồm khối sau: khối đơn vò số học/logic ALU (Arithmatic Logic Unit), ghi khối Control Logic Các khối liên hệ với qua đường ... vụ khốivixử lý: a Khối ALU (Arithmatic Logic Unit) Khối đơn vò số học/ logic khối quan trọng bên vixử lý, khối ALU chứa mạch điện logic có chức thực phép toán, phép thay đổi số liệu Cơsởkhối ... : Sơđồ chân sơđồ logic 8085A Chức chân: * Chaân 1, – X1, X2 (Input): - Chaân X1, X2 hai ngõ vào, nơi đặt thạch anh Nhiệm vụ tạo dao động cho khối bên vixửlý - Vixửlý khác có tần số làm vi c...
... nhảy bit S=1: + Cú pháp: JM ADDR XVI NHÓM LỆNH GỌI: Lệnh gọi không điều kiện: + Cú pháp: CAAL ADDR + Mã đối tượng: 1 0 1 bit thaáp bit cao + Ý nghóa: vixửlý thực chương trình đòa ADDR sau trở ... trạng thái Lệnh gọi Z=0: + Cú pháp: CNZ ADDR 1 + Mã đối tượng: 0 1 bit thaáp bit cao + Ý nghóa: vixửlý thực chương trình ADDR bit Z=0, sau thực lệnh ảnh hưởng đến bit Z ghi trạng thái Sau trở chương ... nhảy không điều kiện: + Cú pháp: JMP ADDR 1 + Mã đối tượng: 0 0 bat thaáp bit cao 1 + ý nghóa: vixử lí nhảy đến đòa ADDR để tiếp tục thực chương trình + Lệnh chiếm byte, số chu kỳ clock =10 +...
... O W ! XC er O W F- w PD h a n g e Vi e ! XC er PD F- c u -tr a c k c h a n g e Vi e N bu y c LƯU ĐỒ THU BEGIN STROBE =1 BUSY =1 , ACK =0 ĐỌC DỮ LIỆU ACK = XỬLÝ DỮ LIỆU HÌNH 3.4 BUSY = GVHD: ... đọc liệu vào + đưa ACK = + xửlý liệu + cho Busy = để phát ký tự + quay bước GVHD: Nguyễn Đình Phú SVTH: Nguyễn Trung Dũng h a n g e Vi e c u -tr a c k w N bu y c LƯU ĐỒ PHÁT BEGIN BUSY = GỞI ... đếm Jnz vd2 ;nhảy vd2 chưa gởi đủ byte Mvi a, 01h ;nạp thời delay1 giây Call 0310h ;gọi chương trình delay Mvi c, 08h ;làm biến điếm cho chương trình xóa Mvi a, 00h ;nạp 00 vào A Vd3 sta 0a000h...
... e Vi e ! XC er PD F- c u -tr a c k c h a n g e Vi e c u -tr a c k w N bu y c CHƯƠNG IV: I GIỚI THIỆU HỆ THỐNG KIT VIXỬLÝ 8085 GIỚI THIỆU CẤU TRÚC PHẦN CỨNG KIT VIXỬLÝ 8085: Tần số làm vi c: ... nối với đường dây đòa A0 để cặp ghi - /WR nối với chân /WR vixửlý - /RD nối với chân /RD vixửlý - CLK nối với đường dây CLK vixửlý GVHD: Nguyễn Đình Phú SVTH: Nguyễn Trung Dũng Trường ĐH ... thông tin nối tiếp đồng bộ, dòSơđồ chân sơđồ ghi trình bày hình 5.3 Sơđồ chân sơđồkhối a nhóm tín hiệu ghép nối với vixửlý gồm: - /CS nối với giải mã đòa A1 An để chọn ghi (A0 = 1điều khiển...
... trình điều khiển cách thay đổi t`ông số ghi điều khiển II SƠĐỒ CHÂN, SƠĐỒ LOGIC, CHỨC NĂNG CÁC CHÂN CỦAVI MẠCH 8255A Sơđồ chân sơđồ logic vi mạch 8255A thể qua hình vẽ: PA3 PA2 PA1 PA0 RD\ CS\ ... điều khiển từ vixửlý thiết bò bên đồng thời nhận liệu từ thiết bò điều khiển bên vào vixửlý Chân 35 (Reset input): ngõ vào xóa, chân reset phải nối với tín hiệu reset out vixửlý để không ... nghiệp GIAO TIẾP SONG SONG DÙNG VI MẠCH 8255 I GIỚI THIỆU VỀ VI MẠCH 8255A: Để vixửlý giao tiếp với thiết bò bên ngoài, người ta thường dùng vi mạch giao tiếp 8255A, vi mạch có khả giao tiếp rộng,...
... nhóm B cấu hình mode IV GIAO TIẾP GIỮA VIXỬLÝ VỚI 8255A: Vi mạch 8255A giao tiếp với vixửlý theo kiểu: kiểu nhập/xuất (kiểu I/O) kiểu nhớ Khi vixửlý giao tiếp với 8255A theo kiểu I/O dùng ... thường đường đòa đưa vào vi mạch giải mã ngõ vi mạch giải mã đưa đến CS\ vi mạch 8255A Một ví dụ thiết kế vixửlý giao tiếp với vi mạch 8255A: Sơđồ kết nối hình vẽ : (vi mạch 74139) A2 A3 đến ... tối đa giao tiếp vixửlý 256/4 = 64 vi mạch Khi kết nối vixửlý với vi mạch 8255A đường đòa A0 A1 dùng để lựa chọn cổng ghi điều khiển, đường đòa lại từ A2 – A7 dùng để lựa chọn vi mạch hoạt động,...
... h a n g e Vi e N bu k lic CHƯƠNG VII: I PHẦN CỨNG VÀ PHẦN MỀM GIAO TIẾP LƯU ĐỒ VÀ CHƯƠNG TRÌNH TRUYỀN DỮ LIỆU LƯU ĐỒ TRUYỀN DỮ LIỆU: BEGIN KHỞI PHÁT: GHI TỪ CHẾ ... 4100h mvi a,00h ;xoa reg lenh out 01h call delay out 01h call delay out 01h call delay mvi a,40h ;xoa cac ghi noi out 01h call delay mvi a,0ceh ;goi tu dk che out 01h call delay lxi d,6500h mvi a,03h ... PD h a n g e Vi e ! XC er PD F- c u -tr a c k c h a n g e Vi e N bu y k lic x2: in 01h ani 81h cpi 81h jnz x2 ldax d mov h,a out 00h call delay mvi a,21h out 01h call delay inr e mvi a,03h out...
... den de thoat vi khong phai ;nhay den de thoat vi khong phai 3nhay den de thoat vi khong phai ;nhay den de thoat vi khong phai ;nhay den de thoat vi khong phai ;nhay den de thoat vi khong phai ... ;neu dung thi kiem tra byte thu ;lay byte data ;nhay den de thoat vi khong phai ;nhay den de thoat vi khong phai ;nhay den de thoat vi khong phai GVHD: Nguyễn Đình Phú SVTH: Nguyễn Trung Dũng Trường ... lai byte mov [si],al ;cat so byte can goi dang HEX call goi_ht dec dl cmp dl,0 jnz xxx1 ;quay lai vi chua inc inc inc jmp con_hex di di di xxx3 ;het ;bo byte cuoi thu nhat ;bo byte thu ;bo ma xuong...
... nhận từ RAM bít đếm (D6 D8) Toàn hệ thống đợc chia làm khối lớn khối điều khiển Khối quét giải mã nh hình vẽ Vcc Chốt ghi khối quét giải mã D0-D8 Khối nguồn D0-D5 khối điều khiển Rom H -H phát ký ... quét ký tự giải mã 3/5 đệm dứ liệu dùng phối hợp giải mã để chọn hàng đa liều vào II Sơđồ nguyên lý chức khốiKhối điều khiển a, kết nối máy tính LATCH 22 17 21 14 20 13 19 18 17 4 16 3 15 SLCTIN ... Q0-Q6 Q0-Q6 EW CLOCK QA,QB,QC (D6-D8) §Õm Clock Đếm (8x16) clock Sơđồkhối mạch điều khiển hình văn hiển thị ma trận đèn LED 5x7 Khối điều khiển bao gồm nguồn phát cung cấp điện áp chiều 5v 12v...
... chun biệt, thí dụ nối vixửlý với hay nhiều vixửlý khác nối với nhớ cục (local bus) Trong vixửlýcósố bus để nối thành phần bên vixửlý với Người thiết kế chip vixửlý tuỳ ý lựa chọn loại ... đổi liệu hai phần trình bày vi c trao đổi liệu thiết bị ngoại vihệ thống thường theo trình tự sau: từ ngoại vi đến vixửlý vào nhớ hay từ nhớ đến vixửlý ghi ngoại vi Trong thực tế có trường ... mạch (thả nổi) Giống vixử lý, bus có đường địa chỉ, đường số liệu đường điều khiển Tuy nhiên, không thiết có ánh xạ – tín hiệu chân vixửlý đường dây bus Thí dụ: số chíp vixửlýcó chân ra, truyền...
... nhận từ RAM bít đếm (D6 D8) Toàn hệ thống đợc chia làm khối lớn khối điều khiển Khối quét giải mã nh hình vẽ Vcc Chốt ghi khối quét giải mã D0-D8 Khối nguồn D0-D5 khối điều khiển Rom H -H phát ký ... quét ký tự giải mã 3/5 đệm dứ liệu dùng phối hợp giải mã để chọn hàng đa liều vào II Sơđồ nguyên lý chức khốiKhối điều khiển a, kết nối máy tính LATCH 22 17 21 14 20 13 19 18 17 4 16 3 15 SLCTIN ... Q0-Q6 Q0-Q6 EW CLOCK QA,QB,QC (D6-D8) §Õm Clock Đếm (8x16) clock Sơđồkhối mạch điều khiển hình văn hiển thị ma trận đèn LED 5x7 Khối điều khiển bao gồm nguồn phát cung cấp điện áp chiều 5v 12v...