1. Trang chủ
  2. » Công Nghệ Thông Tin

Ebook Tài liệu tham khảo hỗ trợ môn Vi xử lý - Các họ vi điều khiển thế hệ mới: Phần 2

46 88 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Cấu trúc

  • TÀI LIỆU THAM KHẢO HỖ TRỢ MÔN VI XỬ LÝCÁC HỌ VI ĐIỀU KHIỂN THẾ HỆ MỚI

    • LỜI NÓI ĐẦU

    • CHƯƠNG I. HỌ VI ĐIỂU KHIỂN 8051

      • 1.1 GIỚI THIỆU CẤU TRÚC PHẦN CỨNG HỌ MCS-51 (89C51)

        • 1.1.1 Giới thiệu họ MCS-51

        • 1.1.2. KHẢO SÁT SƠ ĐỒ CHÂN 89C51, CHỨC NĂNG TƯNG CHÂN

        • 1.1.3. CẤU TRÚC BÊN TRONG VI ĐIỀU KHIỂN

        • 1.1.4. HOẠT ĐỘNG TIMER CỦA 89C51

        • 1.1.5. CỔNG NỐI TIẾP

        • 1.1.6. TỔ CHỨC NGẮT CỦA MCS51

        • 1.1.7. TÓM TẮT TẬP LỆNH CỦA 89C51

      • 1.2 VI ĐIỀU KHIỂN AT89C55

        • 1.2.1 Đặc trưng

        • 1.2.2. Phần mô tả

      • 1.3 VI ĐIỀU KHIỂN AT89C54/58

        • 1.3.1 Mô tả

        • 1.3.2.Tổ chức bộ nhớ

        • 1.4 VI ĐIỀU KHIỂN AT89C2051

        • 1.4.1 Đặc trưng của AT89C2051

        • 1.4.2 Mô tả

    • CHƯƠNG 2. HỌ VI ĐIÈU KHIỂN AVR AT90S8535

      • 2.1 Các đặc tính

      • 2.2. Phần mô tả

    • CHƯƠNG 3. CÔNG NGHỆ CHIP PSoC

      • 3. 1 Chíp PSoC CY8C29x66

        • 3.1.1 Chức năng

        • 3.2.1 Sơ lược chức năng của PSOC

      • 3.2. Ngôn ngữ lập trình cho PSoC

      • 3.3 Giới thiệu những nét cơ bản về IDE

    • TÀI LIỆU THAM KHẢO

Nội dung

Nối tiếp nội dung phần 1 cuốn Tài liệu tham khảo hỗ trợ môn Vi xử lý - Các họ vi điều khiển thế hệ mới, phần 2 giới thiệu tới người học các kiến thức chung nhất về họ vi điều khiển AVR và một vi điều khiển PSoC. Mời các bạn cùng tham khảo nội dung chi tiết.

CHƯƠNG HỌ VI ĐIÈU KHIỂN AVR AT90S8535 2.1 Các đặc tính AVR có cấu trúc RISC (reduced instruction set computer: máy tính dùng tập lệnh lút gọn) hiệu cao - nguồn điện thấp • 118 lệnh mạnh mẽ - Đa số thực theo đồng hồ chu kỳ đơn • 32 ghi bit làm việc chế độ đa dụng • Thực triệu lệnh giây với tần số MHz • KHytes nhớ chương trình bên chíp • Bộ giao diện nối tiếp SPI lập trình hệ thống • Khả chịu đựng : 1,000 viết/xố nhớ chương trình • 512 Bytes EEPROM • 512 Bytes SRAM bên • Chương trình khố phần mềm • kênh, ADC 10 bit • Có thể truyền thơng UART • Độ giao diện nối tiếp SPI chủ/khách • Hai Timer/counter bit với đếm chế độ so sánh riêng biệt • Một Timer/counter 16 bit với máy đếm, chế độ so sánh tạo 8, 9, bit PWM • Bộ định thời Watchdog • Bộ so sánh tương tự chíp • Mạch xác lập lại nguồn diên • Đồng hồ thời gian thực (RTC) với dao động • Các nguồn ngắt bên bên ngồi • Ba chế độ ngủ (tĩnh): chế độ nhàn rỗi, chế độ tiết kiệm điện, chế độ ngắt điện Tiêu thụ điện MHz 3V, 200C 60 - Hoạt động : 6,4 mA - Chế độ nhàn rỗi: 1,9 mA -Chế độ ngắt điện:

Ngày đăng: 30/01/2020, 02:58

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w