Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 31 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
31
Dung lượng
468 KB
Nội dung
CHƯƠNG CỔNG LOGIC CÁC KHÁI NIỆM LIÊN QUAN CỖNG LOGIC CƠ BẢN THÔNG SỐ KỸ THUẬT GIAO TIẾP GIỮA CÁC HỌ IC SỐ CÁC KHÁI NIỆM LIÊN QUAN - Tín hiệu tương tự tín hiệu có biên độ liên tục theo thời gian, thường tượng tự nhiên sinh - Tín hiệu số tín hiệu có dạng xung gián đoạn thời gian biên độ có mức rõ rệt: mức cao mức thấp - Mạch điện xử lý tín hiệu tương tự gọi mạch tương tự Mạch điện xử lý tín hiệu số gọi mạch số Ưu điểm mạch số so với mạch tương tự: - Dễ thiết kế, phân tích - Hoạt động theo chương trình lập sẵn - Ít bị ảnh hưởng nhiễu - Dễ chế tạo thành mạch tích hợp Chương 3: Cổng Logic Phân loại IC số dựa vào số cổng chip: - Số cổng < 10: SSI (Small Scale Integrated) - 10 < Số cổng < 100: MSI (Medium Scale Integrated) - 100 < Số cổng < 1000: LSI (Large Scale Integrated) - 1000 < Số cổng < 10000: VLSI (Very Large SI) - 10000 < Số cổng: ULSI (Ultra Large Scale Integrated) Chương 3: Cổng Logic Biểu diễn trạng thái Logic - Người ta thường gán: Logic dương: Điện cao → Logic ; Điện thấp → Logic Thực tế, mức Logic mức logic tương ứng với môt khoảng điện xác định, có khoảng chuyển tiếp mức cao mức thấp khoảng không xác định (ngưỡng logic) Khoảng tùy thuộc vào họ IC sử dụng cung cấp bảng thông số kỹ thuật – Trong khoảng điện áp gây lỗi mạch số -Logic âm ngược lại VD giản đồ điện mức logic IC số họ TTL Chương 3: Cổng Logic CỔNG LOGIC CƠ BẢN (Cổng logic mạch điện tử có chức thực hàm logic) Cổng NOT (Cổng đảo) - Chức năng: Dùng thực phép đảo logic, gọi cổng (INVERTER) Cổng NOT có ngõ vào ngõ - Bảng thật - Ký hiệu - Giản đồ thời gian A 1 Y Note: Khi cổng đảo ghép chung với cổng khác ký hiệu đơn giản thành dấu tròn nhỏ Chương 3: Cổng Logic Cổng AND (toán tử “và”) - Chức năng: Dùng thực phép nhân logic hay nhiều biến nhị phân Cổng AND có hay nhiều ngõ vào có ngõ - Ký hiệu - Giản đồ thời gian A B A B Y = A.B 0 1 1 0 1 Y - Bảng thật Note: Ngõ cổng AND mức cao tất ngõ vào mức cao Chương 3: Cổng Logic Cổng OR (toán tử + “hoặc”) - Chức năng: Dùng thực phép cộng logic hay nhiều biến nhị phân Cổng OR có hay nhiều ngõ vào có ngõ - Ký hiệu - Giản đồ thời gian A B 1 A B Y=A+B 0 1 1 1 1 Y - Bảng thật Note: Ngõ cổng OR mức thấp tất ngõ vào mức thấp Chương 3: Cổng Logic Bất kỳ mạch logic xây dựng từ cổng bản: AND, OR NOT Cổng NAND - Chức năng: Thực lúc chức năng: AND NOT Cổng NAND có hay nhiều ngõ vào có ngõ - Bảng thật - Ký hiệu Khi nối chung ngõ vào cổng NAND Cổng NOT A B Y = A.B 0 1 1 1 Note: Ngõ tất A B Chương 3: Cổng Logic Cổng NOR - Chức năng: Thực lúc chức năng: OR NOT Cổng NOR hay nhiều ngõ vào có ngõ - Bảng thật - Ký hiệu A B Y=A+B 0 1 1 0 Khi nối chung ngõ vào cổng NOR Cổng NOT Note: Ngõ tất A B Chương 3: Cổng Logic Cổng BUFFER (Cổng đệm) - Chức năng: Dùng mạch khếch đại logic Tín hiệu qua cổng đệm khơng làm thay đổi trạng thái logic - Dùng cổng đệm để sửa dạng tín hiệu vng hơn, đưa điện tín hiệu mức logic Cổng BUFFER có ngõ vào có ngõ - Ký hiệu - Bảng thật A Y=A 1 Chương 3: Cổng Logic 10 THÔNG SỐ KỸ THUẬT CỦA IC SỐ Các đại lượng điện đặc trưng - VCC: Điện nguồn - VIH(min): Điện ngã vào mức cao - VIL(max): Điện ngã vào mức thấp - VOH(min): Điện ngã mức cao - VOL(max): Điện ngã mức thấp - IIH: Dòng điện ngã vào mức cao - IIL: Dòng điện ngã vào mức cao - IOH: Dòng điện ngã mức cao - IOL: Dòng điện ngã mức thấp - ICCH, ICCL: Dòng điện qua IC, ngã mức cao, thấp Chương 3: Cổng Logic 17 Công suất tiêu tán PD(avg) = ICC(avg).VCC I CCH + I CCL I CC (avg) = Thời trễ truyền thời gian trễ tín hiệu logic truyền qua cổng Fan-Out số ngã vào lớn nối với ngã IC loại, khả chịu tải cổng logic Fan − Out H = I OH I IH I OL Fan − Out L = I IL (Unit Load) tPLH: thời trễ truyền từ thấp lên cao tPHL: thời trễ truyền từ cao xuống thấp Chương 3: Cổng Logic 18 Tích số cơng suất - vận tốc Dùng để đánh giá chất lượng IC, tích số cơng suất tiêu tán thời trễ truyền Tính miễn nhiễu tuỳ thuộc khả dung nạp hiệu nhiễu mạch, xác định lề nhiễu Lề nhiễu mức cao: VNH = VOH(min) – VIH(min) Lề nhiễu mức thấp: VNL = VOL(max) – VIL(max) Chương 3: Cổng Logic 19 Logic nhận dòng Logic cấp dòng Thể trao đổi dòng điện hai tầng thúc tầng tải Tính Schimitt Trigger Chương 3: Cổng Logic 20 Để cải thiện dạng tín hiệu ngã ra, tính miển nhiễu cao → chế tạo cổng có tính trễ điện thế, gọi cổng Schmitt Trigger Ký hiệu: Chương 3: Cổng Logic 21 HỌ TTL Cổng họ TTL Ngã totempole Không thể nối chung ngã cổng khác Chương 3: Cổng Logic 22 Ngã cực thu để hở - Cho phép nối ngã nhiều cổng khác - Phải mắc điện trở kéo lên sử dụng - Cho phép điện trở kéo lên mắc vào nguồn điện cao Ngã ba trạng thái Chương 3: Cổng Logic 23 Đặc tính loạt TTL Thông số kỹ thuật 74 74L 74H 74S Thời trễ truyền (ns) CS tiêu tán (mW) Tích số CS-VT (pJ) Tần số Ck max (MHz) 10 90 35 10 33 33 20 23 138 50 10 20 60 125 20 9,5 19 45 20 1,7 13,6 200 40 1,2 4,8 70 20 18 100 33 2,4 0,4 2,0 0,8 2,4 0,4 2,0 0,7 2,4 0,4 2,0 0,8 2,7 0,5 2,0 0,8 2,7 0,5 2,0 0,8 2,5 0,5 2,0 0,8 2,5 0,4 2,0 0,8 2,5 0,5 2,0 0,8 Fan-Out Điện VOH(min) VOL(max) VIH(min) VIL(max) 74LS 74AS 74ALS 74F Chương 3: Cổng Logic 24 HỌ MOS Cổng NMOS Vin 0V (logic 0) T1 T2 RON = 100KΩ ROFF = 1010Ω +5V (logic 1) RON = 100KΩ RON = 1KΩ Chương 3: Cổng Logic Vout +5V (logic 1) 0,05V (logic 0) 25