1. Trang chủ
  2. » Giáo Dục - Đào Tạo

Báo cáochương iii cấu tạo mạch điện cổng logic

21 7 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Nội dung

  BỘ GIAO THÔNG VẬN TẢI HỌC VIỆN HÀNG KHÔNG VIỆT NAM KHOA K Ỹ THUẬT HÀNG KHƠNG -o0o - TÌM HIỀU VÀ BÁO CÁO ĐỀ TÀI BÁO CÁO CHƯƠNG III: CẤU TẠO MẠCH ĐIỆN CỔNG LOGIC Giáo viên hướ ng dẫn: Nguyễn Minh Tùng Học phần : K ỹ thuật số và thiết bị hiển thị điện tử   Mã học phần : 010800065001 Sinh viên thự c : Nguyễn Thị Ngọc Ánh: 2155200008 Tp H ồ Chí Minh, tháng năm 2023.   pg 1    MỤC LỤC  LỜ I MỞ  ĐẦU Lý chọn đề tài Tổng quan nội dung Khái niệm mạch điện cổng logic 1.1 Các họ IC cổng logic  1.1.1 Họ DDL 1.1.2 Họ DTL 1.1.3 Họ RTL 1.1.4 Họ  TTL 1.1.5 Họ MOS FET 1.1.6 Họ ECL 1.2 Các loại vi mạch: SSI, MSI, LSI, VLSI  1.2.1.Vi mạch cở  nhỏ SSI (Small Scale Intergration) 1.2.2.Vi mạch cở  vừa MSI (Medium Scale Intergration 1.2.3.Vi mạch cở  lớ n LSI (Large Scale Intergration) 1.2.4.Vi mạch cực lớ n VLSI (Very Large Scale Intergration) 1.2.5.Vi mạch ULSI (Ultra Large Scale Intergration) Mạch logic tổ hợ p TTL 2.1 IC họ TTL 2.1.1.TTL chuẩn, 74XX 2.1.2 TTL Schottky, 74SXX 2.1.4 TTL Schottky công su ất thấ p, 74LSXX 10 2.1.5 TTL Schottky cải tiến, 74ASXX 10 2.1.6 TTL Schottky cải tiến công suất thấ p, 74ALSXX 10 2.1.7 TTL nhanh, 74FXX 10 2.2 Đặc điểm, công suất tiêu thụ, thờ i gian trễ…  10 Cấu tạo mạch điện cổng NAND TTL 12 3.1 Sơ đồ nguyên lý 12 3.2 Hoạt động mạch NAND TTL 12 Cấu tạo mạch điện cổng logic có cực thu để hở  14 4.1 Sơ đồ nguyên lý 14 4.2 Nguyên lý ho ạt động 14 Cấu tạo mạch điện cổng logic ngõ trạng thái: 15 5.1 Ứ ng dụng ngõ tr ạng thái 16 Khả năng tỏa (FAN out) 17 TÀI LIỆU THAM KHẢO 19  pg 2    LỜI MỞ ĐẦU  Lý chọn đề tài  Đây đề tài đượ c chọn bở i phần quan tr ọng lĩnh vực điện tử Các cổng logic phần tử cơ mạch điện tử và đượ c sử dụng r ộng rãi thiết bị điện tử Hiểu rõ về cấu tạo hoạt động cổng logic c ần thiết để thiết k ế và chế tạo mạch điện tử hiệu Vì vậy, việc nghiên cứu tìm hi ểu về đề tài r ất quan tr ọng có ý nghĩa thực tế Bên cạnh đó, việc hiểu rõ về cấu tạo mạch điện cổng logic giúp cho việc phát triển thiết bị điện tử ngày tiên tiến đáp ứng đượ c nhu cầu ngườ i sử dụng Tổng quan nội dung.  Báo cáo bao gồm nội dung sau:  Mô tả cổng logic cách chúng thực phép toán logic mạch điện, giới thiệu mạch logic tổ hợp TTL (Transistor -Transistor Logic) cách hoạt động, ví dụ cụ thể cách tạo cổng logi c  NAND TTL cách hoạt động, trình bày cấu tạo mạch điện cổng logic có cực thu để hở (open collector), trình bày cấu tạo mạch điện cổng logic ngõ trạng thái, k hả tỏa (FAN out): Giải thích khái niệm khả tỏa tính tốn khả tỏa kết nối chủng loại IC khác nhau.  Với nội dung trên, báo cáo hy vọng giúp bạn hiểu rõ cấu tạo hoạt động mạch điện cổng logic, từ áp dụng vào thực tế để thiết kế chế tạo mạch điện tử.   pg 3    NỘI DUNG  Khái niệm mạch điện cổng logic  1.1 Các họ IC cổng logic 1.1.1 Họ DDL  DDL (Diode Diode Logic) họ cổng logic diode bán dẫn tạo thành Hình 1-1a,b sở  đồ cổng AND, OR lối vào họ  DDL Hình 1-1.  Mạch điện cổng AND OR h Ọ DDL Bảng tr ạng thái sau thể hiện nguyên lý Hoạt động của mạch  thông qua mức điện áp vào/ra của các cổng AND OR họ DDL A (V) 0  0  3  3  AND B (V) F (V) 0  3  0  3  0,7 0,7 0,7 4,7 A (V) OR B (V) F (V) 0  0  5  5  0  5  0  5  0  4,3  4,3  4,3  Bảng 1-2 Bảng tr ạng thái của cổng AND OR họ DDL  pg 4    Ưu điểm: Mạch điện đơn giản, dễ tạo cổng AND, OR nhi ều lối vào Ưu điểm − cho phép xây dựng ma tr ận diode vói nhiều ứng dụng khác nhau; Tần số cơng tác có thể đat cao bằng cách chọn diode chuyển mạch − nhanh; Cơng suất tiêu thụ nhỏ − Nhược điểm: − Độ phịng vệ nhiễu thấ p (VRL lón) ; − Hệ số ghép tải nhỏ − Để cải thiện độ phịng vệ nhiễu ta có thể ghép nối tiế p ở  mạch diode Tuy nhiên, V  cũng bị sụt 0,6V.  RH 1.1.2 Họ DTL Để thực chức đảo, ta đầu nối tiếp với cổng DTL transistor cơng tác chế độ khóa Mạch cổng thể gọi họ DTL (Diode Transistor Logic) Ví dụ, hình 3-2a, b cổng NOT, NAND thuộc họ   H  ì n h   2. Hình 1 –  3 Sơ  đồ mạch điện của họ cổng DTL 1.1.3 Họ RTL  Họ RTL (Resistor Transistor Logic) cổng logic tạo điện  pg 5    trở transistor Hình 1-3 sơ đồ mạch NOT họ RTL.  Khi điện áp vào V, điện áp chân base transistor âm nên transistor cấm lối collector transistor mức cao Do lối nối lên nguồn +5 V thông qua diode D nên giá trị điện áp lối lúc khoảng 5,7 V, nhận mức logic cao Khi điện áp vào V hai điện trở vào có giá trị k 10 k, nên điện áp chân base sẽ đủ lớn để làm transistor thông làm cho điện áp lối V Như logic lối đảo logic tín hiệu lối vào   1.1.4 Họ TTL Do hạn chế v ề t ốc độ,  họ DTL hoàn toàn bở i đã tr ở  nên lạc hậu  bị thay thế  họ  mạch  TTL Hạn chế  tốc  độ của  DTL giải   bằng cách thay diode đầu vào thành transistor đa lớp  tiế p giáp BE Hình 1-4 Sơ đồ mach điện một cổng NAND lối vào   1.1.5 Họ MOS FET Bán dẫn trường (MOS FET) dùng phổ biến để xây dựng mạch điện loại cổng logic Đặc điểm chung bật chúng là:  - Mạch điện bao gồm MOS FET mà khơng có điện trở   - Dải điện cơng tác rộng, từ +3 đến +15 V   - Thời gian trễ lớn, công suất tiêu thụ thấp    pg 6    Tùy vào loại MOS FET sử dụng, chúng chia thành tiểu họ sau: PMOS, NMOS, CMOS,… Tuy nhiên CMOS Được xử dụng phổ biến hơn.  1.1.6 Họ ECL ECL (Emitter Coupled Logic) họ cổng logic có cực E số bán dẫn nối chung với Họ mạch sử dụng công nghệ TTL, cấu trúc mạch có nhiều điểm khác hẳn với họ TTL Ngoài việc sử dụng hồi tiếp âm điện trở R E để chống bão hòa, mạch điện họ ECL tận dụng ưu điểm mạch khuếch đại vi sai, nên tần số cơng tác cao họ Ngoài trừ thời gian trễ, tất tham số lại họ khác 1.2 Các loại vi mạch: SSI, MSI, LSI, VLSI  Vi mạch - (Intergrated circuits) linh kiện điện tử r ất nhỏ bé  phức tạ p vi mạch có chức xác định đượ c chế tạo công nghệ thích hợ   p Vi mạch đại thường đa có thể sử dụng linh hoạ trong nhiều thiểt bị điện tử khác nhau.Dựa quan điểm thiết k ế vi mạch:  Ngườ i ta phân loại dựa mức độ tích hợ  p phần tử trong vi mạch Chia làm: 1.2.1.Vi mạch cở nhỏ SSI (Small Scale Intergration)  pg 7    Chứa vài chục Transistor vài cổng logic Ra đờ i từ đầu thậ p niên 60 (mạch khuếch đại, mạch lật ) 1.2.2.Vi mạch cở vừa MSI (Medium Scale Intergration Chứa vài chục cổng logic hàng trăm transistor Ra đờ i thậ p niên 60 (bộ giải mã,thanh ghi, bộ đếm ) 1.2.3.Vi mạch cở lớn LSI (Large Scale Intergration) Chứa vài trăm cổng logic hàng ngàn transítor Ra đời đầu thậ p niên 70 (các vi xử lý bit, c ửa ghép nối vào ) 1.2.4.Vi mạch cực lớn VLSI (Very Large Scale Intergration) Chứa vài ngàn cổng logic hàng vạn transistor Ra đờ i cuối thậ p niên 70 (các vi xữ lý 16 32 bit ) 1.2.5.Vi mạch ULSI (Ultra Large Scale Intergration) Chứa vài trăm ngàn cổng vài triệu transistor Ra đời đầu thập niên 90   Loại vi mạch Số lượ ng chức năng  Số lượ ng Transistor Diện tích bề  mặt vi mạch SSI ÷20 100 3mm2 MSI 20 ÷100 500 8mm2 LSI 100 ÷50.000 100.000 20 mm2 VLSI 50.000 ÷ 250.000 40 mm2 1.000.000 ÷ 70 mm2 ÷ 100.000 ULSI 100.000 ÷ 400.000 4.000.000 150 mm2 Bảng 1-7 : Mức độ tích hợ   p vi mạch Mạch logic tổ hợp TTL  2.1 IC họ TTL TTL loại tiêu chuẩn 74 lúc đầu phát triển thành số loại TTL khác Và chúng sử dụng nhiều mạch tích hợp cỡ nhỏ (SSI) cổng logic Flip-Flop, mạch tích hợp cỡ trung bình (MSI) mạch đếm, ghi, mạch đa hợp, mạch mã hóa giải mã chức logic khác  pg 8    2.1.1.TTL chuẩn, 74XX TTL chuẩn 74XX loại TTL đời đầu tiên, loại ngày sử dụng Nhưng thiết kế khơng cịn ưu tiên không đáp ứng tốt mặt giá thành.  2.1.2 TTL Schottky, 74SXX TTL chuẩn 74XX hoạt động sử dụng trạng thái bão hòa transistor mạch Hoạt động với trạng thái bão hòa nguyên nhân gây thời gian trì hỗn transistor chuyển từ trạng thái ON đến OFF nên tốc độ chuyển mạch mạch logic bị giới hạn TTL loại 74SXX làm giảm thời gian trì hỗn  bằng cách khơng cho phép transistor bão hòa sâu Để thực người ta sử dụng diode schottky nối cực B C transistor hình 5.18 Diode schottky có điện áp phân cực thuận khoảng 0,25V, transistor dẫn bão hòa diode dẫn dòng điện từ cực B sang cực C, làm giảm dịng phân cự c cực B transistor dẫn đến thời gian tắt transistor nhanh hơn.  Cũng theo hình 5.18 transistor kết hợp với diode schottky ký hiệu transistor schottky Ký hiệu sử dụng cho tất transistor sơ đồ mạch cổng NAND hình 5.19 Cổng  NAND 74S00 có thời gian trì hoãn khoảng 3ns nhanh gấp sáu lần cổng  NAND 7400 Lưu ý đode D1 D2 diode bảo vệ điện áp ngõ vào  pg 9    âm Mạch điện hình 5.19 sử dụng điện trở nhỏ giúp để tăng tốc độ chuyển mạch Cơng suất tiêu tán trung bình mạch TTL schottky khoảng 20mW, tăng khoảng hai lần so với loại 74XX chuẩn Mạch điện 74SXX sử dụng cặp transistor ghép Darlington (Q3 Q4) để làm giảm thời gian chuyển mạch từ mức thấp lên mức cao transistor chuyển từ OFF sang ON.  2.1.4 TTL Schottky công suất thấp, 74LSXX  TTL loại 74LSXX loại công suất thấp, tốc độ chậm Nó sử dụng transistor schottky điện trở có giá trị lớn Giá trị điện trở lớn làm giảm công suất tiêu thụ thời gian chuyển mạch cần nhiều Một cổng NAND 74LS00 có thời gian trì hỗn 9,5ns  và cơng suất tiêu tán 2mW 2.1.5 TTL Schottky cải tiến, 74ASXX Trong q trình cải tiến thiết kế mạch tích hợp người ta tạo hai loại TTL mới: 74ASXX 74ALSXX 74ASXX loại cải tiến từ 74SXX mặt công suất tiêu thụ 74ASXX loại TTL nhanh công suất tiêu tán thấp so với 74SXX 74ASXX có số cải tiến khác dòng điện yêu cầu ngõ vào (IIL, IIH) thấp hơn, đó hệ số tải lớn so với 74SXX  2.1.6 TTL Schottky cải tiến công suất thấp, 74ALSXX Đây loại TTL cải tiến từ loại 74LSXX hai mặt tốc độ chuyển mạch công suất tiêu tán Theo bảng 5.2 74ALSXX có cơng suất tiêu tán nhỏ tất loại TTL 2.1.7 TTL nhanh, 74FXX Đây loại TTL sử dụng cơng nghệ tích hợp làm giảm điện dung ký sinh để giảm thời gian trì hỗn Một cổng NAND 74F00 có thời gian trì hỗn trung bình 3ns công suất tiêu thụ  khoảng 6mW  2.2 Đặc điểm, công suất tiêu thụ, thời gian trễ…  Các IC số họ TTL sản xuất lần vào năm 1964 hãng Texas Instrument Corporation Mỹ, lấy số hiệu 74XXXX & 54XXXX Sự khác  biệt họ 74XXXX 54 XXXX hai điểm:   pg 10    74: VCC = ± 0,5 V khoảng nhiệt độ hoạt động từ oC –  70oC 54: VCC=5 ± 0,25 V khoảng nhiệt độ hoạt động từ -55oC đến 125oC Các tính chất khác hồn tồn giống chúng có số.  Trước số 74 thường có thêm ký hiệu để hãng sản xuất Thí dụ  SN hãng Texas, DM National Semiconductor, S Signetics   Ngồi q trình phát triển, thơng số kỹ thuật (nhất tích số cơng suất vận tốc) ln cải tiến ta có loạt khác nhau: 74 chuẩn, 74L (Low power), 74 H (High speed), 74S (Schottky), 74LS (Low power Schottky), 74AS (Advance Schottky), 74ALS (Advance Low power Schottky), 74F (Fast, Fair Child) Bảng 2.1 cho thấy số tính chất loạt kể trên:  Thông số kỹ thuật  74 74L 74H 74S 74LS 74AS 74ALS 74F Thời trễ truyền (ns) 33 9,5 1,7 Công suất tiêu tán (mW)   10 23 20 1,2 Tích số cơng suất vận tốc (pJ)  90 33 138 60 19 13,6 4,8 18 Tần số xung CK  max (MHz) 35 50 125 45 200 70 100 Fan Out (cùng loạt)  10 20 10 20 20 40 20 33 VOH(min) 2,4 2,4 2,4 2,7 2,7 2,5 2,5 2,5 VOL (max) 0,4 0,4 0,4 0,5 0,5 0,5 0,4 0,5 VIH (min) 2,0 2,0 2,0 2,0 2,0 2,0 2,0 2,0 VIL (max) 0,8 0,7 0,8 0,8 0,8 0,8 0,8 0,8 Điện thế  - Loạt 74S: Các transistor mạch mắc thêm Diod Schottky hai cực CB với mục đích giảm thời gian chuyển trạng thái transistor làm giảm thời trễ truyền   - Loạt 74AS 74ALS cải tiến 74S để làm giảm giá trị tích số Cơng suất - Vận tốc.   pg 11    - Loạt 74F: Dùng kỹ thuật đặc biệt làm giảm diện dung ký sinh cải thiện thời trễ truyền cổng.  VD:  Sử dụng bảng 2.1, tính lề nhiễu dc cho loại IC 74LSXX So sánh lề nhiễu loại IC 74LSXX với lề nhiễu TTL chuẩn 74XX.  74LSXX V NH = VOH(min) - VIH(min) 74XX V NH = VOH(min) - VIH(min) = 2,4V –  2V = 0,4V = 2,7V - 2V = 0,7V V NL = VIL(max) - VOL(max) V NL = VIL(max) –  VOL(max) = 0,8V - 0,5V = 0,3V = 0,8V –  0,4V = 0,4V Cấu tạo mạch điện cổng NAND TTL  3.1 Sơ đồ nguyên lý Sơ đồ mạch điện cơng NAND hai ngõ vào hình 10-29 Mạch điện cổng  NAND gần giống mạch điện cổng Not ngoại tr ừ transistor Q1 Trong cơng nghệ  TTL transistor v ớ i nhiều cực phát đượ c dùng ở  đầu vào công logic đề  tăng số lượ ng ngõ vào 3.2 Hoạt động của mạch NAND TTL  pg 12    Cổng NAND hai ngõ vào có bốn trạng thái Trạng thái E2E1=00: hai ngõ vào mass làm cho hai diode D11 và D12   phân cực thuận nên điện áp B băng VD=0.7V Trạng thái E1E2=01: diode D11 phân cực ngược - xem hở mạch, diode D12  phân cực thuận nên điện áp B băng VD=0.7V Trạng thái E1E2=10: diode D12  phân cực ngược - xem hở mạch, diode D11  phân cực thuận nên điện áp B băng VD=0.7V Cả ba trường hợp điện áp B ln 0.7V, điện áp làm transistor Q2 tắt, làm Q3 tắt, Q4 dẫn bảo hòa làm ngõ mức cao - tương đương mức logic VD: Ngõ cổng  NAND 74ALS00 thúc ba ngõ vào cổng logic 74SXX ngõ vào IC 7406 không?  Giải a) Các họ IC cổng logic Tổng dòng điện ngõ vào IIH là: IIH(total) = 3.(IIH 74S) + 1.(IIH 74) IIH(total) = 3.(50 µA) + 1.(40 µA) = 190 µA Dịng điện IOH ngõ 74ALS00 tối đa 400 µA lớn tổng dịng điện tải 190 µA Do đó, ngõ mức cao hoạt động tốt Tổng dòng điện ngõ vào IIL là: IIL(total) = 3.(IIL 74S) + 1.(IIL 74) IIH(total) = 3.(2 mA) + 1.(1,6 mA) = 7,6 mA  pg 13    Dịng điện IOL ngõ 74ALS00 có thể rút dịng tối đa mA lớn tổng dòng điện tải 7,6 mA Do đó, ngõ mức thấ p hoạt động tốt Cấu tạo mạch điện cổng logic có cực thu để hở  4.1 Sơ đồ nguyên lý Sơ đồ nguyên lý mạch điện cổng logic có cực thu để hở (open collector): Trong đó, Q transistor  NPN, R điện trở kéo lên, Output đầu mạch.  4.2 Nguyên lý hoạt động  Khi Q bị kích hoạt tín hiệu đầu vào, cho phép dịng điện chạy từ nguồn Vcc qua R đầu có điện áp thấp (0V) Khi Q khơng kích hoạt, khơng có dịng điện chạy qua R, Output kéo lên điện trở kéo lên có điện áp cao (Vcc).  Mạch điện cổng logic có cực thu để hở sử dụng để kết nối với mạch có đầu vào thấp khơng thể chịu dịng điện cao Khi đầu mạch trạng thái không kích hoạt, khơng tạo dịng điện điện áp đầu kéo lên điện trở kéo lên Khi kích hoạt, cho  phép dòng điện chạy qua tạo điện áp thấp đầu ra.  a) Ưu điểm của mạch điện cổng logic có cực thu để hở:  - Cho phép kết nối với mạch có đầu vào thấp khơng thể chịu dịng điện cao.  - Cho phép nhiều đầu kết nối với để tạo thành đường dây chung (bus) - Cho phép mạch đầu khác kết nối với nhau.  b) Nhược điểm mạch điện cổng logic có cực thu để hở:  - Điện áp đầu tối đa mạch phụ thuộc vào điện trở kéo lên điện áp   nguồn, điện áp đầu khơng ổn định điều kiện khác  pg 14    - Cần phải có nguồn điện áp để tạo điện áp cao đầu   VD: cấu trúc cổng  nand  2 ngõ vào có ngõ cực thu để hở  Chẳng hạn với mạch cổng  NAND ta muốn điều khiển tải đèn led sáng ngõ mức cực thấp, điện trở kéo lên tính tốn sau:  Có thể dùng hay 330 ohm, điẻn trở hạn dùng cho led  Còn muốn led sáng mức cao thì  Khi dịng là  Với điện áp đặt led VCE Q3, led tắt   Cấu tạo mạch điện cổng logic ngõ trạng thái:  Về mặt cấu trúc cấu tạo hồn tồn giống ngõ cột chạm, nhiên có thêm ngõ vào thứ cho phép mạch hoạt động kí hiệu E (Enable) -E=1: Diode D1 tắt, mạch làm việc hoàn toàn giống cổng NAND ngõ cột chamh Lúc mạch tồn trạng thái y=0 y =1 tuỳ thuộc vào trạng  pg 15    thái logic ngõ vào x1, x2.  - E = 0: diode tiếp giáp BE3 mở, ghim áp cực Q1 làm cho tiếp giáp BC/Q1 tắt Q2,Q3 tắt/ lúc diode D1 dẫn ghim điện cực C Q2:  Vc/Q2 = VB/q4 = VA/D1 = 0,7V => Q4 tắt    Nên cổng khơng cấp dịng khơng hút dịng vào lúc , ngõ y nối với cổng phương diện vật lý lại cách ly phương diện điện, tương đương với trạng thái trở kháng cao Chính mà người ta gọi trạng thái thứ ba trạng thái tổng trở cao Trong trường hợp ngõ vào cho  phép E tích cực mức cao (mức logic 1).  Thực tế cổng logic với ngõ ra trạng thái có ngõ vào điều khiển E tích cực mức cao (mức 1) tích cực mức thấp (mức )) Chẳng hạn cổng  NANND với ngõ trạng thái ký hiệu hình vẽ 3.39  5.1 Ứng dụng ngõ trạng thái   pg 16    - sử dụng ngõ ba trạng thái để chế tạo cổng đệm chiều.  - Chế tạo chíp nhớ vi xử lý.  - Xuất/nhập liệu chiều  VD: xuất nhập liệu chiều  E=1: Cổng đệm mở, treo lên tổng trở cao: liệu từ  A->C, B->D Vậy liệu xuất E=0: Cổng đệm 2 và mở, treo lên tổng trở cao: liệu từ C->A, D->B Vậy dự liệu nhập vào.  6. Khả tỏa (FAN out)  Một cách tổng quát, ngã mạch logic đòi hỏi phải cấp dòng cho số ngã vào mạch logic khác Fan Out số ngã vào lớn nối với ngã IC loại mà bảo đảm mạch hoạt động bình thường  Nói cách khác Fan Out khả chịu tải cổng logic  Ta có hai loại Fan-Out ứng với trạng thái logic ngã ra:   Fan-OutH = IOH/IIH  FAN-Out =IOL/IIL  Thường hai giá trị Fan -Out khác nhau, sử dụng, để an toàn, ta nên dùng trị nhỏ hai trị này.  Fan-Out tính theo đơn vị Unit Load UL (tải đơn vị)    pg 17    VD: Cho ngõ cổng NAND 74ALS00 lái ngõ vào  vào 74ALS00 Trước tiên xét mức thấp tra cứu  datasheet IC 74ALS00 tìm được: Low output: Lưu ý dòng điện IIL giá trị ₋ 0,1mA, dấu ( -) sử dụng để chiều dòng điện chân IC, trường hợp bỏ qua dấu (-) IOLmax = mA IILmax = -0,1 mA Fan-Out (low) = 8mA/0,1mA=80 High output: Đối với trường hợp ngõ mức cao phân tích tương tự, tra cứu datasheet để tìm giá trị IOH IIH, tương tự bỏ qua dấu (-) IOHmax = -400 µA IIHmax = 20 µA Fan-Out (high)  = 400 µA/20 µA= 20  Nếu Fan-out(LOW) Fan-out(HIGH) khơng giống Fan-out chọn giá trị nhỏ hai giá trị Vì ngõ cổng NAND 74ALS00 thúc 20 ngõ vào cổng NAND 74ALS00.   pg 18    TÀI LIỆU THAM KHẢO [1] THs: PHAN VĂN ĐƯỜNG, GIÁO TRÌNH ĐIỆ N TỬ , HUẾ 3-2008: https://thuvientvc.files.wordpress.com/2014/08/giao_trinh_vi_mach_dien_tu_so  _5998.pdf [2]https://tailieu.vn/docview/tailieu/2011/20110810/vitconhaman/pages_fro m_ky_thuat_so_ng_thuy_van_4_6773.pdf?rand=950786 [3] https://dammedientu.vn/vi-mach-ho-ttl-phan-2 [4] https://www.thuvientailieu.vn/tai-lieu/ky-thuat-so-chuong-8-dac-diemcua-ic-so-38823/ [5] Bài giảng k ỹ thuật số: file:///C:/Users/Admin/Downloads/ky-thuatso ktso-chuong3a_cac-phan-tu-logic-co-ban%20%20[cuuduongthancong.com].pdf [6] Nguyễn Trung Lậ p, K ỹ thuật số, file:///C:/Users/Admin/Downloads/CH%C6%AF%C6%A0NG%203_%20C%E1 %BB%94NG%20LOGIC_112343.pdf [7] Nguyen Thi Thien Trang, Điện tử cơ bản, T6/1013, file:///C:/Users/Admin/Downloads/dien-tu-co-ban_nguyen-thi-thientrang_chap_7-cong-logic%20-%20[cuuduongthancong.com].pdf [8] Huy Tô, 2021, Chương CÁC HỌ VI MẠCH SỐ: https://www.studocu.com/vn/document/truong-dai-hoc-su-pham-ky-thuat-thanh pho-ho-chi-minh/sofware-enginering/chuong-5-cac-ho-vi-mach-so/18322095  pg 19   pg 20 

Ngày đăng: 18/10/2023, 09:36

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w