1. Trang chủ
  2. » Công Nghệ Thông Tin

DIGITAL SYSTEM LAB 1 HỆ THỐNG SỐ TN LAB 1

13 62 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 13
Dung lượng 648,9 KB

Nội dung

Trường Đại học Bách khoa – Đại học Quốc gia TP HCM Khoa Khoa học và Kĩ thuật Máy tính ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA HỆ THỐNG SỐ (TN) (CO1024) BÁO CÁO LAB 1 GVHD NGUYỄ.

ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA HỆ THỐNG SỐ (TN) (CO1024) BÁO CÁO LAB GVHD : NGUYỄN THIÊN ÂN SINH VIÊN : NGUYỄN CHÂU HOÀI PHÚC- 2212622 – LỚP L10 TP Hồ Chí Minh, ngày 31 tháng 10 năm 2022 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính MỤC LỤC Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 2/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính Câu hỏi 2.4.1 : Randomly select TWO 74-Series ICs out of the list in Figure and exam their functions using Logisim, Digital System KIT and V.O.M Bài làm  Bước : Chọn IC ngẫu nhiên thuộc 74-series : 1/ IC 7408 : four 2-input AND Cổng AND cổng có tín hiệu vào tín hiệu cịn tín hiệu vào khác đầu  Bảng chân trị : B 0 1 x = f(A,B)=A.B A 1 x 0  Hình ảnh IC 7408 - IC đóng gói kiểu 14 chân - Chân 14 cấp nguồn Vcc - Chân nối Mass (GND) - Các chân lại cổng AND 2/ IC 7432 : four 2-input OR Cổng OR cổng mà tín hiệu vào đầu  Bảng chân trị : B 0 1 Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab x = f(A,B)=A+B A 1 x 1 Trang 3/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính  Hình ảnh IC 7408 IC đóng gói kiểu 14 chân Chân 14 cấp nguồn Vcc Chân nối Mass (GND) Các chân lại cổng OR -  Bước : Thiết kế cổng logic sử dụng IC : w = AB + C  Bảng chân trị (Truth A 0 0 1 1 B 0 1 0 1 C 1 1 w = AB + C 1 1 table)  Bìa Karnaugh (K-Map) C AB 00 01 11 1 10  w = AB + C  Bước : Minh họa mạch điện Logisim : Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 4/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính - - (Hình vẽ minh họa kí hiệu.) Input biến A, B, C A, B qua cổng AND thành AB AB C qua cổng OR thành AB + C Output w = AB + C (Hình vẽ minh họa có sử dụng IC.) Input biến A, B, C A, B vào IC 7408 đầu thành AB AB C vào IC 7432 đầu thành AB + C Output w = AB + C Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 5/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính Câu hỏi 2.4.2 : Bài làm  Câu 2.4.2a : X = AB + C’ A 0 0 1 1 B 0 1 0 1 Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Bảng chân trị : C 1 1 X = AB +C’ 1 1 Trang 6/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính - (Hình vẽ minh họa kí hiệu.) Input biến A, B, C A, B qua cổng AND thành AB C qua cổng NOT thành C’ AB C’ qua cổng OR thành AB + C’ Output X = AB + C’ Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 7/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính -  (Hình vẽ minh họa có sử dụng IC.) Input biến A, B, C A, B vào IC 7408 đầu thành AB C vào IC 7404 đầu thành C’ AB C’ vào IC 7432 đầu thành AB + C’ Output X = AB + C’ Câu 2.4.2b : Y = (A+B)C’ A 0 0 1 1 B 0 1 0 1 Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Bảng chân trị C 1 1 Y = (A+B)C’ 0 1 Trang 8/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính (Hình vẽ minh họa kí hiệu.) Input biến A, B, C A, B qua cổng OR thành (A+B) C qua cổng NOT thành C’ AB C’ qua cổng AND thành (A+B)C’ Output Y = (A+B)C’ - - (Hình vẽ minh họa có sử dụng IC.) Input biến A, B, C A, B vào IC 7432 đầu thành (A+B) C vào IC 7404 đầu thành C’ AB C’ vào IC 7408 đầu thành (A+B)C’ Output Y = (A+B)C’ Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 9/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính Câu hỏi 2.4.3 : Bài làm  Câu 2.4.3a : Z = (M + N)(M’ + P)(N’ + P’) = (MM’ + MP + M’N + NP)(N’ + P’) = MN’P + M’NN’ + NN’P + MPP’ + M’NP’ + NPP’ = MN’P + M’NP’  Z = MN’P + M’NP’ Bảng chân trị : M 0 0 1 1 N 0 1 0 1 Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab P 1 1 Z = MN’P + M’NP’ 0 0 0 Trang 10/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính (Hình vẽ minh họa kí hiệu.) - Input biến M, N, P - N qua cổng NOT thành N’ N’ M qua cổng AND thành MN’ MN’ P qua cổng AND thành MN’P - M’ qua cổng NOT thành M’ M’ N qua cổng AND thành M’N P qua cổng NOT thành P’ M’N P’ qua cổng AND thành M’NP’ - MN’P M’NP’ qua cổng OR thành MN’P + M’NP’ - Output Z = (MN’P) + (M’NP’) Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 11/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính (Hình vẽ minh họa có sử dụng IC.) - Input biến M, N, P - N vào IC 7404 đầu thành N’ N’ M vào IC 7408 đầu thành MN’ MN’ P vào IC 7408 đầu thành MN’P - M’ vào IC 7404 đầu thành M’ M’ N vào IC 7408 đầu thành M’N P vào IC 7404 đầu thành P’ M’N P’ vào IC 7408 đầu thành M’NP’ - MN’P M’NP’ vào IC 7432 đầu thành MN’P + M’NP’ - Output Z = (MN’P) + (M’NP’)  Câu 2.4.3b : W = A’(A+B) + (B+AA)(A+B’) = AA’ + A’B + AB + BB’ + AAA + AAB’ = + A’B + AB + + A + AB’ = A + (B + AB’) =A+A+ B = A+B  W=A+B Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 12/12 Trường Đại học Bách khoa – Đại học Quốc gia TP.HCM Khoa Khoa học Kĩ thuật Máy tính Bảng chân A 0 1 B 1 - (Hình vẽ minh họa kí hiệu.) Input biến A, B A, B qua cổng OR thành (A+B) Output W = A+B - (Hình vẽ minh họa có sử dụng IC.) Input biến A, B A, B vào IC 7432 đầu thành (A+B) Output W = A+B W=A+ B 1 trị : - Hết - Hệ Thống Số (TN) (CO1024) - Bài Báo Cáo Lab Trang 13/12

Ngày đăng: 01/05/2023, 12:11

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w