1. Trang chủ
  2. » Luận Văn - Báo Cáo

Digital system lab report lab 06

7 23 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 7
Dung lượng 2,1 MB

Nội dung

Ho Chi Minh City University of Technology FACULTY OF COMPUTER SCIENCE & ENGINEERING Laboratory Manual Digital Systems Experiment Lab Group 7: Nguyễn Viết An Trần Quốc Thắng Vũ Ngọc Thuận MSSV: 2112741 MSSV: 2110551 MSSV: 2112394 Ho Chi Minh City, 7/2022 Digital Systems – Lab Design, simulate, and implement a MOD-4 Synchronous Down Counter using D Flipflops 1.1 Thiết kế - Với mạch đếm MOD-4, có trạng thái Vì vậy, cần FF: - Giản đồ chuyển trạng thái: - Bảng trạng thái: Curent State Input Next State Q1 Q0 D1 D0 Q1(Next) Q0 (Next) 0 1 1 0 0 0 1 1 1 - K-map D1 = Q1’.Q0’ + Q1.Q0 D0 = Q0’ Q0 Q1 Q0 Q1 1 0 1 1 1.2 Mô Digital Systems – Lab Hình Mơ mạch đếm xuống đồng MOD-4 CircuitMaker 1.3 Lắp mạch thực Hình Lắp mạch thực mạch đếm xuống đồng MOD-4 IC 7474 chứa D-ff Digital Systems – Lab 1.4 Video kết quả: https://drive.google.com/file/d/17pwHIiIfiAh7GzCH_gxK4eKOpAx0n_b1/view?usp=s haring Design, simulate and implement an 8-to-1 Multiplexer using IC 74151 2.1 Mơ Hình Mơ mạch cộng bit CircuitMaker 2.2 Hiện thực mạch Hình Lắp mạch thực 8-to-1 Multiplexer sử dụng IC 74151 Digital Systems – Lab 2.3.Video kết quả: https://drive.google.com/file/d/18AozJ7fDTYFbpt0HlxaeIvrfob64OZeB/view?us p=sharing Design and simulate a 3-to-8 Decoder using IC 74138 in Logisim 3.1 Mơ Hình Mô mạch giải mã 3-to-8 CircuitMaker 3.2 Hiện thực mạch Hình Lắp mạch thực giải mã 3-to-8 sử dụng IC 74138 Digital Systems – Lab 3.3.Video kết quả: https://drive.google.com/file/d/18JqMgdk2qKNHkR7rschvSxNbb9beGru/view?usp=sharing Design and simulate an 8-bit magnitude comparator using IC 7485 in Logisim 4.1 Thiết kế Bộ so sánh bit so sánh hai số bit kết nối hai so sánh bit Trong đầu (Output) so sánh có trọng số thấp A B kết nối với đầu vào (Input) tầng tương ứng so sánh có trọng số cao Đối với so sánh có trọng số thấp, đầu vào A = B phải kết nối tín hiệu Cao (HIGH=1), hai đầu vào xếp tầng khác A, B phải kết nối với tín hiệu THẤP (LOW=0) Các đầu so sánh có trọng số cao trở thành đầu so sánh tám bit 4.2 Mô Hình Mơ mạch so sánh bit CircuitMaker Digital Systems – Lab 4.3 Lắp mạch thực Hình Lắp mạch thực mạch so sánh bit bằng IC 7485 4.4 Video kết quả: https://drive.google.com/file/d/18KCTntlGhXqjYxh3jylsjz4dKPSdZ0LU/view?usp=shari ng ... 1 1 1.2 Mô Digital Systems – Lab Hình Mơ mạch đếm xuống đồng MOD-4 CircuitMaker 1.3 Lắp mạch thực Hình Lắp mạch thực mạch đếm xuống đồng MOD-4 IC 7474 chứa D-ff Digital Systems – Lab 1.4 Video.. .Digital Systems – Lab Design, simulate, and implement a MOD-4 Synchronous Down Counter using D Flipflops... CircuitMaker 2.2 Hiện thực mạch Hình Lắp mạch thực 8-to-1 Multiplexer sử dụng IC 74151 Digital Systems – Lab 2.3.Video kết quả: https://drive.google.com/file/d/18AozJ7fDTYFbpt0HlxaeIvrfob64OZeB/view?us

Ngày đăng: 11/12/2022, 21:25

TÀI LIỆU CÙNG NGƯỜI DÙNG

  • Đang cập nhật ...

TÀI LIỆU LIÊN QUAN

w