1. Trang chủ
  2. » Luận Văn - Báo Cáo

Digital system lab report lab 02

9 7 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Nội dung

Ho Chi Minh City University of Technology FACULTY OF COMPUTER SCIENCE & ENGINEERING Laboratory Manual Digital Systems Experiment Lab Group 7: Nguyễn Viết An Trần Quốc Thắng Vũ Ngọc Thuận MSSV: 2112741 MSSV: 2110551 MSSV: 2112394 Ho Chi Minh City, 7/2022 Digital Systems – Lab 1 Đo thời gian trễ tín hiệu (Propagation Delay) Bảng thật (Truth Table): - IC 7404 - NOT Gate: - IC 7432 - OR Gate: Input Output Input A Input B Output C 0 0 1 1 1 1.1 Đối với IC 7404 chứa cổng NOT Gate (Inverter) a Thiết kế - Sơ đồ mạch đơn giản: Hình Sơ đồ mạch đơn giản để tìm thời gian trễ tín hiệu - Bảng thật (Truth Table) sơ đồ mạch: Input Output 1 - Giản đồ thời gian tín hiệu Input Output: Hình Giản đồ thời gian tín hiệu Input-Output IC 7404 chứa cổng NOT Gate Digital Systems – Lab b Mơ Hình mơ Logisium NOT Gate - IC 7404: Hình Mơ mạch tìm độ trễ tín hiệu qua IC 7404 Logisim c Lắp mạch thực Hình lắp mạch thực Digital System KIT: Hình Lắp mạch thực xác định độ trễ tín qua IC 7404 chứa cổng NOT d Kết a) b) Digital Systems – Lab Hình Xác định độ trễ tín hiệu IC 7404 Oscilloscope a) Độ trễ tín hiệu từ cao xuống thấp b) Độ trễ tín hiệu từ thấp lên cao Đối với IC 7404 chứa cổng NOT Gate (Inverter): + Thời gian trễ tín hiệu từ cao xuống thấp tPHL = 2.40 ns + Thời gian trễ tín hiệu từ thấp lên cao tPLH = 6.80 ns 1.2 Đối với IC 7432 chứa cổng OR Gate a Thiết kế - Sơ đồ mạch đơn giản: Hình Sơ đồ mạch đơn giản để tìm thời gian trễ tín hiệu - Bảng thật (Truth Table) sơ đồ mạch: Input Output 0 1 Digital Systems – Lab - Giản đồ thời gian tín hiệu Input Output: Hình Giản đồ thời gian tín hiệu Input-Output IC 7432 chứa cổng OR Gate b Mơ Hình mơ Logisium OR Gate - IC 7432: Hình Mơ mạch tìm độ trễ tín hiệu qua IC 7432 Logisim c Lắp mạch thực Hình lắp mạch thực Digital System KIT: Hình Lắp mạch thực xác định độ trễ tín qua IC 7432 chứa cổng OR Digital Systems – Lab d Kết b) a) Hình 10 Xác định độ trễ tín hiệu IC 7404 Oscilloscope a) Độ trễ tín hiệu từ thấp lên cao b) Độ trễ tín hiệu từ cao xuống thấp Đối với IC 7432 chứa cổng OR Gate: + Thời gian trễ tín hiệu từ cao xuống thấp tPHL = 5.60 ns + Thời gian trễ tín hiệu từ thấp lên cao tPLH = 10.0 ns Mạch phát cạnh tín hiệu (Edge Detector Circuit) 2.1 Mạch phát cạnh lên (Rising Edge) tín hiệ a Thiết kế - Sơ đồ mạch đơn giản: Hình 11 Sơ đồ mạch phát cạnh lên (Rising Edge) đơn giản Digital Systems – Lab - Giản đồ thời gian tín hiệu Input Output: Hình 12 Giản đồ thời gian tín hiệu InputOutput mạch phát cạnh lên (Rising Edge) b Mơ Hình mơ Logisium sơ đồ mạch phát cạnh lên: Hình 13 Mô mạch phát cạnh lên từ IC 7404 7432 Logisim c Lắp mạch thực Hình 14 Lắp mạch phát cạnh lên tín hiệu (Rising Edge) IC 7404 VÀ 7432 Digital Systems – Lab d Kết b) Phóng to tín hiệu điện phát a) Tín hiệu điện phát cạnh lên cạnh lên (màu xanh) Hình 15 2.2 Mạch phát cạnh xuống (Falling Edge) tín hiệu a Thiết kế - Sơ đồ mạch đơn giản: Hình 16 Sơ đồ mạch phát cạnh lên (Falling Edge) đơn giản - Giản đồ thời gian tín hiệu Input Output: Hình 17 Giản đồ thời gian tín hiệu InputOutput mạch phát cạnh xuống (Falling Edge) b Mơ Digital Systems – Lab Hình mô Logisium sơ đồ mạch phát cạnh xuống: Hình 18 Mơ mạch phát cạnh xuống từ IC 7404 7432 Logisim c Lắp mạch thực Hình 19 Lắp mạch phát cạnh xuống tín hiệu (Falling Edge) IC 7404 VÀ 7432 d Kết a) Tín hiệu điện phát cạnh xuống (màu xanh) b) Phóng to tín hiệu điện phát cạnh xuống Hình 20 ... chứa cổng NOT Gate Digital Systems – Lab b Mơ Hình mơ Logisium NOT Gate - IC 7404: Hình Mơ mạch tìm độ trễ tín hiệu qua IC 7404 Logisim c Lắp mạch thực Hình lắp mạch thực Digital System KIT: Hình... 7432 Logisim c Lắp mạch thực Hình lắp mạch thực Digital System KIT: Hình Lắp mạch thực xác định độ trễ tín qua IC 7432 chứa cổng OR Digital Systems – Lab d Kết b) a) Hình 10 Xác định độ trễ tín hiệu... System KIT: Hình Lắp mạch thực xác định độ trễ tín qua IC 7404 chứa cổng NOT d Kết a) b) Digital Systems – Lab Hình Xác định độ trễ tín hiệu IC 7404 Oscilloscope a) Độ trễ tín hiệu từ cao xuống

Ngày đăng: 11/12/2022, 21:25

w