24 khe thời gian
lỉit khung F 1 2 3 4 5 6 7 8 9 1 1 1 1 1 1 1 1 1 1 2 2 2 2 2 0 1 2 3 4 5 6 7 8 9 0 1 2 3 4 Mỗi TS gồm 8 bit TS #24 Kênh D 1 2 3 4 5 6 7 I8 I
Để đảm bảo đủ mật độ số 1, hoặc số 1 đủ để định thời trẻn đường dây, người ta sử dụng mã thay thế B8ZS. Với mã này, 8 bit 0 liên tiếp được thay thế bằng một mẫu bit 00011011, ở đây các vi phạm luật mã xuất hiện ở bit thứ 4 và thứ 7. Nếu bit
1 xuất hiện cuối cùng có cực tính dương, nhóm 8 bit 0 được thay bằng mẫu 000+-0- +, nếu bit l trước đó có cực tính âm, nhóm 8 bit 0 được thay bằng 000-+0+-. Do các vi pham luật mă xuất hiộn từng cặp nên B8ZS được cân bằng DC.
PRA 30B+D
Giao diện PR A 30B+D dựa vào khuyến nghị CEPT E l, ghép 32 kênh 64 Kb/s. Một khung PRA này gồm 32 khe thời gian đánh số từ 0 đến 31 như trèn hình 1.14. Khe thời gian 0 được giành riêng để tạo khung lớp vật lý, đồng bộ và báo hiệu. Các khe thời gian từ 1 đến 15 và từ 17 đến 31 được sử dụng cho 30 kênh B, trong khi đó khe thời gian 16 dùng cho kênh D. Trong các ứng dụng khác PRA, khe 16 được dùng cho báo hiệu kênh kết hợp. Vì kênh D được bố trí ở khe 16, cách đánh số các kênh B như sau : Kênh BI ở khe 1, tiếp tục cho đến kênh BI5 ở khe 15, kênh B16 ở khe 17 và tiếp tục cho đến kênh B30 ờ khe thời gian thứ 31.
Mỗi khung PRA chứa một mẫu 8 bit cho mổi khe thời gian, do đó có 256 bít trên một khung. Vói 8000 khung/s, tốc độ số liệu tổng cộng là 2,048 Mb/s, trong đó tốc độ số liệu người dùng là 1,984 Mb/s.
PRA 30B+D sử dụng báo hiệu lưỡng cực mật độ cao cơ số 3 (HDB3), một biến thể của mã AMI, trong đó dãy 4 số 0 liên tục được thay bằng dãy có xuất hiện số 1 nhằm đạt cân bằng DC trong khi truyền.
8 khung E l hợp thành L đa khung phụ và 16 khung El hợp thành 1 đa khung. Bắt đầu với khung đầu tiên và tiếp tục với mỗi khung khác, khe thời gian 0 chứa mẫu bit C0011011 để xác định điểm bắt đầu của khung, c là một trong 4 bít của CRC4. CRC hoạt động ở mức đa khung phụ và cần 8 khung để xác định lỗi truyển. Một đa khung được nhận dạng bằng một mẫu bit tại vị trí bit đầu tiên của mỗi khung trong đa khung. Vị trí bit đầu tiên được đảo luân phiên giữa bit xác định đa khung và bit CRC. Mẫu này lặp lại chuỗi C0C0C1C0C1C1EE. Bit c và E liên quan đến CRC. Các bit còn lại 0-0-1-1 -0-1-1 dùng để xác định đa khung.