Thiết kế NCO

Một phần của tài liệu (LUẬN văn THẠC sĩ) NGHIÊN cứu THIẾT kế bộ PLL số và ỨNG DỤNG (Trang 44 - 47)

- Chỉ tiêu và các tham số: Yêu cầu bộ dao động tạo ra các mẫu tín hiệu số

chuẩn, gồm 2 tín hiệu hình sin lệch pha nhau 90o: + Tần số dao động chuẩn 150 MHz, 24 kHz; + Tần số tín hiệu cần tạo ra: 1,8 kHz; + Từ điều khiển tần số 32 bit; +

Kích thước bảng ROM 1024;

+ Độ phân giải tín hiệu đầu ra 16 bit;

+ Với dao động chuẩn 1,8 kHz được cố định về số mẫu và không có điều khiển.

- Mô phỏng và thiết kế phần mềm:

+ Xây dựng cấu trúc DDS được thiết kế trong FPGA như sau:

Hình 2.15: Cấu trúc DDS cầu phương

+ Kết quả mô phỏng tính bảng Lookup bằng Matlab:

Hình 2.16: Mô phỏng và tính toán bảng Lookup cho DDS bằng Matlab

Hình 2.17: Dạng tín hiệu mô phỏng của dao động chuẩn trên phần mềm System

Generator

+ Các thành phần vào/ra của mô đun phần mềm DDS:

37

Hình 2.18: Phổ tần số sóng mang 10,24 MHz thu trên máy phân tích phổ

Hình 2.19: Tín hiệu hình sin 1,8 kHz thu được trên máy hiện sóng

- Kết quả: Mã chương trình thiết kế được biên dịch, nạp vào bảng mạch phần cứng, cấp nguồn và dùng các máy đo (phân tích phổ, hiện sóng) đo tín hiệu đầu ra. Kết quả được minh họa bằng hình 2.18 và hình 2.19.

- Kết luận:

+ Tín hiệu được tạo ra đảm bảo độ sạch về phổ;

+ Tần số có thể tạo ra tới 75 MHz (với bộ lọc thông thấp 75 MHz tại đầu ra biến đổi DA);

+ Tín hiệu cầu phương được tạo ra đảm bảo về vuông pha.

Một phần của tài liệu (LUẬN văn THẠC sĩ) NGHIÊN cứu THIẾT kế bộ PLL số và ỨNG DỤNG (Trang 44 - 47)

Tải bản đầy đủ (DOCX)

(70 trang)
w