Khi CALU thực hiện một phép tính nó truyền kết quả vào bộ tích luỹ 32 bit, bộ tích luỹ này sau đó có thể thực hiện các dịch chuyển bit đơn hoặc các phép xoay trên nội dung của nó. Mỗi một từ trong 16 bit từ cao và thấp của bộ tích luỹ có thể đợc chuyển vào bộ dịch chuyển định tỷ lệ dữ liệu đầu ra nơi mà nó có thể đợc dịch chuyển và sau đó đợc cất giữ trong bộ nhớ dữ liệu. Phần sau đây mô tả các bit trạng thái và các lệnh phân nhánh kết hợp với bộ tích luỹ.
Bốn bit trạng thái đợc kết hợp với bộ tích luỹ:
- Cộng vào hoặc trừ đi từ bộ tích luỹ:
C = 0 Khi kết quả của phép trừ tạo ra số mợn.
Khi kết quả của phép cộng không tạo ra nhớ (Loại trừ là : khi lệnh ADD đợc sử dụng với một dịch chuyển 16 và không có nhớ đợc tạo ra, lệnh ADD không có ảnh hởng đến C).
C = 1 Khi kết quả của phép cộng tạo ra số nhớ.
Khi kết quả của phép trừ không tạo ra số d (nhớ âm) (Loại trừ là: khi lệnh SUB đợc sử dụng với một dịch chuyển 16 và không có nhớ âm đợc tạo ra, lệnh SUB không có ảnh hởng đến C). - Các dịch chuyển bit đơn và các phép xoay của giá trị bộ tích luỹ. Trong khi dịch trái hoặc xoay, bit MSB của bộ tích luỹ đợc chuyển đến C; Trong khi dịch phải hoặc xoay, bit LSB đợc chuyển đến C.
• Bit chế độ tràn (OVM) -bit 11 của thanh ghi trạng thái ST0- quyết định bộ tích luỹ ảnh hởng nh thế nào đến các tràn số học. Khi bộ xử lý đang ở chế độ tràn (OVM =1) và hiện tợng tràn xảy ra, bộ tích luỹ đợc điền vào với một trong hai giá trị cụ thể sau:
- Nếu nh tràn ở trong hớng số dơng (+), bộ tích luỹ đợc điền vào bởi hầu hết các giá trị dơng (7FFF FFFFh).
- Nếu nh tràn đang ở hớng âm (-), bộ tích luỹ đợc điền vào bởi hầu hết giá trị âm của nó (8000 0000h).
• Bit cờ tràn (OV) là bit 12 của thanh ghi trạng thái ST0. Khi không có tràn, bộ tích luỹ sẽ tìm thấy OV bị cài khoá ở 0. Còn khi tràn (dơng hoặc âm) xảy ra, thì OV đợc thiết lập là 1 và đợc cài khoá.
• Bit cờ kiểm tra/điều khiển (TC) -bit 11 của thanh ghi trạng thái ST1- đợc thiết lập ở 0 hoặc 1 tuỳ thuộc vào giá trị của bit đợc kiểm tra. Trong trờng hợp lệnh NORM, nếu nh OR (loại trừ của hai bit MSB của bộ tích luỹ) là đúng thì TC đợc thiết lập là 1.