Nguyên lý hoạt động

Một phần của tài liệu nghiên cứu thiết bị vi ba số DM2G-1000 (Trang 87 - 88)

VCO1 tạo ra tần số dao động 2GHz, tín hiệu có tần số này đợc chia ra thông qua các mạch lọc, suy giảm rồi phân thành hai nhánh:

+ Nhánh 1 qua các bộ khuếch đại ra ngoài.

+ Nhánh 2 qua mạch chia tần đa về so pha tại IC6 với tín hiệu vào. Tín hiệu vào ở đây là tín hiệu tạo bởi khối dao động nhỏ OSC1.

OSC1 thờng đợc kết cấu bằng thạch anh tạo ra một tín hiệu dao động có tần số nhỏ về tần số giữa tín hiệu vào và tín hiệu ra, nghĩa là PLL làm cho tần số Cor’ của tín hiệu so sánh bám theo tần số Cov của tín hiệu vào, tần số của tín hiệu so sánh tỷ lệ với tần số của tín hiệu ra từ bộ VCO1 theo một tỷ lệ nào đó do bộ chia tần:

ωr’ =

Để có tín hiệu điều chỉnh Ud tỷ lệ với hiệu pha ∆ϕ - ϕ’r thì ta phải dùng bộ tách sóng pha. ở đầu ra bộ tách sóng pha là tín hiệu hiệu chỉnh Ud đợc đa đến bộ tạo dao động khống chế bằng điện áp. Nhng tín hiệu ra từ bộ tách sóng pha bao gồm hai tần số COv - COr’ và Cov + Cor’, nên ngời ta phải dùng bộ lọc thông thấp để loại bỏ tần số tổng, tần số

ωr N

hiệu đợc cho qua và khuếch đại lên, và đợc dùng làm tín hiệu điều khiển tần số dao động của VCO1 chức năng này do IC6 và IC7 (1/2) đảm nhận.

Các chuyển mạch SW1, SW2, SW3, SW4 đợc gắn liền với IC6 để điều chỉnh tần số dao động nội phát ra. Tần số tạo ra này ở dải 2GHz, nhng đợc chia làm nhiều cặp khác nhau bằng 2GHz. Các chuyển mạch này sẽ quyết định cặp tần số nào sẽ đợc dùng để thu và phát.

Từ sơ đồ ta thấy nếu không có tín hiệu vào OSC 1 không làm việc thì tín hiệu hiệu chỉnh đa vào VCO1 là Ud = 0, mạch VCO1 dao động tại tần số dao động riêng CD1 của nó. Lúc này sẽ có cảnh báo PLL mất xung đồng hồ đa ra chân số 3 của CD1 (hình vẽ).

Khi có tín hiệu vào, bộ tách sóng pha ở IC6 sẽ so pha với tần số của tín hiệu vào với tín hiệu so sánh.. đa ra với tín hiệu điều khiển Ud qua lọc thông thấp và khuếch đại điều khiển tần số dao động nội của VCO1.

Tín hiệu từ đầu ra bộ VCO1 sau khi đã điều khiển khoá pha sẽ đợc đa ra qua các tầng khuếch đại IC3, TR2 cho đủ lớn đa ra jắc CN1 nối vào khối MOD để tiến hành điều chế.

Nguồn một chiều +10V từ chân số 2 của CD1 đợc lọc rất kỹ bởi các tụ C61, C62 cuộn cảm L1 và đợc ổn định bởi các IC7 và IC8. Qua các phần mạch này nguồn +10V bị suy giảm còn +5V, điện áp một chiều này đợc lọc tiếp rồi đa đến nuôi cho các phần mạch khác.

Nếu tần số tín hiệu vào và tín hiệu so sánh lệch nhau quá nhiều làm cho tần số tổng và tần số hiệu đều nằm ngoài khu vực thông của bộ lọc thì không có tín hiệu điều khiển VCO. VCO sẽ dao động tại tần số dao động riêng ωv và ω’r rơi vào khu vực thông của bộ lọc thì VCO bắt đầu nhận tín hiệu điều khiển, để thay đổi tần số dao động nội của nó, PLL bắt đầu làm việc, ta nói PLL là dải tần số mà có thể thiết lập chế độ đồng bộ, “Dải bắt” của PLL phụ thuộc vào dải thông của bộ lọc. “Dải giữ” của PLL là dải tần số mà PLL có thể giữ đợc chế độ đồng bộ khi thay đổi tần số tín hiệu vào. “Dải giữ” không phụ thuộc vào dải thông của bộ lọc mà phụ thuộc vào biên độ điện áp điều khiển và khả năng biến đổi tần số của VCO.

Một phần của tài liệu nghiên cứu thiết bị vi ba số DM2G-1000 (Trang 87 - 88)