1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

Đề cương chi tiết học phần Công nghệ thiết kế và chế tạo vi mạch

11 3 1

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 11
Dung lượng 438,56 KB

Nội dung

TRƯỜNG ĐẠI HỌC KINH TẾ - KỸ THUẬT CÔNG NGHIỆP KHOA ĐIỆN TỬ BỘ MÔN: KĨ THUẬT ĐIỆN TỬ ĐỀ CƯƠNG CHI TIẾT HỌC PHẦN: CÔNG NGHỆ THIẾT KẾ VÀ CHẾ TẠO VI MẠCH THÔNG TIN CHUNG Tên học phần (tiếng Việt): CÔNG NGHỆ THIẾT KẾ VÀ CHẾ TẠO VI MẠCH Tên học phần (tiếng Anh): IC DESIGN AND MANUFACTURING TECHNOLOGY Mã môn học: 48 Khoa/Bộ môn phụ trách: KĨ THUẬT ĐIỆN TỬ Giảng viên phụ trách chính: Th.S Đào Hưng Email: daohung@uneti.edu.vn GV tham gia giảng dạy: Th.S Đào Hưng, Th.S Lê Tuấn Đạt Số tín chỉ: 3(39, 12, 15x3) Số tiết Lý thuyết: 39 Số tiết TH/TL: 12 39+12/2 = 15 tuần x tiết/tuần Số tiết Tự học: 45 Tính chất học phần: Bắt buộc Học phần tiên quyết: Không Học phần học trước: Không Các yêu cầu học phần: Sinh viên có tài liệu học tập MƠ TẢ HỌC PHẦN Cơng nghệ thiết kế chế tạo vi mạch học phần sở chương trình đào tạo đại học ngành công nghệ kỹ thuật điện tử truyền thông học phần bố trí giảng dạy sau mơn kỹ thuật điện tử Học phần trang bị cho người học kiến thức về: Cơ sở cơng nghệ mạch tích hợp, đặc tính cơng nghệ MOS, cơng nghệ CMOS, thiết kế mạch nguyên lý layout mạch CMOS, công nghệ chế tạo IC, thiết kế phần mềm chuyên dụng MỤC TIÊU CỦA HỌC PHẦN ĐỐI VỚI NGƯỜI HỌC Kiến thức Cung cấp cho sinh viên nhũng kiến thức công nghệ MOS, CMOS Các nguyên tắc tiến trình thiết kế IC, thiết kế phần mềm chuyên dụng Kỹ Xây dựng cho sinh viên định hướng công nghệ, quy trình chế tạo vi mạch linh kiện hướng nghiên cứu phát triển tương lai Phẩm chất đạo đức trách nhiệm Nghiêm túc, trách nhiệm, chủ động, tích cực, chăm chỉ, cẩn thận Mụctiêu CĐR Môtả CTĐT Hiểuđược kiến thức vi mạch tích hợp phương pháp phát triển Hiểuđược kiến thức công nghệ MOS G1 Mứcđộ [1.3.1] [1.3.1] [1.4.3] [2.1.2] [2.1.4] [2.1.4] [3.1.3] [3.2.1] [3.2.1] Vận dụng kiến thức công nghệ CMOS Các nguyên tắc tiến trình thiết kế IC, thiết kế phần mềm chuyên dụng Vận dụng kỹ chế tạo vi mạch nói chung sử dụng cơng nghệ khác Vận dụng thiết kế vi mạch lô gisc G2 Vận dụng cách sử dụng phần mềm để thiết kế chế tạo vi mạch tích hợp Có tinh thần trách nhiệm cơng dân, sống chuẩn mực, nhân Tuân thủ tốt quy định, luật pháp nhà nước cộng đ ng Có trách nhiệm ã hội tốt tập thể đơn vị G3 cộng đ ng Trung thực nhiệt tình cơng việc, có tư cách, tác phong, thái độ đáp ứng chuẩn mực ngành tôntrọng hợp tác với đ ng nghiệp tuyệt đối tuân thủ đạo đức nghề nghiệp tuân thủ quy định chuyên môn nghiệp vụ CHUẨN ĐẦU RA HỌC PHẦN Mã Mơtả CĐR họcphần CĐR Sau khihọcxongmơnhọcnày, ngườihọccóthể: G1 Vềkiếnthức CĐR CTĐT G1.1.1 Hiểu sở vi mạch tích hợp [1.3.1] G1.1.2 Hiểu đặc tính vi mạch MOS [1.3.1] G1.2.1 Hiểu công nghệ CMOS [1.4.3] G1.2.2 Hiểu mạch CMOS vận dụng thiết kế LAYOUT [1.3.1] Về kỹ G2 G2.1.1 Vận dụng thực hành với công nghệ MOS [2.1.2] G2.1.2 Vận dụng thực hành công nghệ MOS [2.1.4] G2.1.3 Vận dụng thực hành ứng dụng công nghệ thiết kế LAYOUT [2.1.4] G2.2.1 Vận dụng thực hành sử dụng phần mềm để thiết kế vi mạch [2.2.5] Năng lực tự chủ trách nhiệm G3 G3.1.1 Có tinh thần trách nhiệm cơng dân, sống chuẩn mực, nhân G3.2.1 Tuân thủ tốt quy định, luật pháp nhà nước cộng đ ng Có trách nhiệm ã hội tốt tập thể đơn vị cộng đ ng [3.1.1] [3.2.1] Trung thực nhiệt tình cơng việc, có tư cách, tác phong, thái độ đáp G3.2.2 ứng chuẩn mực ngành tôntrọng hợp tác với đ ng nghiệp tuyệt đối tuân thủ đạo đức nghề nghiệp tuân thủ quy định chuyên môn nghiệp vụ [3.2.1] NỘI DUNG MÔN HỌC, KẾ HOẠCH GIẢNG DẠY Nội dung STT Số Số tiết tiết LT TH Tài liệu học tập, tham khảo CHƯƠNG 1:CƠ SỞ CÔNG NGHỆ MẠCH TÍCH HỢP 1.1 Mạch tích hợp 1,2,3,4 1.2 Phân loại mạch tích hợp 1.3 Bán dẫn hạt tải CHƯƠNG 2: ĐẶC TÍNH CỦA CÁC LINH KIỆN MOS 2.1 Các đơn vị sở mạch tích hợp 2.2 Transistor NMOS 1,2,3,4 1,2,3,4 1,2,3,4 1,2,3,4 1,2,3,4 2.3 Transistor PMOS 2.4 Điện áp chế độ hoạt động transistor MOS 2.5 Đặc tuyến V- I linh kiện MOS CHƯƠNG 3: CÔNG NGHỆ XỬ LÝ CMOS 3.1 Khái niệm 3.2 Cơng nghệ CMOS 3.2.1 Nền tảng 3.2.2 Hình thành Wafer 3.2.3 Kỹ thuật in ảnh lito 3.2.4 Hình thành well kênh 3.2.5 Chế tạo vi mạch silicon 3.2.6 Cách ly 3.2.7 O ide cổng 3.2.8 Hình thành cổng, máng, ngu n 3.2.9 Tiếp úc tạo kim loại 3.2.10 Lớp kính bảo vệ 3.2.11 Đo lường Thảo luận chương 1,2,3 Bài tập chương 1,2,3 1,2,3,4 CHƯƠNG 4: MẠCH CMOS THIẾT KẾ VÀ LAYOUT 4.1 Cấu trúc CMOS 4.2 Thiết kế vật lý cổng logic đơn giản 1,2,3,4 Nội dung STT Số Số tiết tiết LT TH Tài liệu học tập, tham khảo 4.2.1 Cổng NOT 4.2.2 Cổng NAND 4.2.3 Cổng NOR 4.2.4 Cổng XOR 4.2.5 Cổng NAND, NOR ba ngõ vào 4.2.6 Cổng ba trạng thái 1,2,3,4 1,2,3,4 1,2,3,4 1,2,3,4 1,2,3,4 1,2,3,4 4.2.7 Mạch ghép kênh 4.2.8 Mạch chốt flip -flop 4.3 Quy luật thiết kế layout 4.3.1 Nền tảng quy luật thiết kế a Quy luật well 10 b Quy luật transistor c Quy luật tiếp xúc d Quy luật kim loại e Quy luật đường xuyên qua 4.3.2 Đường kẻ vạch cấu trúc khác 4.3.3 Quy luật thiết kế CMOS định tỉ lệ MOSIS 11 4.3.4 Nâng cao trình xử lý CMOS a Transistor b Liên kết nối CHƯƠNG 5: THIẾT KẾ VI MẠCH THỰC TẾ 12 5.1 Sử dụng phần mềm S-EDIT  Giới thiêu hướng dẫn cài đặt phần mềm  Vẽ mạch nguyên lý cổng logic 13  Vẽ Layout cổng logic 5.2 Sử dụng phần mềm Multisim 14  Giới thiêu hướng dẫn cài đặt phần mềm  Vẽ mạch nguyên lý  Vẽ mạch layout 15 Thảo luận chương 4,5 Bài tập chương 4, Kiểm tra 1,2,3,4 MA TRẬN MỨC ĐỘ ĐÓNG GÓP CỦA NỘI DUNG GIẢNG DẠY ĐỂ ĐẠT ĐƯỢC CHUẨN ĐẦU RA CỦA HỌC PHẦN Mức 1: Thấp Mức 2: Trung bình Mức 3: Cao (Lưu ý: Khi đánh giá mức độ đóng góp “nội dung giảng dạy” tới tiêu chuẩn (G ) ảnh hưởng tới việc phân bổ thời lượng giảng dạy phần nội dung giảng dạy mức độ ưu tiên kiểm tra đánh giá nội dung đó) Ở làm ví dụ cho nội dung phần chương Chương Chuẩn đầu học phần Nội dung giảng dạy G1.1.1 G1.1.2 G1.2.1 G1.2.2 G2.1.1 G2.1.2 G2.1.3 G2.2.1 G3.1.1 G3.2.1 G3.2.2 Chương 1: Cơ sở cơng nghệ mạch tích hợp 1.1 Mạch tích hợp 1.2 Phân loại mạch tích hợp 1.3 Bán dẫn hạt tải 2 2 2 2 2 2 2 2 2 2 2 Chương 2: Đặc tính linh kiện MOS 2.1 Các đơn vị sở mạch tích hợp 2.2 Transistor NMOS 2.3 Transistor PMOS 2 2 2.4 Điện áp chế độ 2 2 Chương Chuẩn đầu học phần Nội dung giảng dạy G1.1.1 G1.1.2 G1.2.1 G1.2.2 G2.1.1 G2.1.2 G2.1.3 G2.2.1 G3.1.1 G3.2.1 G3.2.2 hoạt động transistor MOS 2.5 Đặc tuyến V- I linh kiện MOS 2 2 Chương 3: Công nghệ xử lý CMOS 3.1 Khái niệm 2 2 3.2 Công nghệ CMOS 2 2 2 2 2 2 2 2 Chương 4: Mạch CMOS thiết kế LAYOUT 4.1 Cấu trúc CMOS 4.2 Thiết kế vật lý cổng logic đơn giản 4.3 Quy luật thiết kế layout Chương 5: Thiết kế vi mạch thực tế 5.1 Sử dụng phần mềm SEDIT 5.2 Sử dụng phần mềm Chương Chuẩn đầu học phần Nội dung giảng dạy G1.1.1 G1.1.2 G1.2.1 G1.2.2 G2.1.1 G2.1.2 G2.1.3 G2.2.1 G3.1.1 G3.2.1 G3.2.2 Multisim PHƯƠNG THỨC ĐÁNH GIÁ HỌC PHẦN TT Điểm thành phần (Tỷ lệ %) Quy định Chuẩn đầu học phần (Theo QĐ số 686/QĐ-ĐHKTKTCN ngày 10/10/2018) G1.1.1 G1.1.2 G1.2.1 G1.2.2 G2.1.1 G2.1.2 G2.1.3 G2.2.1 G3.1.1 G3.2.1 G3.2.2 Kiểm tra định kỳ lần + Hình thức: trắc nghiệm giấy + Thời điểm: sau họchết chương x x x x 1,2 + Hệ số: Điểm trình (40%) Kiểm tra định kỳ lần + Hình thức: trắc nghiệm giấy + Thời điểm: sau họchết chương x x x x x x 3,4 + Hệ số: 2 Kiểm tra định kỳ lần + Hình thức: trắc nghiệm giấy + Thời điểm: sau họchết chương + Hệ số: Kiểm tra thường uyên + Hình thức: Tham gia thảo luận, kiểm tra 15 phút, hỏi đáp, tập lớp x x x x x x x x x x x x x x x x x x x x x x x x x x x x x x x x x + Số lần:Tối thiểu lần/sinh viên + Hệ số: Kiểm tra chuyên cần + Hình thức: Điểm danh theo thời gian tham gia học lớp + Số lần: lần, vào thời điểm kết thúc học phần + Hệ số: + Hình thức: trắc nghiệm máy Điểm thi kết thúc tính học phần (60%) + Thời điểm: Theo lịch thi học kỳ + Tính chất: Bắtbuộc PHƯƠNG PHÁP DẠY VÀ HỌC  Giảng viên giới thiệu học phần, tài liệu học tập, tài liệu tham khảo, địa website để tìm tư liệu liên quan đến mơn học Nêu nội dung cốt lõi chương tổng kết chương, sử dụng giảng điện tử mơ hình giáo cụ trực quan giảng dạy Tập trung hướng dẫn học, tư vấn học, phản h i kết thảo luận, tập lớn, kết kiểm tra nội dung lý thuyết m i chương  Giảng viên mô tả hoạt động thực tế trình sản uất doanh nghiệp liên quan đến việc ây dựng, đọc giải thích vẽ thiết kế, chế tạo  Các phương pháp giảng dạy áp dụng: Phương pháp thuyết trình; Phương pháp thảo luận nhóm; Phương pháp mô phỏng; Phương pháp minh họa; Phương pháp miêu tả, làm mẫu  Sinh viên chuẩn bị chương, làm tập đầy đủ, trau d i kỹ làm việc nhóm để chuẩn bị thảo luận  Trong q trình học tập, sinh viên khuyến khích đặt câu hỏi phản biện, trình bày quan điểm, ý tưởng sáng tạo nhiều hình thức khác QUY ĐỊNH CỦA HỌC PHẦN 9.1 Quy định tham dự lớp học  Sinh viên/học viên có trách nhiệm tham dự đầy đủ buổi học Trong trường hợp nghỉ học lý bất khả kháng phải có giấy tờ chứng minh đầy đủ hợp lý  Sinh viên vắng 50% buổi học dù có lý hay khơng có lý bị coi khơng hồn thành khóa học phải đăng ký học lại vào học kỳ sau  Tham dự tiết học lý thuyết  Thực đầy đủ tập giao sách tập hình họa vẽ kỹ thuật  Tham dự kiểm tra học kỳ  Tham dự thi kết thúc học phần  Chủ động tổ chức thực tự học 9.2 Quy định hành vi lớp học  Học phần thực nguyên tắc tôn trọng người học người dạy Mọi hành vi làm ảnh hưởng đến trình dạy học bị nghiêm cấm  Sinh viên phải học quy định Sinh viên trễ 15 phút sau học bắt đầu không tham dự buổi học  Tuyệt đối không làm n, gây ảnh hưởng đến người khác trình học 10  Tuyệt đối không ăn uống, nhai kẹo cao su, sử dụng thiết bị điện thoại, máy nghe nhạc học 10 TÀI LIỆU HỌC TẬP, THAM KHẢO 10.1 Tài liệu học tập: [1] H Văn Sung, Linh kiện bán dẫn vi mạch, NXB Giáo Dục, 2007 10.2 Tài liệu tham khảo: [2] Nguyễn Thúy Vân, Thiết kế logic mạch số, NXB Khoa học kỹ thuật, 1999 [3] Vũ Đức Thọ, Đ Xuân Thụ, Cơ sở kỹ thuật điện tử số, NXB Giáo dục, 2007 [4] Nguyễn Thúy Vân, Thiết kế logic mạch số, NXB Khoa học kỹ thuật, 2005 11 HƯỚNG DẪN THỰC HIỆN  Các Khoa, Bộ môn phổ biến đề cương chi tiết cho toàn thể giáo viên thực  Giảng viên phổ biến đề cương chi tiết cho sinh viên vào buổi học học phần  Giảng viên thực theo đề cương chi tiết duyệt Hà Nội, ngày tháng năm 2018 Trưởng khoa Trưởng môn (Ký ghi rõ họ tên) (Ký ghi rõ họ tên) Bùi Huy Hải Nguyễn Mai Anh 11 Người biên soạn (Ký ghi rõ họ tên) ... trình thiết kế IC, thiết kế phần mềm chuyên dụng Vận dụng kỹ chế tạo vi mạch nói chung sử dụng công nghệ khác Vận dụng thiết kế vi mạch lô gisc G2 Vận dụng cách sử dụng phần mềm để thiết kế chế tạo. .. Khoa, Bộ mơn phổ biến đề cương chi tiết cho tồn thể giáo vi? ?n thực  Giảng vi? ?n phổ biến đề cương chi tiết cho sinh vi? ?n vào buổi học học phần  Giảng vi? ?n thực theo đề cương chi tiết duyệt Hà Nội,... 2 2 3.2 Công nghệ CMOS 2 2 2 2 2 2 2 2 Chương 4: Mạch CMOS thiết kế LAYOUT 4.1 Cấu trúc CMOS 4.2 Thiết kế vật lý cổng logic đơn giản 4.3 Quy luật thiết kế layout Chương 5: Thiết kế vi mạch thực

Ngày đăng: 06/05/2021, 18:18

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w