[r]
(1)CH
ƯƠ
NG 6 – PH N
Ầ
1
NH P MÔN M CH S
Ậ
Ạ
Ố
M ch tu n t : Ch t và Flipflop
ạ
ầ
ự
ố
(2)2
T ng quan
ổ
Các h th ng S ngày nay đ u g m có hai thành ệ ố ố ề
ph n: m ch t h p (chầ ổ ợ ương 5) đ th c hi n các ch c ể ự ệ ứ
năng logic và các thành ph n có tính ch t nh ầ ấ
(memory element) đ l u gi các tr ng thái trong ể ữ
m ch.ạ
Chương này s h c v :ẽ ọ ề
- Các thành ph n có tính ch t nh (Ch t, Flipflop, ầ ấ ố
thanh ghi,…)
- K t h p các thành ph n t h p và thành ph n ế ợ ầ ổ ợ ầ
(3)Phân bi t m ch t h p và tu n
ệ
ạ
ổ ợ
ầ
t
ự
M ch t h pạ ổ ợ
: : : :
inputs outputs
M ch t h pạ ổ ợ
: :
inputs : : outputs
M e m o r y
MẠCH TỔ HỢP - Ngõ thay
đổi ngõ vào thay đổi MẠCH TUẦN TỰ - Ngõ thay
(4)4
N i dung
ộ
1 Ch t SR (SR latch)ố Ch t Dố
(5)1. Ch t SR (SetReset
ố
(6)6
Ch t SR dùng c ng NOR
ố
ổ
M ch logic ạ
B ng s th tả ự ậ
Ký hi uệ Ký hi uệ
(7)Ngõ vào thông thường
Ch t SR dùng c ng NOR (tt)
ố
ổ
(8)8
Ch t SR dùng c ng NAND
ố
ổ
M ch logic ạ
Ký hi uệ
(9)Ch t SR v i ngõ vào cho phép
ố
ớ
M ch logic ạ
(10)10
SR=11, C:10