1. Trang chủ
  2. » Luận văn test 2

NGHIÊN CỨU ỨNG DỤNG MONTGOMERY MULTIPLICATION TRONG THUẬT TOÁN BẢO MẬT LTR TRÊN FPGA

6 40 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 6
Dung lượng 286,27 KB

Nội dung

Các giải pháp về phần cứng sử dụng công nghệ thiết kế số FPGA (Field Programmable Gate Arrays - Mảng cổng có thể lập trình trường) cách thức thực hiện thuật toán bảo mật LTR khóa[r]

Ngày đăng: 15/01/2021, 07:41

HÌNH ẢNH LIÊN QUAN

Altera, cụ thể là bảng mạch phát triển DE2-70 của Altera với chip Cyclone II  EP2C35F672C6tích hợp bộ xử lý nhúng Nios  II [2], vì linh kiện này cung cấp các bộ xử lý  số học chuyên dụng tốc độ cao và tài nguyên  bộ nhớ trong lớn - NGHIÊN CỨU ỨNG DỤNG MONTGOMERY MULTIPLICATION TRONG THUẬT TOÁN BẢO MẬT LTR TRÊN FPGA
ltera cụ thể là bảng mạch phát triển DE2-70 của Altera với chip Cyclone II EP2C35F672C6tích hợp bộ xử lý nhúng Nios II [2], vì linh kiện này cung cấp các bộ xử lý số học chuyên dụng tốc độ cao và tài nguyên bộ nhớ trong lớn (Trang 1)
Hình 2. Bộ xử lý Nios II của bo mạch DE2-70 Atera - NGHIÊN CỨU ỨNG DỤNG MONTGOMERY MULTIPLICATION TRONG THUẬT TOÁN BẢO MẬT LTR TRÊN FPGA
Hình 2. Bộ xử lý Nios II của bo mạch DE2-70 Atera (Trang 2)
Hình 3. Sơ đồ thuật toán bảo mật LTR - NGHIÊN CỨU ỨNG DỤNG MONTGOMERY MULTIPLICATION TRONG THUẬT TOÁN BẢO MẬT LTR TRÊN FPGA
Hình 3. Sơ đồ thuật toán bảo mật LTR (Trang 3)
Hình 4. Sơ đồ thuật toán tạo khóa - NGHIÊN CỨU ỨNG DỤNG MONTGOMERY MULTIPLICATION TRONG THUẬT TOÁN BẢO MẬT LTR TRÊN FPGA
Hình 4. Sơ đồ thuật toán tạo khóa (Trang 3)

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w