1. Trang chủ
  2. » Giáo án - Bài giảng

ngan hang cau hoi mon co so ky thuat dien tu

58 770 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 58
Dung lượng 668,9 KB

Nội dung

Tên học phần: KỸ THUẬT ĐIỆN TỬ Mã học phần:1162010 Số ĐVHT:3 Trình độ đào tạo:Đại học A - NGÂN HÀNG CÂU HỎI KIỂM TRA ĐÁNH GIÁ KIỂU TỰ LUẬN Chương 1: DIODE VÀ MẠCH ỨNG DỤNG Các nội dung kiến thức tối thiểu mà sinh viên phải nắm vững sau học xong chương 1.1  PIV : địện áp phân cực ngược  ID : dòng  Vγ, VD : điện áp ngưỡng dẫn Diode  Is : dòng điện bảo hòa  VT : điện áp nhiệt  η : số phụ thuộc vào vật liệu 1≤η≤2    Tk q k : nhiệ t đ ộ kelvin Tk = Tc +273 -19 : đ iệ n tích q = 1,6 x 10 C -23 : hằ ng số Boltzman k = 1,38 x 10 J/ K điện qua Diode = IS 1.2 ID (e VD ) −1 η VT VT = kTk q 1.3 Bài toán 1: Cho ngõ vào Vi, xác định vẽ dạng sóng ngõ Vo Bài toán 2: Cho mạch ổn áp dùng zener, cho ngõ vào, tìm ngõ Bài tốn 3: Cho mạch ổn áp dùng zener, cho ngõ ra, tìm ngõ vào Bài tốn 4: Tìm ID, Vo , xác định cổng logic Các mục tiêu kiểm tra đánh giá dạng câu hỏi kiểm tra đánh giá gợi ý chương Mục tiêu kiểm tra đánh giá Nội dung Mức độ Nhớ Các kiến thức cần nhớ : Phương trình diode Trang Ngưỡng dẫn diode Si Ge, điện áp PIV diode mạch chỉnh lưu Mức độ Hiểu kiến thức học Các thông số giới hạn diode Hiểu hoạt động mạch chỉnh lưu bán kì, tồn kì, cơng thức tính điện áp trung bình, dòng điện trung bình tải Các loại diode khác Khả vận dụng kiến thức học Các kiến thức mà sinh viên phải biết vận dụng : Khả tổng hợp: Bài toán 1: Cho ngõ vào Vi, xác định vẽ dạng sóng ngõ Vo Xác định dược toán cụ thể ngưỡng dẫn diode Bài toán 2: Cho mạch ổn áp dùng zener, cho ngõ vào, tìm ngõ Bài tốn 3: Cho mạch ổn áp dùng zener, cho ngõ ra, tìm ngõ vào Bài tốn 4: Tìm ID, Vo , xác định cổng logic Trang Ngân hàng câu hỏi đáp án chi tiết chương Câu hỏi t Loại Nội dung + Câu hỏi Cho Vi Vẽ dạng sóng ngõ Vo Với Diode Si.Vi Vi = Vmsin(wt) Si + D Si 3.3kΩ Vo R - 1.5 Điểm 1.5 VO- VI Đáp án Đáp án VT =-0.7V t -Vm +VT Câu hỏi 1.5 Si + Vi - Trang + V 8.2kΩ Vo - Đáp án VT = V+0.7V Vo t -VT -Vm - VT Câu hỏi 1.5 + Vi Si v + R - Vo Idea l Đáp án VT = -V-0.7V Vo t VT -Vm - VT Câu hỏi 1.5 + Vi Trang v + Si R Vo - Đáp án VT = V+ 0.7v Câu hỏi 1.5 + v Vi + Si R Vo - - Đáp án VT = V-0.7V Vo Vm + VT VT = V-0.7V t Câu hỏi + Si Si Vo + Si - Trang Si - Đáp án VT1 = 1.4V VT2 = -1.4V Vo t -Vm - VT2 Câu hỏi + Si Si Vo + Si Si - - Đáp án VT1 = 1.4V VT2 = -1.4V Vm - VT1 t Câu hỏi + Ide al Diode s - Trang 5.6kΩ 5.6kΩ + Vo 5.6kΩ - Đáp án VT1 = (Vm -0.7v)/2 VT2 = (-Vm +0.7v)/2 Vm VT 10 Câu hỏi t 1.5 + Si 5.6kΩ Vo Si - 5.6kΩ 5.6kΩ Đáp án VT1 = (Vm -0.7v)/2 VT2 = (-Vm +0.7v)/2 Vm VT1 11 Câu hỏi t Trang Đáp án 12 Câu hỏi Đáp án V0 T T t -Vm 13 Câu hỏi 2.2K + + Si Vi - Vo (Vdc) - Đáp án V0 - 0.7V Trang T T - 0.7V t 14 Câu hỏi + Si Vi + R Vo - - Đáp án V0 VT = 0.7V 0.7V T 15 Câu hỏi t i R + + 1K Si 10K Vo - = 110V (rms) Đáp án VT =0.77V Vm V0 0.7V T − 10 t Vm 11 Trang Ideal - 16 Câu hỏi R + + 1K 10K Vo Si - - Đáp án T -0.77V V0 10 11 Vm T T -0.7V 17 t Câu hỏi + + 5.6kΩ 1.5 Si Vi Vo v - - Đáp án T V0 VT = v+ 0.7V T 18 VT T Câu hỏi + t Vm + R Vi - Trang 10 Vo v - 1.5 a = (Vớ i i b = 0) a+0=a (Vớ i b = 0) a.a = a a a = a+a= a(a + b) = a aa+ a =1 (Vớ i = 1) Định lý De Morgan Định lý 1: Đảo lại : = Định lý 2: Đảo lại: = A + B = A.B A+B A.B A.B = A + B A.B A+B Bài toán 1: Từ bảng thật xây dựng biểu thức Boole , vẽ sơ đồ logic Bài toán 2: Cho biểu thức Boole ,lập bảng thật,đơn giản biểu thức biểu diễn thành sơ đồ logic 2Các mục tiêu kiểm tra đánh giá dạng câu hỏi kiểm tra đánh giá gợi ý chương Mục tiêu kiểm tra đánh giá Nội dung Mức độ Nhớ kiến thức cần nhớ : Cac quy tắc đại số Boole Định lý De Morgan Mức độ Hiểu kiến thức học Hiểu hoạt động cong logic Trang 44 Khả vận dụng kiến thức học kiến thức mà sinh viên phải biết vận dụng : Khả tổng hợp: Bài toán 1: Từ bảng thật xây dựng biểu thức Boole , vẽ sơ đồ logic Bài toán 2: Cho biểu thức Boole ,lập bảng thật,đơn giản biểu thức biểu diễn thành sơ đồ logic Xây dựng biểu thức Boole Vẽ sơ đồ logic Lập bảng thật Đơn giản biểu thức lấy kết qủa biểu diễn thành sơ đồ logic 3Ngân hàng câu hỏi đáp án chi tiết chương tt Loại Nội dung Câu hỏi Cho bảng thật sau a) Xây dựng biểu thức Boole dạng tổng tích b) Vẽ sơ đồ logic Input Out put Y A B C 0 0 1 0 1 0 1 1 1 1 0 Trang 45 Điểm Đáp án a) Y = A B C + A B C + A B C b) Sơ đồ logic ABC Y Câu hỏi Cho sơ đồ logic sau: A Y B C a) Viết hàm Boole ngõ b) Lập bảng thật Đáp án a) Biểu thức Boole Y= AB + BC = 000 + 001 + 000 + 100 b) Bảng thật Input Out put Y A B C 0 0 1 0 1 0 1 1 1 1 0 Trang 46 Câu hỏi Cho biểu thức Boole sau: Y = ABC + ABC + ABC 1) Lập bảng thật 2) Đơn giản biểu thức lấy kết qủa biểu diễn thành sơ đồ logic Đáp án Y = ABC + ABC + ABC = 111+101+ 011 = BC + AC = C(A + B) A B 0 C Y 0 0 1 Câu hỏi 1 0 0 1 Input Out put 1 0 A B C Y 1 1 0 0 Cho biểu thức Boole: Y = ABC + ABC + ABC + ABC a) Lập bảng thật b) Đơn giản biểu thức phương pháp đại số, biểu diễn thành sơ đồ logic Trang 47 Đáp án Y = ABC + ABC + ABC + ABC = 111+ 011+101+110 = BC + AC + AB A BC Y Câu hỏi A B C Y 0 0 0 0 0 1 1 0 1 1 1 1 1 Cho cổng logic sau đây: High Low A High Inputs B Low Y Output Vẽ dạng xung ngõ với xung ngõ vào A B Đáp án H L H L H A B Y Trang 48 Câu hỏi Cho sơ đồ logic sau: A Y B C a) Viết hàm Boole ngõ b) Lập bảng thật Đáp án Y = A B + B C = 000 + 001 + 100 Câu hỏi Đáp án A B C Y 0 0 1 10 0 1 0 1 1 0 1 Dùng toàn cổng NAND để xây dựng cổng AND, OR, NOT A A A A A B AB AB AB = A + B B B Trang 49 1.5 Câu hỏi Đáp án Dùng toàn cổng NOR để biểu diễn cổng logic AND, OR, NOT A 1.5 A A+B A A A+B B A A A A + B = AB B B Câu hỏi Đáp án Dùng toàn cổng NOR, vẽ sơ đồ logic biểu thức Boole sau: Y=(A+B) (C+D) A B A+B A A+B+C+D =(A+B)(C+D) C D 10 Câu hỏi 1.5 C+D Cho mộ bảng thật sau đây: Input Out put A B C Y 0 0 1 0 1 0 1 1 1 1 Đáp án Y=ABC +ABC+ABC a) Xây dựng biểu thức Boole dạng tổng tích b) Đơn giản biểu thức biểu diễn sơ đồ logic =ABC+AC A B C 11 Câu hỏi Cho sơ đồ logic sau: A B Y C Đáp án a) Y = AB + BC b) Input 12 Câu hỏi Out put A B C Y 0 0 1 0 1 0 1 0 1 1 1 1 Cho bảng thật sau Input Out put A B C Y 0 1 0 0 1 0 1 0 1 1 1 a) Xây dựng biểu thức Boole dạng tổng tích b) Vẽ sơ đồ logic Đáp án a) Y = ABC + ABC b) Sơ đồ logic: A B C 13 Câu hỏi Y Cho sơ đồ logic sau A B Y C a) Viết hàm Boole ngõ b) Lập bảng thật Đáp án a) Y = ( A + B)(B + C) b) Input Out put A B C Y 0 0 1 0 0 1 14 Câu hỏi 1 0 1 1 1 1 Cho biểu thức: Y = AB + BC a) Vẽ sơ đồ logic b) Lập bảng thật Đáp án a) Y = AB + BC A B Y C b) Input Chương 7: Out put A B C Y 0 0 1 0 1 0 1 0 1 1 1 1 MạCH ĐếM 1Các nội dung kiến thức tối thiểu mà sinh viên phải nắm vững sau học xong chương 1.1Bảng trạng thái JKFF, TFF J CK K Q Q Flip-flop tác động cạnh lên J CK K Q Q FF tác độ ng cạ nh xuố ng Flip-flop JK Ck Flip-flop T Bài toán 1: Thiết kế mạch đếm lên bất đồng MOD M Bài toán 2: Xác định số Flip Flop JK cần dùng cho mạch đếm MODM?Vẽ sơ đồ logic, giản đồ xung tần số ngõ 2Các mục tiêu kiểm tra đánh giá dạng câu hỏi kiểm tra đánh giá gợi ý chương Mục tiêu kiểm tra đánh giá Nội dung Mức độ Nhớ kiến thức cần nhớ : Bảng trạng thái JKFF, TFF Mức độ Hiểu kiến thức học mạch đếm lên bất đồng MOD M Khả vận dụng kiến thức học Thiết kế mạch đếm lên bất đồng Khả tổng hợp: Bài toán 1: Thiết kế mạch đếm lên bất đồng MOD M Bài toán 2: Xác định số Flip Flop JK cần dùng cho mạch đếm MODM?Vẽ sơ đồ logic, giản đồ xung tần số ngõ 3Ngân hàng câu hỏi đáp án chi tiết chương tt Loại Câu hỏi Nội dung Khảo sát mạch đếm MOD dùng Flip Flop JK qua bước phân tích, vẽ sơ đồ logic, vẽ Dạnh xung đếm, lập bảng đếm Đáp án a) Phân tích : MOD : đếm từ đến từ đến số cần xóa , dùng FF JK b) Vẽ sơ đồ logic: Điểm RESET FFB FFC f/7 J Q J Q J CLOCK CK f Q CK CK K Q FFA K1 Q K Q c) Vẽ dạng xung đếm Clock J K1 QA QB QC d) Bảng đếm MOD Xungđếm C Câu hỏi Đáp án B A Số đếm 0 1 1 0 1 1 a) Có Flip Flop JK cần dùng cho mạch đếm MOD 8? b) Vẽ sơ đồ logic tần số xung clock ngõ bit MSB có tần số 15 Hz RESET FFB FFC J Q f/8 J1 Q K Câu hỏi J CLOCK CK Q CK CK Q FFA K Q K Q F = 8.15HZ = 120 HZ a) Có FlipFlop JK cần dùng cho mạch đếm MOD 15? b) Vẽ sơ đồ logic tính tần số xung clock nêú ngõ bit MSB có tần số 25Hz Đáp án FF FFA b FFB 1 clock FFC FFD Reset f/15 f 1 1 Tầ n số xung Tần số xung clock=15.25=375Hz Câu hỏi a) Có Flip Flop JK cần dùng cho mạch đếm MOD8? b) Vẽ sơ đồ logic tính tần số xung clock ngõ bit có tần số 200 Hz Đáp án RESET FFB FFC f/8 Q SET J CK Q K Q SET J FFA Q CK Q CLR K a FF b Tần số xung clock = 200 Hz = 1600Hz J CK Q K CLOCK Ngân hàng câu hỏi thi thơng qua mơn nhóm cán giảng dạy học phần Tp.HCM, ngày 29 tháng năm 2007 Người biên soạn (Kí ghi rõ họ tên, học hàm, học vị) ThS Lê Hoàng Minh Tổ trưởng mơn: GVC Vi Đình Phương (Kí ghi rõ họ tên, học hàm, học vị) Cán giảng dạy 1: THSLê Hoàng Minh (Kí ghi rõ họ tên, học hàm, học vị) Cán giảng dạy 2: THS Nguyễn Thị Lưỡng (Kí ghi rõ họ tên, học hàm, học vị) ... học Hiểu : Đặc tuyến V-A Các dạng mạch phân cực Khả vận dụng kiến thức học kiến thức mà sinh viên phải biết vận dụng : So sánh mạch mắc kiểu EC,BC,CC So sánh mạch mắc kiểu SC, GC,DC So sánh BJT... phải nắm vững sau học xong chương 1.1Cấu tạo BJT, FET Họat động BJT, FET Các sơ đồ nối dây, đặc tuyến V-A BJT, FET Mối quan hệ hệ số alpha beta BJT Trang 20 β= IC IB IE = IC + IB 1 = 1+ α β JFET... Tính IB, IC, IE, VB, VE, VC, VCE mạch tương đương Thevenin ( Các điện áp VB, VE, VC sơ đồ xác định so với mass số liệu khác cho sẵn sơ đồ) 18V 39KΩ 3,3KΩ Vc VE 8,2KΩ 1KΩ Đáp án RT = ( 39K // 8,2K

Ngày đăng: 19/11/2017, 08:08

TỪ KHÓA LIÊN QUAN

w