1. Trang chủ
  2. » Công Nghệ Thông Tin

ngân hàng đề kiến trúc máy tính

49 413 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 49
Dung lượng 338 KB

Nội dung

kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.kiến trúc máy tính là các cơ sở liên quan đến ngành công nghệ thông tin, được các giáo sư hàng đầu biên soạn năm 2016.

TEST Phương pháp vào/ra kiểm tra trạng thái sẵn sàng làm việc thiết bị vào/ra a Vào/ra có thăm dò b Vào/ra theo ngắt cứng c Vào/ra theo định trình d Vào/ra kiểu DMA Khi muốn vào/ra theo ngắt cứng thiết bị vào/ra phát tín hiệu: a DRQ b INT c IRQ d INTA Bàn phím ( cột x hàng ), phím thuộc hàng tổ hợp mã phím thỏa mãn: a 001101, 011101, 101101, 111101 b 001101, 001110, 001011, 000111 c.111101, 111110, 111011, 110111 d 011101, 011110, 011011, 010111 Bàn phím ( cột x hàng ), phím thuộc cột tổ hợp mã phím thỏa mãn: a 010111, 011011, 011101, 011110 b 000111, 011011,111101, 101110 c 100111, 010111, 110111,101110 d 111011,101011,001101,011011 Khi nói tới bàn phím, phát biểu a Tương ứng với yêu cầu ngắt IRQ1 hệ thống ngắt cứng b Tương ứng với chương trình phục ngắt có số hiệu ngắt 09h c a b d a b sai DMAC8237 hoạt động theo a kiểu truyền liệu b kiểu truyền liệu c kiểu truyền liệu d kiểu truyền liệu Phương vào liệu theo ngắt cứng a làm tăng hiệu làm việc CPU b có độ tin cậy cao phương pháp vào liệu khác c CPU chủ động điều khiển việc thực trình vào liệu d kích hoạt thiết bị ngoại vi gửi yêu cầu IRQ tới CPU Vào/ra theo kiểu DMA phương pháp a Vào/ra CPU chủ động b Vào/ra liệu trực tiếp nhớ thiết bị ngoại vi không thông qua CPU c Vào/ra điều khiển PIC d Vào/ra CPU chủ động trợ giúp điều khiển DMAC Thiết bị giao diện có loại ghi? a loại ghi b loại ghi c loại ghi d loại ghi 10 Phương pháp vào dùng để thực vào/ra liệu với thiết bị vào/ra nối tiếp a Vào/ra theo định trình b Vào/ra có thắm dò c Vào /ra theo ngắt cứng d Vào/ra theo kiểu DMA 11 Phát biểu sau a HOLD tín hiệu CPU trả lời bên b HOLD tín hiệu điều khiển c HOLD tín hiệu điều khiển xin ngắt d HOLD tín hiệu từ bên xin CPU nhường bus 12 Chức sau không thuộc PIC 8259 hệ thống ngắt cứng PC/AT a Ghi nhận yêu cầu ngắt b Cho phép chọn phục vụ yêu cầu ngắt theo mức ưu tiên c Cung cấp cho CPU chương trình phục vụ ngắt tương ứng với yêu cầu ngắt IRQi d Cho phép không cho phép yêu cầu ngắt IRQi kích hoạt hệ thống ngắt 13 Nếu cho giá trị ghi ICW2 PIC 8259 có giá trị 80h yêu cầu ngắt IRQ5 tương ứng với số ngắt a 85h b 0Dhc 86h d 84h 14 Nếu giá trị ghi OCW1 PIC 8259 có giá trị 80h yêu cầu ngắt bị cấm là: a IRQ0 b IRQ4 c IRQ3 d IRQ7 15 Khi Bộ xử lý thực chương trình, có ngắt (không bị cấm) gửi đến, CPU: a Thực xong chương trình thực ngắt b Từ chối ngắt, không phục vụ c Phục vụ ngắt ngay, sau thực chương trình d Thực xong lệnh tại, phục vụ ngắt, cuối quay lại thực tiếp chương trình 16 Tín hiệu INT khối phát ra: a PIC 8259 b UART 8250 c FDC d KC 8042 17 Phát biểu sau sai a INTA tín hiệu CPU trả lời đồng ý chấp nhận ngắt b INTA tín hiệu gửi từ xử lý c INTA tín hiệu từ bên yêu cầu ngắt CPU 18 Vào/ra liệu theo ngắt cứng a CPU làm chủ hệ thống bus b CPU không làm chủ hệ thống bus c PIC làm chủ hệ thống bus d DMAC làm chủ hệ thống bus 19 Tín hiệu điều khiển HOLD tín hiệu: a CPU trả lời chấp nhận ngắt b CPU gửi xin dùng bus c Từ bên gửi đến CPU xin dùng bus d Từ bên gửi đến CPU trả lời không dùng bus 20 Phương pháp truyền liệu bàn phím máy tính a đồng b nối tiếp không đồng c song song đồng d nối tiếp đồng 21 Để hệ thống máy tính không thực yêu cầu ngắt IRQi từ thiết bị vào thì: a đặt bít thứ i cua ghi mặt nạ ngắt IMRi=1 xóa bít cờ ngắt if ghi cờ cpu=0 b đặt bít thứ i cua ghi mặt nạ ngắt IMRi=1 thiết lập bít cờ ngắt ghi cờ cpu =1 c đặt bít thứ i cua ghi mặt nạ ngắt IMRi=1 hoăc xóa bít cờ ngắt if ghi cờ cpu=0 d đặt bít thứ i cua ghi mặt nạ ngắt IMRi=1 thiết lập bít cờ ngắt ghi cờ cpu=1 22 PIC truyền số ngắt cho Cpu thông qua: a bus liệu bus địa c bus liệu b bus địa d bus điều khiển 23 Để thực việc đọc /ghi liệu cpu nhớ cần sử dụng: a bus liệu,bus điều khiên,bus địa b bus liệu đủ c bus liệu để truyền liệu,bus điều khiển để điều khiển việc truyền liệu d Bus liệu bus địa 24 Khi muốn vào/ra theo ngắt cứng thiết bị vào/ra phát tín hiệu: a DRQ b INT c IRQ d INTA 25 Nếu cho giá trị ghi ICW2 PIC 8259 có giá trị 88h yêu cầu ngắt IRQ tương ứng với số ngắt: a 85h b 8Ah c 8Dh d 84h 26 Nếu cho giá trị ghi ISR PIC 8259 có giá trị 80h yêu cầu ngắt phục vụ: a IRQ3 b IRQ4 c IRQ0 d IRQ7 27 Với thiết bị điều khiển DMAC, muốn biết khối lượng liệu cần truyền ban đầu ta dựa vào ghi nào: a Thanh ghi đếm b Thanh ghi địa c Thanh ghi đếm từ thời d.Thanh ghi địa 28 Chuẩn RS232C quy định: a Kích thước cáp không 20m b Tốc độ truyền 50bit/s hay 20000bit/s c Dữ liệu tạo khung theo dạng: START + DATA + STOP d Cả a c 29 Thiết bị ngoại vi ghép nối với máy tính qua cổng LPT trao đổi liệu với máy tính phương pháp nào: a Định trình b Thăm dò c Ngắt cứng d DMA 30 Hệ thống ngắt cứng gồm tối đa a 64 yêu cầu IRQ b 72 yêu cầu IRQ c PIC d Cả a c TEST 9: Nhiệm vụ CPU là: a Điều hành hoạt động toàn hệ thống theo ý định người sử dụng thông qua chương trình điều khiển b Thi hành chương trình theo vòng kín gọi chu kỳ lệnh c Giao tiếp với thiết bị xuất nhập d Cả a b Mã bù số nhị phân tạo cách a Đảo trạng thái tất bit số nhị phân b Cộng thêm vào mã bù c Cộng thêm vào mã bù d Lấy bù trừ Thiết bị thiết bị giao diện a UART b PPI c DMAC d Câu a,b,c Chức khối A.L.U kiến trúc vi xử lý 16bits là: a Thực phép tính LOGIC TOÁN HỌC b Thực việc giải mã lệnh c Thực việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trình giải mã lệnh Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) c Ngắt cứng không chắn (che) d Ngắt mềm Tín hiệu INTA xuất phát từ CPU truyền tới cho: a DMAC 8237 b PIC 8259 c PPI d CRTC 10.Tín hiệu điều khiển INT tín hiệu: a Từ bên gửi đến CPU xin ngắt b.Từ CPU gửi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 11 Vào/ra liệu kiểu truy nhập trực tiếp nhớ hỗ trợ a DMAC b DMA c Thiết bị giao diện d Đáp án a b 12 Phát biểu sau đúng: a HOLD tín hiệu CPU trả lời bên b HOLD tín hiệu điều khiển c HOLD tín hiệu điều khiển xin ngắt d HOLD tín hiệu từ bên xin CPU nhường bus 13 Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu 14 Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành 15 Cho lệnh assembly: ADD BX, [AX + 50] Mode địa toán hạng nguồn là: a Dịch chuyển b Không tồn c Thanh ghi d Gián tiếp qua ghi 16 Kết sau thực : MOV AX,0F AX có giá trị nào? a 0F b.[0F] c.DS:0F d.[DS:0F] 17 Đối với lệnh mã máy, toán hạng là: a Một số b Nội dung ghi c Nội dung ô nhớ d Nội dung ghi có địa nằm ngăn nhớ 18 Mode địa trực tiếp mode mà toán hạng là: a Một ô nhớ có địa lệnh b Một ô nhớ có địa ngăn nhớ khác c Một ghi d Một ô nhớ có địa nằm ghi 19 Cho lệnh assembly: SUB AX, [CX + 50] Toán hạng nguồn có nghĩa a Nội dung ô nhớ có địa CX+50 b Không có ý nghĩa c Giá trị CX+50 d Nội dung ô nhớ có địa CX cộng với giá trị 50 20 Đối với lệnh mã máy, phát biểu sau sai a Có thành phần: mã lệnh toán hạng b Mã lệnh cho biết thao tác cần thực c Toán hạng cho biết thao tác cần thực d Toán hạng cho biết nơi chứa liệu cần tác động 22 Loại nhớ bán dẫn liệu nguồn điện cung cấp: a SRAM b DRAM c PROM d MROM 24 Khi nói nhớ RAM ROM phát biểu sau a RAM chứa chương trình hệ điều hành, ROM không b Một vài chương trình hệ điều hành nạp vào RAM lại chứa ROM c ROM RAM chứa chương trình hệ điều hành d Một vài chương trình hệ điều hành chứa ROM lại nạp vào RAM 25 Xét sơ đồ phân cấp hệ thống nhớ, phát biểu sau sai: a Mức ghi mức trao đổi nhanh b Mức ghi mức trao đổi chậm c Mức DRAM trao đổi chậm mức ghi d Mức cache mức gần ghi 26 CPU 80286 truy xuất nhớ vật lý có dung lượng a 1Mbyte b 16Mbyte c 1Gbyte d 64Kbyte 27 Địa SEGMENT ô nhớ quan niệm là: a Địa lệch đoạn chứa ô nhớ b Địa vật lý ô nhớ c Địa đoạn chứa ô nhớ d Địa logic ô nhớ 28 CPU phát địa rộng 24bit, Cache có khối a Số hiệu thẻ chiếm 21bit 24 bit địa b Số hiệu thẻ chiếm 22 bit cao 24 bit địa c Số hiệu thẻ chiếm 21 bit cao 24 bit địa d Số hiệu thẻ chiếm 22 bit 24 bit địa 29 Đối với tín hiệu điều khiển, phát biểu sau sai: a MEMR tín hiệu đọc lệnh/dữ liệu từ nhớ/thiết bị ngoại vi b MEMW tín hiệu đọc lệnh từ nhớ c IOR tín hiệu đọc liệu từ cổng vào d IOW tín hiệu ghi liệu cổng vào 30 Cho biết trạng thái cờ sau CPU 80286 thực phép toán số học (89h+57h) a CF=0, AC=0 b CF=0, AC=1 c CF=1, AC=0 d CF=1, AC=1 31 Bộ đếm chương trình máy tính a Thanh ghi chứa địa lệnh b Thanh ghi chứa lệnh c Thanh ghi trỏ vào địa lệnh thực d Thanh ghi 32 Đối với ghi (trong CPU), phát biểu sau đúng: a Có loại ghi không lập trình b Mọi ghi lập trình c Chứa lệnh vừa xử lý xong d Chứa trạng thái TBNV 33 Đối với cờ bit cờ overflow (OF), phát biểu sau đúng: a Được thiết lập cộng hai số khác dấu cho kết âm b Được thiết lập cộng hai số dấu cho kết khác dấu c Được thiết lập cộng hai số dấu cho kết dấu d Đây cờ báo tràn 34 Trong kiến trúc vi xử lý 16 bits ghi IP làm nhiệm vụ gì? a.Trỏ đến địa OFFSET đoạn lệnh b.Trỏ đến đáy STACK c.Trỏ đến địa trỏ lệnh d.Trỏ đến đỉnh STACK 35 Nhóm ghi có chức chứa địa đoạn số nhóm sau: a CS, DS, ES, SS b AX,BX, CX, DX c SI,DI,IP d SP,BP,FLAGS 36 Thanh ghi dùng để chứa số lần lặp a AX b CX c DX d BP 37 Chức khối EU kiến trúc vi xử lý 16bits là: a Thực lệnh giải mã b.Thực phép tính LOGIC c Thực phép tính SỐ HỌC d Giải mã lệnh đọc vào từ nhớ 38 Với tín hiệu điều khiển MRD, phát biểu sau sai: a Là tín hiệu CPU phát b Là tín hiệu điều khiển truy nhập nhớ c Là tín hiệu điều khiển ghi d Là tín hiệu điều khiển đọc 39 Tín hiệu điều khiển MWR tín hiệu a Đọc lệnh/dữ liệu từ nhớ b Ghi lệnh/dữ liệu vào nhớ c Ghi lệnh nhớ d Ghi liệu nhớ 40 Xét công đoạn xử lý, thứ tự đúng: a Giải mã lệnh -> Nhập toán hạng -> xử lý liệu -> tạo địa toán hạng -> thực lệnh b Nhận lệnh -> giải mã lệnh -> tạo địa toán hạng -> nhập toán hạng -> thực lệnh c Nhận lệnh -> nhận liệu -> giải mã lệnh -> xử lý liệu -> thực lệnh d Nhận lệnh -> nhập toán hạng -> tạo địa toán hạng -> giải mã lệnh -> thực lệnh 41 Trong kiến trúc chip xử lý CPU 80286 (16 bits) Bus địa có độ rộng là: a 20 bits b.16 bits c 24 bits d 32 bits 42 Với hệ thống máy có đường truyền liệu 64 bit, lượng thông tin truyền nhận lúc CPU là: a 32 bit b byte c byte d word 43 Đường truyền định kích thước nhớ a Đường truyền địa b Đường truyền điều khiển c Đường truyền liệu d Cả (a) (c) 44 Bộ mô tả TSS thuộc không gian nhớ a Bảng LDT b Bảng GDT c Bảng IDT d Cả a b 45 Chương trình có mức đặc quyền CPL, đoạn liệu có mức đặc quyền DPL thì: a Nếu CPL =0, DPL =1 đoạn liệu bị truy nhập chương trình b Nếu CPL=1, DPL=0 đoạn liệu bị truy nhập chương trình c Nếu CPL =0, DPL =1 đoạn liệu không bị truy nhập chương trình d Cả b c 46 Phát biểu sau a Các mô tả đoạn gồm: Địa nền, giới hạn đoạn, quyền truy nhập b Bảng GDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập c Bảng LDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập d Cả b c 47 Địa PIC chủ hệ thống máy vi tính PC/AT a.0 20h 021h b 0A0h 0A1h c 3F8h 2F8h d 000h 0C0h 48 Cho địa tuyến tính có giá trị 12344321h địa vật lý ô nhớ là: a 12344320 b ABCDE321 c 12344300 d 12344000 49 Phát biểu sau sai a Bảng trang gồm 1024 phần tử PTE b Thư mục trang gồm 1024 phần tử PDE c Trang gồm 1024 ô nhớ d Trang gồm 4096 ô nhớ 50 Cho byte quyền truy nhập mô tả đoạn liệu 12h cho biết: a Đoạn bị truy nhập b Hướng địa giảm, đoạn liệu loại ngăn xếp c Hướng địa tăng d a b TEST 8: Chỉ thị máy tính, xét mặt chức a Là thông tin để từ sinh tín hiệu điều khiển phần cứng máy tính b Là tập hợp thông tin vùng nhớ đặc biệt máy tính c Đồng với liệu d Dùng để điều khiển máy tính Chức khối A.L.U kiến trúc vi xử lý 16bits là: a Thực phép tính LOGIC TOÁN HỌC b Thực việc giải mã lệnh c Thực việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trình giải mã lệnh Các hoạt động máy tính gồm: a Thực chương trình, Giải mã lệnh, Vào/ra b Xử lý số liệu, Ngắt, Vào/ra c Thực chương trình, ngắt, vào/ra d Tính toán kết quả, thực chương trình, vào/ra Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) c Ngắt cứng không chắn (che) d Ngắt mềm Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành Cho lệnh assembly: ADD BX, [AX] + 50 Mode địa toán hạng nguồn là: a Dịch chuyển b Không tồn c Thanh ghi d Gián tiếp qua ghi Kết sau thực : MOV AX,0F AX có giá trị nào? a 0F b.[0F] c.DS:0F d.[DS:0F] Đối với lệnh mã máy, toán hạng là: a Một số b Nội dung ghi c Nội dung ô nhớ d Nội dung ghi có địa nằm ngăn nhớ 10 Mode địa trực tiếp mode mà toán hạng là: a Một ô nhớ có địa lệnh b Một ô nhớ có địa ngăn nhớ khác c Một ghi d Một ô nhớ có địa nằm ghi 11 Tín hiệu điều khiển HLDA tín hiệu: a CPU trả lời không chấp nhận ngắt b CPU trả lời chấp nhận ngắt c Từ bên gửi đến CPU xin ngắt d CPU trả lời đồng ý nhường bus 12 Cho lệnh assembly: SUB AX, [CX + 50] Toán hạng nguồn có nghĩa a Nội dung ô nhớ có địa CX+50 b Không có ý nghĩa c Giá trị CX+50 d Nội dung ô nhớ có địa CX cộng với giá trị 50 13 Đối với lệnh mã máy, phát biểu sau sai e Có thành phần: mã lệnh toán hạng f Mã lệnh cho biết thao tác cần thực g Toán hạng cho biết thao tác cần thực h Toán hạng cho biết nơi chứa liệu cần tác động 14 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack) a POP b PUSH c PULL d SWAP 15 Loại nhớ bán dẫn liệu nguồn điện cung cấp: a SRAM b DRAM c PROM d MROM 16.Tín hiệu điều khiển INT tín hiệu: a Từ bên gửi đến CPU xin ngắt b.Từ CPU gửi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 17 Tính địa vật lý ô nhớ ta sử dụng công thức a Địa đoạn * 10 + Địa offset b Địa đoạn * 16h+ địa offset c Địa đoạnh *10h + địa offseth d b c 18 Địa SEGMENT:OFFSET ô nhớ quan niệm a Địa logic ô nhớ b Địa vật lý ô nhớ c.Địa đoạn chứa ụ nhớ d Địa lệch đoạn chứa ô nhớ 19 Muốn biết liệu khối cache có trùng với liệu nhớ hay không ta vào: a Giá trị bit cờ F khối cache b Giá trị bit cờ F ghì cờ c Bản thân khối liệu khối cache d a c 20 Xét mặt công nghệ chế tạo, RAM tĩnh chế tạo a Công phu RAM động b Dễ RAM động c Hoạt động chậm RAM động d Cả (a) (c) 21 Khi nói nhớ RAM ROM phát biểu sau a RAM chứa chương trình hệ điều hành, ROM không Đáp án Câu 41 A) D Phương pháp vào dùng để thực vào/ra liệu với thiết bị vào/ra nối tiếp Vào/ra theo định trình B) Vào/ra có thắm dò C) Vào /ra theo ngắt cứng D) Vào/ra theo kiểu DMA Đáp án C Câu 36 Phát biểu sau đúng: A) HOLD tín hiệu CPU trả lời bên B) HOLD tín hiệu điều khiển C) HOLD tín hiệu điều khiển xin ngắt D) HOLD tín hiệu từ bên xin CPU nhường bus Đáp án Câu 32 A) D Chức sau không thuộc PIC 8259 hệ thống ngắt cứng PC/AT Ghi nhận yêu cầu ngắt B) Cho phép chọn phục vụ yêu cầu ngắt theo mức ưu tiên C) Cung cấp cho CPU chương trình phục vụ ngắt tương ứng với yêu cầu ngắt IRQi D) Cho phép không cho phép yêu cầu ngắt IRQi kích hoạt hệ thống ngắt Đáp án Câu A) C Nếu cho giá trị ghi ICW2 PIC 8259 có giá trị 80h yêu cầu ngắt IRQ5 tương ứng với số ngắt: 85h B) 0Dh C) 86h D) 84h Đáp án A TEST 10: PIC 8259 hoạt động chế độ ưu tiên cố định thì: a IRQ0 ngắt chương trình tất IRQ lại b IRQ0 ngắt chương trình tất IRQ lại c IRQ7 ngắt chương trình tất IRQ lại d IRQ1 ngắt chương trình tất IRQ lại Mỗi ô bảng vectơ ngắt có kích thước: a 1byte b 2bytes c 3bytes d 4bytes Mã bù số nhị phân 1000 a 1000 b 0111 c 0001 d 1001 Trong thiết bị giao diện có loại ghi là: a Điều khiển, địa chỉ, liệu b Điều khiển, trạng thái, liệu c Trạng thái, liệu, địa d Dữ liệu, điều khiển, địa Phương pháp vào/ra kiểm tra trạng thái sẵn sàng làm việc thiết bị vào/ra a Vào/ra có thăm dò b Vào/ra theo ngắt cứng c Vào/ra theo định trình d Vào/ra kiểu DMA Khi muốn vào/ra theo ngắt cứng thiết bị vào/ra phát tín hiệu: a DRQ b INT c IRQ d INTA Địa vật lý đoạn nhớ chứa ô nhớ có địa logic 1234: ABCD là: a 12340h b ABCD0h c ABCDh d 1234h Bàn phím ( cột x hàng ), phím thuộc hàng tổ hợp mã phím thỏa mãn: a 001101, 011101, 101101, 111101 b 001101, 001110, 001011, 000111 c.111101, 111110, 111011, 110111 d 011101, 011110, 011011, 010111 Bàn phím ( cột x hàng ), phím thuộc cột tổ hợp mã phím thỏa mãn: a 010111, 011011, 011101, 011110 b 000111, 011011,111101, 101110 c 100111, 010111, 110111,101110 d 111011,101011,001101,011011 10 Cho địa vật lý ô nhớ 13345h, địa logic tương ứng với địa vật lý sai: a 1334:0005 b 1331:0035 c 1324:0205 d 1324: 0105 11 Lệnh sau giải mã chuyển tới khối CPU80286 a IU b EU c AU d BU 12 Với kỹ thuật xử lý lệnh với đường ống giai đoạn a Mỗi chu kỳ máy có lệnh đưa vào đường ống b Mỗi chu kỳ máy có liệu thuộc giai đoạn khác đưa vào đường ống c Mỗi chu kỳ máy có liệu khác đưa vào đường ống d Mỗi chu kỳ máy có lệnh thực đồng thời 13 CPU phát địa AAAAA , Cache có khối thì: a Số hiệu thẻ chiếm 18bit địa c Khối cache có vị trí 10 chọn b Số hiệu thẻ 1010101010101010 d b c 14 Truy nhập theo chế phân trang địa tuyến tính dài 32bit a Chỉ số thư mục trang chiếm 10bit b Chỉ số bảng trang chiếm 10bit cao c Địa offset chiếm 12bit thấp d Cả b c 15 Khi nói tới bàn phím, phát biểu a Tương ứng với yêu cầu ngắt IRQ1 hệ thống ngắt cứng b Tương ứng với chương trình phục ngắt có số hiệu ngắt 09h c a b d a b sai 16 Lệnh thuộc phương pháp định vị số lệnh sau a Mov AX,[SI] b Mov AX,[SI + 10] c Mov AX, [BP] d Mov AX,[BP + 10] 17 Địa offset ô nhớ cuối đoạn liệu có địa đoạn ABCD là: a ABCD b ABCD0 c ABCDF d FFFF 18 Mã bù số nhị phân tạo cách a Đảo trạng thái tất bit số nhị phân b Cộng thêm vào mã bù c Cộng thêm vào mã bù d Lấy bù trừ 19 Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) c Ngắt cứng không chắn (che) d Ngắt mềm 20 Tín hiệu INTA xuất phát từ CPU truyền tới cho: a DMAC 8237 b PIC 8259 c PPI d CRTC 21.Tín hiệu điều khiển INT tín hiệu: a Từ bên gửi đến CPU xin ngắt b.Từ CPU gửi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 22 Vào/ra liệu kiểu truy nhập trực tiếp nhớ hỗ trợ a DMAC b DMA c Thiết bị giao diện d Đáp án a b 23 Phát biểu sau đúng: a HOLD tín hiệu CPU trả lời bên b HOLD tín hiệu điều khiển c HOLD tín hiệu điều khiển xin ngắt d HOLD tín hiệu từ bên xin CPU nhường bus 24 Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu 25 Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành 26 Địa SEGMENT ô nhớ quan niệm là: a Địa lệch đoạn chứa ô nhớ b Địa vật lý ô nhớ c Địa đoạn chứa ô nhớ d Địa logic ô nhớ 27 Nhóm ghi có chức chứa địa đoạn số nhóm sau: a CS, DS, ES, SS b AX,BX, CX, DX c SI,DI,IP d SP,BP,FLAGS 28 Xét công đoạn xử lý, thứ tự đúng: a Giải mã lệnh -> Nhập toán hạng -> xử lý liệu -> tạo địa toán hạng -> thực lệnh b Nhận lệnh -> giải mã lệnh -> tạo địa toán hạng -> nhập toán hạng -> thực lệnh c Nhận lệnh -> nhận liệu -> giải mã lệnh -> xử lý liệu -> thực lệnh d Nhận lệnh -> nhập toán hạng -> tạo địa toán hạng -> giải mã lệnh -> thực lệnh 29 Trong kiến trúc chip xử lý CPU 80286 (16 bits) Bus địa có độ rộng là: a 20 bits b.16 bits c 24 bits d 32 bits 30 Kích thước nhớ RAM định bởi: a Độ rộng bus địa b Độ rộng bus địa c Đường truyền liệu d Cả (a) (c) 31 Bộ mô tả TSS thuộc không gian nhớ a Bảng LDT b Bảng GDT c Bảng IDT d Cả a b 32 Chương trình có mức đặc quyền CPL, đoạn liệu có mức đặc quyền DPL thì: a Nếu CPL =0, DPL =1 đoạn liệu bị truy nhập chương trình b Nếu CPL=1, DPL=0 đoạn liệu bị truy nhập chương trình c Nếu CPL =0, DPL =1 đoạn liệu không bị truy nhập chương trình d Cả b c 33 Cho địa tuyến tính có giá trị 12344321h địa vật lý ô nhớ là: a 12344320 b ABCDE321 c 12344300 d 12344000 34 Phát biểu sau sai a Bảng trang gồm 1024 phần tử PTE b Thư mục trang gồm 1024 phần tử PDE c Trang gồm 1024 ô nhớ d Trang gồm 4096 ô nhớ 35 Thiết bị ngoại vi ghép nối với máy tính thông qua giao diện UART phương pháp trao đổi liệu áp dụng là: a Ngắt cứng b DMA c Thăm dò d Định trình 36 Nếu cho giá trị ghi ICW2 PIC 8259 có giá trị 80h yêu cầu ngắt IRQ5 tương ứng với số ngắt: a 85h b 0Dh c 86h d 84h 37 Nếu cho giá trị ghi ISR PIC 8259 có giá trị 80h yêu cầu ngắt phục vụ: a IRQ3 b IRQ4 c IRQ0 d Phương án khác TEST 13: ROM nhớ bán dẫn có đặc tính a Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, liệu nguồn điện b Cho phép đọc liệu từ ROM,không cho phép ghi liệu vào ROM, không liệu nguồn điện c Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, liệu nguồn điện d Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, không liệu nguồn điện Phát biểu a Bus liệu, địa bus chiều, điều khiển bus chiều b Bus liệu, điều khiển bus chiều, địa bus chiều c Bus điều khiển, địa bus chiều, liệu bus chiều d Bus liệu, điều khiển, địa bus chiều Nếu tỉ lệ trúng nhớ cache thấp thì: a Thời gian truy cập nhớ CPU tăng lên b Thời gian truy cập nhớ CPU giảm xuống c Không xác định d Tuỳ thuộc vào tốc độ CPU nhớ Đối với nhớ RAM, phát biểu sau đúng: a Là loại nhớ không khả biến b RAM viết tắt của: Read Access Memory c Là nơi lưu giữ thông tin mà máy tính xử lý điện d SRAM chế tạo từ tụ Ô nhớ đáy ngăn xếp a Ô nhớ có địa cao ngăn xếp b ô nhớ có địa thấp ngăn xếp c Tùy thuộc vào liệu ngăn xếp d Là ô nhớ có địa vật lý thấp Hãy tính địa vật lý ô nhớ biết địa logic 1000:ABCD a 1ABCD0 b 1ABCD c 1ABCDF d BBCD Một ô nhớ nhớ có độ dài bit: a bits b 16 bits c 20 bits d 24 bits Để biết số chữ số ghi A số chẵn hay lẻ CPU sử dụng cờ nào? a Cờ PF b Cờ nhớ CF c Cờ nhớ phụ AF d Cờ tràn OF Cho biết trạng thái cờ sau CPU 80286 thực phép toán số học (C5h+B6h) a CF=0, AF=0 b CF=0, AF=1 c CF=1, AF=0 d CF=1, AF=1 10 Trong kiến trúc vi xử lý 16 bits Cặp ghi quản lý hoạt động STACK a CS:IP b BP:SP c DS:SI d SS:SP 11 Trong kiến trúc vi xử lý 16 bits Cặp ghi DS:DI thực nhiệm vụ a Trỏ đến địa SEGMENT ô nhớ đoạn liệu nguồn b Trỏ đến địa SEGMENT ô nhớ đoạn liệu đích c Trỏ đến địa OFFSET ô nhớ đoạn liệu d Trỏ đến địa OFFSET đoạn liệu 12 Thanh ghi chứa byte cao kết phép nhân 16 bit a AX b DX c CX d BP 13 Chức khối IU kiến trúc vi xử lý 16 bits là: a Thực phép tính LOGIC SỐ HỌC b Thực việc giải mã lệnh c Thực việc đếm lệnh d Vai trò đệm lệnh trình giải mã lệnh 14 Quá trình tạo địa vật lý từ địa logic đơn vị kiến trúc vi xử lý 16 bits thực hiện: a Đơn vị ALU b Đơn vị BUS c Đơn vị IU d Đơn vị AU 15 Chức khối CU kiến trúc vi xử lý 16bits là: a Thực việc điều khiển đọc lệnh liệu b Giải mã lệnh đọc vào từ nhớ c Thực phép tính LOGIC 16 Tín hiệu điều khiển IORD tín hiệu: d Thực phép tính SỐ HỌC a Đọc lệnh/dữ liệu từ ngăn nhớ c Ghi lệnh/dữ liệu ngăn nhớ b Đọc liệu từ TBNV d Ghi liệu TBNV 17 Nhiệm vụ CPU là: a Điều hành hoạt động toàn hệ thống theo ý định người sử dụng thông qua chương trinh điều khiển b Giao tiếp với thiết bị xuất nhập c Cả a b d Thi hành chương trình theo vùng kín gọi chu kỳ lệnh 18 Bộ xử lý gồm thành phần a Khối điều khiển, Khối giải mã lệnh, Các ghi b Khối điền khiển, ALU, Các ghi c Các ghi, khối nhận lệnh, Cổng vào/ra d ALU, Các ghi, Khối thực lệnh 19 Thiết bị thiết bị giao diện a UART b PPI c DMAC d KC 8042 20 Với tín hiệu điều khiển NMI, phát biểu sau sai: a Là tín hiệu từ bên gửi đến CPU b Là tín hiệu ngắt chắn c Là tín hiệu ngắt không chắn d CPU từ chối tín hiệu 21 Tín hiệu HLDA xuất phát từ CPU truyền tới cho: a PIC 9259 b UART 8250 c DMAC d KC 8042 e Tất sai 22 Đối với lệnh mã máy, phát biểu sau sai: a Có thành phần: mã lệnh toán hạng b Mã lệnh cho biết thao tác cần thực c Mã lệnh cho biết nơi chứa liệu cần tác động d Toán hạng cho biết nơi chứa liệu cần tác động 23 Cho lệnh assembly: MOV BX, [80] Phát biểu sau sai: a b c d Toán hạng nguồn thuộc chế độ định vị trực tiếp Toán hạng đích không thuộc chế độ định vị tức thời Toán hạng nguồn thuộc chế độ định vị tức thời Toán hạng đích không thuộc chế độ định vị trực tiếp 24 Cho lệnh assembly: MOV AX, [BX+50] Phát biểu sau đúng: a Toán hạng nguồn thuộc chế độ định vị sở b Toán hạng đích không thuộc chế độ định vị số c Toán hạng nguồn thuộc chế độ định vị tức thời d Toán hạng đích không thuộc chế độ định vị ghi 25 Lệnh số lệnh sau sai a MOV AX,05h b MOV BX,AX c MOV BX,[AX] d MOV [05],05h 26 Với tín hiệu điều khiển IORD, phát biểu sau sai: a Là tín hiệu điều khiển truy nhập cổng vào/ra b Là tín hiệu điều khiển CPU phát c Là tín hiệu điều khiển đọc d Là tín hiệu điều khiển truy nhập CPU 27 Tín hiệu RD/WR BUS điều khiển CPU có chức năng: a Điều khiển việc giải mã liệu b Điều khiển việc đếm lệnh c Điều khiển việc đọc/ghi liệu d Điều khiển việc treo CPU 28 Đường truyền liệu máy a Quyết định độ lớn xử lý b Quyết định độ lớn lượng nhớ vật lý mà CPU quản lý c Giúp truyền thông tin địa máy tính d Cả (a) (b) 29 Đường truyền địa máy tính CPU dùng để gửi địa a ô nhớ cần truy cập b Thiết bị nhập xuất cần truy cập c Cổng thiết bị nhập xuất cần truy cập d Cả (a) (c) 30 Các thành phần máy tính là: a CPU, nhớ, hệ thống bus, thiết bị xuất b a CPU, nhớ, hệ thống bus, thiết bị nhập c CPU, nhớ, thiết bị vào/ra, hệ thống bus d Cả a b TEST 13: Một ô nhớ nhớ có độ dài bit: a 16 bits b 20 bits c 24 bits d bits Để biết số chữ số ghi A số chẵn hay lẻ CPU sử dụng cờ nào? a Cờ nhớ CF b Cờ nhớ phụ AF c Cờ PF d Cờ tràn OF Cho biết trạng thái cờ sau CPU 80286 thực phép toán số học (C5h+B6h) a CF=0, AF=0 b CF=0, AF=1 c CF=1, AF=0 d CF=1, AF=1 Trong kiến trúc vi xử lý 16 bits Cặp ghi quản lý hoạt động STACK a.SS:SP b CS:IP c BP:SP d DS:SI Trong kiến trúc vi xử lý 16 bits Cặp ghi DS:DI thực nhiệm vụ a Trỏ đến địa OFFSET ô nhớ đoạn liệu b Trỏ đến địa SEGMENT ô nhớ đoạn liệu nguồn c Trỏ đến địa SEGMENT ô nhớ đoạn liệu đích d Trỏ đến địa OFFSET đoạn liệu Thanh ghi chứa byte cao kết phép nhân 16 bit a AX b CX d DX e BP Chức khối IU kiến trúc vi xử lý 16 bits là: a Thực phép tính LOGIC SỐ HỌC b Thực việc đếm lệnh c Vai trò đệm lệnh trình giải mã lệnh d Thực việc giải mã lệnh Quá trình tạo địa vật lý từ địa logic đơn vị kiến trúc vi xử lý 16 bits thực hiện: a Đơn vị AU b Đơn vị ALU c Đơn vị BUS d Đơn vị IU Chức khối CU kiến trúc vi xử lý 16bits là: a Giải mã lệnh đọc vào từ nhớ b Thực việc điều khiển đọc lệnh liệu c Thực phép tính LOGIC d Thực phép tính SỐ HỌC 10 Tín hiệu điều khiển IORD tín hiệu: c Đọc lệnh/dữ liệu từ ngăn nhớ c Ghi lệnh/dữ liệu ngăn nhớ d Đọc liệu từ TBNV d Ghi liệu TBNV 11 Với tín hiệu điều khiển IORD, phát biểu sau sai: e Là tín hiệu điều khiển CPU phát f Là tín hiệu điều khiển đọc g Là tín hiệu điều khiển truy nhập cổng vào/ra h Là tín hiệu điều khiển truy nhập CPU 12 Tín hiệu RD/WR BUS điều khiển CPU có chức năng: a Điều khiển việc giải mã liệu b Điều khiển việc đếm lệnh c Điều khiển việc treo CPU d Điều khiển việc đọc/ghi liệu 13 Đường truyền liệu máy a Quyết định độ lớn lượng nhớ vật lý mà CPU quản lý b Giúp truyền thông tin địa máy tính c Quyết định độ lớn xử lý d Cả (a) (b) 14 Đường truyền địa máy tính CPU dùng để gửi địa a ô nhớ cần truy cập b Thiết bị nhập xuất cần truy cập c Cổng thiết bị nhập xuất cần truy cập d Cả (a) (c) 15 Các thành phần máy tính là: a CPU, nhớ, hệ thống bus, thiết bị xuất b CPU, nhớ, hệ thống bus, thiết bị nhập c Cả a b d CPU, nhớ, thiết bị vào/ra, hệ thống bus 16 Nhiệm vụ CPU là: a Điều hành hoạt động toàn hệ thống theo ý định người sử dụng thông qua chương trinh điều khiển b Thi hành chương trình theo vùng kín gọi chu kỳ lệnh c Giao tiếp với thiết bị xuất nhập d Cả a b 17 Bộ xử lý gồm thành phần a Các ghi, khối nhận lệnh, Cổng vào/ra b ALU, Các ghi, Khối thực lệnh c Khối điều khiển, Khối giải mã lệnh, Các ghi d Khối điền khiển, ALU, Các ghi 18 Thiết bị thiết bị giao diện a UART b PPI c DMAC d Câu a,b,c 19 Với tín hiệu điều khiển NMI, phát biểu sau sai: e Là tín hiệu ngắt chắn f Là tín hiệu ngắt không chắn g Là tín hiệu từ bên gửi đến CPU h CPU từ chối tín hiệu 20 Tín hiệu HLDA xuất phát từ CPU truyền tới cho: a PIC 9259 b UART 8250 c FDC d KC 8042 e Tất sai 21 Đối với lệnh mã máy, phát biểu sau sai: a Có thành phần: mã lệnh toán hạng b Mã lệnh cho biết nơi chứa liệu cần tác động c Mã lệnh cho biết thao tác cần thực d Toán hạng cho biết nơi chứa liệu cần tác động 22 Cho lệnh assembly: MOV BX, [80] Phát biểu sau sai: e Toán hạng nguồn thuộc chế độ định vị tức thời f Toán hạng nguồn thuộc chế độ định vị trực tiếp g Toán hạng đích không thuộc chế độ định vị tức thời h Toán hạng đích không thuộc chế độ định vị trực tiếp 23 Cho lệnh assembly: MOV AX, [BX+50] Phát biểu sau đúng: e Toán hạng đích không thuộc chế độ định vị ghi f Toán hạng nguồn thuộc chế độ định vị sở g Toán hạng đích không thuộc chế độ định vị số h Toán hạng nguồn thuộc chế độ định vị tức thời 24 Lệnh số lệnh sau sai a MOV AX,05h b MOV BX,AX c MOV [05],05h d MOV BX,[AX] 25 ROM nhớ bán dẫn có đặc tính a Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, liệu nguồn điện b Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, liệu nguồn điện c Cho phép đọc liệu từ ROM, cho phép ghi liệu vào ROM, không liệu nguồn điện d Cho phép đọc liệu từ ROM,không cho phép ghi liệu vào ROM, không liệu nguồn điện 26 Phát biểu a Bus liệu, địa bus chiều, điều khiển bus chiều b Bus liệu, điều khiển bus chiều, địa bus chiều c Bus điều khiển, địa bus chiều, liệu bus chiều d Bus liệu, điều khiển, địa bus chiều 27 Nếu tỉ lệ trúng nhớ cache thấp thì: a Thời gian truy cập nhớ CPU giảm xuống b Không xác định c Tuỳ thuộc vào tốc độ CPU nhớ d Thời gian truy cập nhớ CPU tăng lên 28 Đối với nhớ RAM, phát biểu sau đúng: b Là loại nhớ không khả biến b RAM viết tắt của: Read Access Memory c SRAM chế tạo từ tụ điện d Là nơi lưu giữ thông tin mà máy tính xử lý 29 Ô nhớ đáy ngăn xếp a ô nhớ có địa thấp ngăn xếp b Ô nhớ có địa cao ngăn xếp c Tùy thuộc vào liệu ngăn xếp d Là ô nhớ có địa vật lý thấp 30 Hãy tính địa vật lý ô nhớ biết địa logic 1000:ABCD a 1ABCD0 b 1ABCDF c BBCD d 1ABCD TEST 14: câu Cho địa vật lý ô nhớ 12345h, địa logic tương ứng với địa vật lý sai: a 1234:0005 b 1231:0035 c 1224:0205 d 1224: 0105 câu Trong thiết bị giao diện có loại ghi là: a Điều khiển, địa chỉ, liệu b Điều khiển, trạng thái, liệu c Trạng thái, liệu, địa d Dữ liệu, điều khiển, địa câu Khi nói tới bàn phím, phát biểu a Tương ứng với yêu cầu ngắt IRQ1 hệ thống ngắt cứng b Tương ứng với chương trình phục ngắt có số hiệu ngắt 09h c a b d a b sai câu 19 Bàn phím ( cột x hàng ), phím thuộc hàng tổ hợp mã phím thỏa mãn: a 001101, 011101, 101101, 111101 b 001101, 001110, 001011, 000111 c.111101, 111110, 111011, 110111 d 011101, 011110, 011011, 010111 câu 20 Bàn phím ( cột x hàng ), phím thuộc cột tổ hợp mã phím thỏa mãn: a 100111, 010111, 110111,101110 c 111011,101011,001101,011011 b 000111, 011011,111101, 101110 d 010111, 011011, 011101, 011110 câu Lệnh thuộc phương pháp định vị số lệnh sau a Mov AX,[SI] b Mov AX,[SI + 10] c Mov AX, [BP] d Mov AX,[BP + 10] câu Địa offset ô nhớ cuối đoạn liệu có địa đoạn ABCD là: a ABCD b ABCD0 c ABCDF d FFFF câu 10 Trong thiết bị giao diện có loại ghi là: a Dữ liệu, điều khiển, địa b Điều khiển, địa chỉ, liệu c Điều khiển, trạng thái, liệu d Trạng thái, liệu, địa câu 11 Phương pháp vào/ra kiểm tra trạng thái sẵn sàng làm việc thiết bị vào/ra a Vào/ra theo định trình b Vào/ra kiểu DMA c Vào/ra có thăm dò d Vào/ra theo ngắt cứng câu Phát biểu sau a Thiết bị giao diện PPI chuyển đổi liệu dạng song song thành nối tiếp b Độ định thời timer8254 cung cấp thông tin thời gian thực c Thành phần CMOS cung cấp thông tin thời gian thực d Thiết bị giao diện PPI chuyển đổi liệu dạng nối tiếp thành song song câu Lệnh sau giải mã chuyển tới khối CPU80286 a AU b EU c BU d IU câu Với kỹ thuật xử lý lệnh với đường ống giai đoạn a Mỗi chu kỳ máy có lệnh đưa vào đường ống b Mỗi chu kỳ máy có liệu thuộc giai đoạn khác đưa vào đường ống c Mỗi chu kỳ máy có liệu khác đưa vào đường ống d Mỗi chu kỳ máy có lệnh thực đồng thời câu CPU phát địa AAAAA , Cache có khối thì: a Số hiệu thẻ chiếm 18bit địa c Khối cache có vị trí 10 chọn b Số hiệu thẻ 1010101010101010 d b c Câu 12: Các thành phần máy tính là: a CPU, nhớ, hệ thống bus, thiết bị xuất b a CPU, nhớ, hệ thống bus, thiết bị xuất c CPU, nhớ, thiết bị vào/ra, hệ thống bus d Cả a b câu 13 Phát biểu a Bus điều khiển, địa bus chiều, liệu bus chiều b Bus liệu, địa bus chiều, điều khiển bus chiều c Bus liệu, điều khiển bus chiều, địa bus chiều d Bus liệu, điều khiển, địa bus chiều câu 14 Mã bù số nhị phân 1000 a 0001 b 1001 c 1000 d 0111 câu 15 Phát biểu sai a MWR tín hiệu ghi nhớ c IORD tín hiệu đọc cổng vào/ra b IORD tín hiệu ghi cổng vào/ra d MRD tín hiệu ghi nhớ câu 16 DRAM viết tắt từ: a Dynamic Random Accessing Memory b Dynamic Random Access Memory c Dynamic Random Acess Memory d Dynamic Ramdon Access Memory câu 17 Khi muốn vào/ra theo ngắt cứng thiết bị vào/ra phát tín hiệu: a DRQ b INT c IRQ d INTA câu 18 Địa vật lý đoạn nhớ chứa ô nhớ có địa logic 1234: ABCD là: a 12340h b 1234h c ABCD0h d ABCDh TEST 16: câu Cho địa vật lý ô nhớ 12345h, địa logic tương ứng với địa vật lý sai: a 1234:0005 b 1231:0035 c 1224:0205 d 1224: 0105 câu Phát biểu sau a Độ định thời timer8254 cung cấp thông tin thời gian thực b Thành phần CMOS cung cấp thông tin thời gian thực c Thiết bị giao diện PPI chuyển đổi liệu dạng song song thành nối tiếp d Thiết bị giao diện PPI chuyển đổi liệu dạng nối tiếp thành song song câu Lệnh sau giải mã chuyển tới khối CPU80286 a AU b IU c EU d BU câu Với kỹ thuật xử lý lệnh với đường ống giai đoạn a Mỗi chu kỳ máy có lệnh đưa vào đường ống b Mỗi chu kỳ máy có liệu thuộc giai đoạn khác đưa vào đường ống c Mỗi chu kỳ máy có liệu khác đưa vào đường ống d Mỗi chu kỳ máy có lệnh thực đồng thời câu CPU phát địa AAAAA , Cache có khối thì: a Số hiệu thẻ chiếm 18bit địa c Khối cache có vị trí 10 chọn b Số hiệu thẻ 1010101010101010 d b c Câu Truy nhập theo chế phân trang địa tuyến tính dài 32bit a Địa offset chiếm 12bit thấp b Chỉ số thư mục trang chiếm 10bit c Chỉ số bảng trang chiếm 10bit cao d Cả b c câu Khi nói tới bàn phím, phát biểu a Tương ứng với yêu cầu ngắt IRQ1 hệ thống ngắt cứng b Tương ứng với chương trình phục ngắt có số hiệu ngắt 09h c a b d a b sai câu Lệnh thuộc phương pháp định vị số lệnh sau a Mov AX,[SI] b Mov AX,[SI + 10] c Mov AX, [BP] d Mov AX,[BP + 10] câu Địa offset ô nhớ cuối đoạn liệu có địa đoạn ABCD là: a ABCD b ABCD0 c ABCDF d FFFF câu 10 Trong thiết bị giao diện có loại ghi là: a Dữ liệu, điều khiển, địa b Điều khiển, địa chỉ, liệu c Điều khiển, trạng thái, liệu d Trạng thái, liệu, địa câu 11 Phương pháp vào/ra kiểm tra trạng thái sẵn sàng làm việc thiết bị vào/ra a Vào/ra có thăm dò b Vào/ra theo ngắt cứng c Vào/ra theo định trình d Vào/ra kiểu DMA Câu 12: Các thành phần máy tính là: a CPU, nhớ, hệ thống bus, thiết bị xuất b a CPU, nhớ, hệ thống bus, thiết bị xuất c CPU, nhớ, thiết bị vào/ra, hệ thống bus d Cả a b câu 13 Phát biểu a Bus điều khiển, địa bus chiều, liệu bus chiều b Bus liệu, địa bus chiều, điều khiển bus chiều c Bus liệu, điều khiển bus chiều, địa bus chiều d Bus liệu, điều khiển, địa bus chiều câu 14 Mã bù số nhị phân 1000 a 1000 b 0111 c 0001 d 1001 câu 15 Phát biểu sai a MWR tín hiệu ghi nhớ c IORD tín hiệu đọc cổng vào/ra b IORD tín hiệu ghi cổng vào/ra d MRD tín hiệu ghi nhớ câu 16 DRAM viết tắt từ: a Dynamic Random Accessing Memory b Dynamic Random Access Memory c Dynamic Random Acess Memory d Dynamic Ramdon Access Memory câu 17 Khi muốn vào/ra theo ngắt cứng thiết bị vào/ra phát tín hiệu: a DRQ b INT c IRQ d INTA câu 18 Địa vật lý đoạn nhớ chứa ô nhớ có địa logic 1234: ABCD là: a 12340h b ABCD0h c ABCDh d 1234h câu 19 Bàn phím ( cột x hàng ), phím thuộc hàng tổ hợp mã phím thỏa mãn: a 001101, 011101, 101101, 111101 b 001101, 001110, 001011, 000111 c.111101, 111110, 111011, 110111 d 011101, 011110, 011011, 010111 câu 20 Bàn phím ( cột x hàng ), phím thuộc cột tổ hợp mã phím thỏa mãn: a 000111, 011011,111101, 101110 b 010111, 011011, 011101, 011110 c 100111, 010111, 110111,101110 d 111011,101011,001101,011011 [...]... khiển phần cứng máy tính b Là tập hợp các thông tin ở trong một vùng nhớ đặc biệt của máy tính c Đồng nhất với dữ liệu d Dùng để điều khiển máy tính 6 Chức năng của khối A.L.U trong kiến trúc vi xử lý 16bits là: a Thực hiện các phép tính LOGIC và TOÁN HỌC b Thực hiện việc giải mã lệnh c Thực hiện việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trong quá trình giải mã lệnh 7 Hệ thống vào/ra của máy tính không bao... c Tốc độ của máy tính d Cách thức truy cập bộ nhớ máy tính 39 Giá trị CS=ABCDh thì loại bảng mô tả truy nhập là: a Bảng LDT b Bảng GDT c Bảng IDT d Cả a và b 40 Thanh ghi trạng thái máy như sau: T EM MP PE S Phát biểu nào sau đúng: a PE cho biết vi xử lý có làm việc ở chế độ bảo vệ hay không b Nếu PE=0 thì CPU làm việc ở chế độ bảo vệ c Khi khởi động máy tính thì mặc định PE=1 d b và c đều đúng 41 Bộ... thời các thiết bị sau a Đĩa từ, Loa, Đĩa CD-ROM b Màn hình, RAM, Máy in c CPU, Chuột, Máy quét ảnh d ROM, RAM, Các thanh ghi 8 Các hoạt động của máy tính gồm: a Thực hiện chương trình, Giải mã lệnh, Vào/ra b Xử lý số liệu, Ngắt, Vào/ra c Thực hiện chương trình, ngắt, vào/ra d Tính toán kết quả, thực hiện chương trình, vào/ra 9 Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) được c... trong khoảng từ -25V+25V d a và c đúng TEST 7: 1 Chức năng của khối A.L.U trong kiến trúc vi xử lý 16bits là: a Thực hiện được các phép tính LOGIC và SỐ HỌC b Thực hiện được các phép toán logarit và lượng giác c Tạo ra kết quả để điều khiển các khối chức năng khác cùng thực hiện lệnh d cả a và b đều đúng 2 Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) được c Ngắt cứng không chắn... c Điều khiển, trạng thái, dữ liệu d Trạng thái, dữ liệu, địa chỉ 29 Thiết bị ngoại vi ghép nối với máy tính qua cổng COM sẽ trao đổi dữ liệu với máy tính theo phương pháp vào/ra nào a Vào/ra có thăm dò b Vào/ra theo ngắt cứng c Vào/ra theo định trình d Vào/ra kiểu DMA 30: Các thành phần cơ bản của máy tính là: a CPU, bộ nhớ, hệ thống bus, thiết bị xuất b a CPU, bộ nhớ, hệ thống bus, thiết bị xuất c... Cộng thêm 1 vào mã bù 1 c Cộng thêm 2 vào mã bù 1 d Lấy bù 1 trừ đi 1 2 Chức năng của khối A.L.U trong kiến trúc vi xử lý 16bits là: a Thực hiện các phép tính LOGIC và TOÁN HỌC b Thực hiện việc giải mã lệnh c Thực hiện việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trong quá trình giải mã lệnh 3 Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) được c Ngắt cứng không chắn (che) được d Ngắt... lệnh từ TBNV d Ghi lệnh ra TBNV 36 Trong máy tính, có các loại bus liên kết hệ thống như sau: a Chỉ dẫn, Chức năng, Điều khiển b Điều khiển, Dữ liệu, Địa chỉ c Dữ liệu, Phụ thuộc, Điều khiển c Dữ liệu, Điều khiển, Phụ trợ 37 Trong kiến trúc chip xử lý 16 bits Các bus dữ liệu có độ rộng là: a 16 bits b 8 bits c 20 bits d 24 bits 38 Đường truyền địa chỉ trong máy sẽ quyết định a Độ lớn của bộ xử lý b... c đều đúng 43 Phát biểu nào sau đây đúng a Các bộ mô tả đoạn gồm: Địa chỉ nền, giới hạn đoạn, quyền truy nhập b Bảng GDT gồm: Địa chỉ nền, giới hạn đoạn, quyền truy nhập c Bảng LDT gồm: Địa chỉ nền, giới hạn đoạn, quyền truy nhập d Cả b và c đều đúng 44 Địa chỉ của PIC chủ trong hệ thống máy vi tính PC/AT là a.0 20h hoặc 021h b 0A0h hoặc 0A1h c 3F8h hoặc 2F8h d 000h hoặc 0C0h 45 Cho địa chỉ tuyến tính. .. vi d CPU 33 Chức năng của khối EU trong kiến trúc vi xử lý 16bits là: a Thực hiện các lệnh đã giải mã b Giải mã các lệnh đó đọc vào từ bộ nhớ c Thực hiện cỏc phộp tớnh LOGIC d Thực hiện các phép tính SỐ HỌC 35 Tín hiệu điều khiển MRD là tín hiệu: b Đọc lệnh/dữ liệu từ ngăn nhớ b Ghi lệnh/dữ liệu ra ngăn nhớ c Đọc lệnh từ TBNV d Ghi lệnh ra TBNV 36 Trong máy tính, có các loại bus liên kết hệ thống như... đếm chương trình của máy tính không phải là a Thanh ghi chứa địa chỉ lệnh b Thanh ghi chứa lệnh c Thanh ghi trỏ vào địa chỉ lệnh sắp thực hiện d Thanh ghi 29 Đối với các thanh ghi (trong CPU), phát biểu nào sau đây là đúng: a Có loại thanh ghi không lập trình được b Mọi thanh ghi đều có thể lập trình được c Chứa lệnh vừa được xử lý xong d Chứa trạng thái của các TBNV 30 Trong kiến trúc vi xử lý 16 bits

Ngày đăng: 20/05/2016, 21:08

TỪ KHÓA LIÊN QUAN

w