1. Trang chủ
  2. » Công Nghệ Thông Tin

NGÂN HÀNG KIẾN TRÚC MÁY TÍNH

4 504 5

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 4
Dung lượng 82,5 KB

Nội dung

TEST 8: Chỉ thị máy tính, xét mặt chức a Là thông tin để từ sinh tín hiệu điều khiển phần cứng máy tính b Là tập hợp thông tin vùng nhớ đặc biệt máy tính c Đồng với liệu d Dùng để điều khiển máy tính Chức khối A.L.U kiến trúc vi xử lý 16bits là: a Thực phép tính LOGIC TOÁN HỌC b Thực việc giải mã lệnh c Thực việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trình giải mã lệnh Các hoạt động máy tính gồm: a Thực chương trình, Giải mã lệnh, Vào/ra b Xử lý số liệu, Ngắt, Vào/ra c Thực chương trình, ngắt, vào/ra d Tính toán kết quả, thực chương trình, vào/ra Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) c Ngắt cứng không chắn (che) d Ngắt mềm Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành Cho lệnh assembly: ADD BX, [AX] + 50 Mode địa toán hạng nguồn là: a Dịch chuyển b Không tồn c Thanh ghi d Gián tiếp qua ghi Kết sau thực : MOV AX,0F AX có giá trị nào? a 0F b.[0F] c.DS:0F d.[DS:0F] Đối với lệnh mã máy, toán hạng là: a Một số b Nội dung ghi c Nội dung ô nhớ d Nội dung ghi có địa nằm ngăn nhớ 10 Mode địa trực tiếp mode mà toán hạng là: a Một ô nhớ có địa lệnh b Một ô nhớ có địa ngăn nhớ khác c Một ghi d Một ô nhớ có địa nằm ghi 11 Tín hiệu điều khiển HLDA tín hiệu: a CPU trả lời không chấp nhận ngắt b CPU trả lời chấp nhận ngắt c Từ bên gửi đến CPU xin ngắt d CPU trả lời đồng ý nhường bus 12 Cho lệnh assembly: SUB AX, [CX + 50] Toán hạng nguồn có nghĩa a Nội dung ô nhớ có địa CX+50 b Không có ý nghĩa c Giá trị CX+50 d Nội dung ô nhớ có địa CX cộng với giá trị 50 13 Đối với lệnh mã máy, phát biểu sau sai a Có thành phần: mã lệnh toán hạng b Mã lệnh cho biết thao tác cần thực c Toán hạng cho biết thao tác cần thực d Toán hạng cho biết nơi chứa liệu cần tác động 14 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack) a POP b PUSH c PULL d SWAP 15 Loại nhớ bán dẫn liệu nguồn điện cung cấp: a SRAM b DRAM c PROM d MROM 16.Tín hiệu điều khiển INT tín hiệu: a Từ bên gửi đến CPU xin ngắt b.Từ CPU gửi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 17 Tính địa vật lý ô nhớ ta sử dụng công thức a Địa đoạn * 10 + Địa offset b Địa đoạn * 16h+ địa offset c Địa đoạnh *10h + địa offseth d b c 18 Địa SEGMENT:OFFSET ô nhớ quan niệm a Địa logic ô nhớ b Địa vật lý ô nhớ c.Địa đoạn chứa ụ nhớ d Địa lệch đoạn chứa ô nhớ 19 Muốn biết liệu khối cache có trùng với liệu nhớ hay không ta vào: a Giá trị bit cờ F khối cache b Giá trị bit cờ F ghì cờ c Bản thân khối liệu khối cache d a c 20 Xét mặt công nghệ chế tạo, RAM tĩnh chế tạo a Công phu RAM động b Dễ RAM động c Hoạt động chậm RAM động d Cả (a) (c) 21 Khi nói nhớ RAM ROM phát biểu sau a RAM chứa chương trình hệ điều hành, ROM không b Một vài chương trình hệ điều hành nạp vào RAM lại chứa ROM c ROM RAM chứa chương trình hệ điều hành d Một vài chương trình hệ điều hành chứa ROM lại nạp vào RAM 22 Xét sơ đồ phân cấp hệ thống nhớ, phát biểu sau sai: a Mức ghi mức trao đổi nhanh b Mức ghi mức trao đổi chậm c Mức cache chia thành hai mức d Mức cache mức gần ghi 23 CPU 80286 truy xuất nhớ vật lý có dung lượng a 1Mbyte b 16Mbyte c 1Gbyte d 64Kbyte 24 Địa SEGMENT ô nhớ quan niệm là: a Địa lệch đoạn chứa ô nhớ b Địa vật lý ô nhớ c Địa đoạn chứa ô nhớ d Địa logic ô nhớ 25 CPU phát địa rộng 24bit, Cache có khối a Số hiệu thẻ chiếm 21bit 24 bit địa b Số hiệu thẻ chiếm 22 bit cao 24 bit địa c Số hiệu thẻ chiếm 21 bit cao 24 bit địa d Số hiệu thẻ chiếm 22 bit 24 bit địa 26 Đối với tín hiệu điều khiển, phát biểu sau sai: a MEMR tín hiệu đọc lệnh/dữ liệu từ nhớ/thiết bị ngoại vi b MEMW tín hiệu đọc lệnh từ nhớ c IOR tín hiệu đọc liệu từ cổng vào d IOW tín hiệu ghi liệu cổng vào 27 Cho biết trạng thái cờ sau CPU 80286 thực phép toán số học (89h+57h) a CF=0, AC=0 b CF=0, AC=1 c CF=1, AC=0 d CF=1, AC=1 28 Bộ đếm chương trình máy tính a Thanh ghi chứa địa lệnh b Thanh ghi chứa lệnh c Thanh ghi trỏ vào địa lệnh thực d Thanh ghi 29 Đối với ghi (trong CPU), phát biểu sau đúng: a Có loại ghi không lập trình b Mọi ghi lập trình c Chứa lệnh vừa xử lý xong d Chứa trạng thái TBNV 30 Trong kiến trúc vi xử lý 16 bits ghi IP làm nhiệm vụ gì? a.Trỏ đến địa OFFSET đoạn lệnh b.Trỏ đến đáy STACK c.Trỏ đến địa trỏ lệnh d.Trỏ đến đỉnh STACK 31 Nhóm ghi có chức chứa địa đoạn số nhóm sau: a CS, DS, ES, SS b AX,BX, CX, DX c SI,DI,IP d SP,BP,FLAGS 32 Thanh ghi dùng để chứa số lần lặp a AX b CX c DX d BP 33 Muốn biết liệu khối cache có trùng với liệu nhớ hay không ta vào: a Giá trị bit cờ F khối cache b Giá trị bit cờ F ghì cờ c Bản thân khối liệu khối cache d a c 34 Chức khối EU kiến trúc vi xử lý 16bits là: a Thực lệnh giải mã b.Thực phép tính LOGIC c Thực phép tính SỐ HỌC d Giải mã lệnh đọc vào từ nhớ 35 Với tín hiệu điều khiển MRD, phát biểu sau sai: a Là tín hiệu CPU phát b Là tín hiệu điều khiển truy nhập nhớ c Là tín hiệu điều khiển ghi d Là tín hiệu điều khiển đọc 36 Với phương pháp vào/ra ngắt, phát biểu sau đúng: a CPU chờ trạng thái sẵn sàng TBNV b Là phương pháp hoàn toàn xử lý phần cứng c CPU phải chờ trạng thỏi sẵn sàng TBNV d Là phương pháp hoàn toàn xử lý phần mềm 37 Tín hiệu điều khiển MWR tín hiệu a Đọc lệnh/dữ liệu từ nhớ b Ghi lệnh/dữ liệu vào nhớ c Ghi lệnh nhớ d Ghi liệu nhớ 38 Xét công đoạn xử lý, thứ tự đúng: a Giải mã lệnh -> Nhập toán hạng -> xử lý liệu -> tạo địa toán hạng -> thực lệnh b Nhận lệnh -> giải mã lệnh -> tạo địa toán hạng -> nhập toán hạng -> thực lệnh c Nhận lệnh -> nhận liệu -> giải mã lệnh -> xử lý liệu -> thực lệnh d Nhận lệnh -> nhập toán hạng -> tạo địa toán hạng -> giải mã lệnh -> thực lệnh 39 Trong kiến trúc chip xử lý CPU 80286 (16 bits) Bus địa có độ rộng là: a 20 bits b.16 bits c 24 bits d 32 bits 40 Đường truyền định kích thước nhớ a Đường truyền địa b Đường truyền điều khiển c Đường truyền liệu d Cả (a) (c) 41 Bộ mô tả TSS thuộc không gian nhớ a Bảng LDT b Bảng GDT c Bảng IDT d Cả a b 42 Chương trình có mức đặc quyền CPL, đoạn liệu có mức đặc quyền DPL thì: a Nếu CPL =0, DPL =1 đoạn liệu bị truy nhập chương trình b Nếu CPL=1, DPL=0 đoạn liệu bị truy nhập chương trình c Nếu CPL =0, DPL =1 đoạn liệu không bị truy nhập chương trình d Cả b c 43 Phát biểu sau a Các mô tả đoạn gồm: Địa nền, giới hạn đoạn, quyền truy nhập b Bảng GDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập c Bảng LDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập d Cả b c 44 Địa PIC chủ hệ thống máy vi tính PC/AT a.0 20h 021h b 0A0h 0A1h c 3F8h 2F8h d 000h 0C0h 45 Cho địa tuyến tính có giá trị 12344321h địa vật lý ô nhớ là: a 12344320 b ABCDE321 c 12344300 d 12344000 46 Phát biểu sau sai a Bảng trang gồm 1024 phần tử PTE b Thư mục trang gồm 1024 phần tử PDE c Trang gồm 1024 ô nhớ d Trang gồm 4096 ô nhớ 47 Cho byte quyền truy nhập mô tả đoạn liệu 12h cho biết: a Đoạn bị truy nhập b Hướng địa giảm, đoạn liệu loại ngăn xếp c Hướng địa tăng d a b 48 Phát biểu sau a Thanh ghi GDTR có độ dài 32bit b Thanh ghi GDTR dùng để chọn mô tả đoạn bảng mô tả GDT c Thanh ghi GDTR dài 40 bit d b c 49 Thao tác với ngăn xếp thì: a Nếu đưa liệu vào ngăn xếp giá trị ghi SP giảm b Nếu đưa liệu vào ngăn xếp giá trị ghi SP tăng c Nếu lấy liệu khỏi ngăn xếp giá trị ghi SP giảm d b c 50 Chuẩn RS232 a Kích thước cáp không 20m b Tốc độ truyền 50bit/s hay 20000bit/s c Mức tín hiệu nằm khoảng từ -25V+25V d a c

Ngày đăng: 19/05/2016, 16:42

TỪ KHÓA LIÊN QUAN

w