NGÂN HÀNG ĐỀ KIẾN TRÚC MÁY TÍNH

4 295 6
NGÂN HÀNG ĐỀ KIẾN TRÚC MÁY TÍNH

Đang tải... (xem toàn văn)

Thông tin tài liệu

TEST 9: Nhiệm vụ CPU là: a Điều hành hoạt động toàn hệ thống theo ý định người sử dụng thông qua chương trình điều khiển b Thi hành chương trình theo vòng kín gọi chu kỳ lệnh c Giao tiếp với thiết bị xuất nhập d Cả a b Mã bù số nhị phân tạo cách a Đảo trạng thái tất bit số nhị phân b Cộng thêm vào mã bù c Cộng thêm vào mã bù d Lấy bù trừ Thiết bị thiết bị giao diện a UART b PPI c DMAC d Câu a,b,c Chức khối A.L.U kiến trúc vi xử lý 16bits là: a Thực phép tính LOGIC TOÁN HỌC b Thực việc giải mã lệnh c Thực việc đếm lệnh d Là cấu trúc nhớ đệm lệnh trình giải mã lệnh Trong máy tính, ngắt NMI là: a Ngắt ngoại lệ b Ngắt cứng chắn (che) c Ngắt cứng không chắn (che) d Ngắt mềm Tín hiệu INTA xuất phát từ CPU truyền tới cho: a DMAC 8237 b PIC 8259 c PPI d CRTC 10.Tín hiệu điều khiển INT tín hiệu: a Từ bên gửi đến CPU xin ngắt b.Từ CPU gửi xin ngắt c Từ nhớ gửi đến CPU xin ngắt d Từ CPU gửi đến nhớ xin ngắt 11 Vào/ra liệu kiểu truy nhập trực tiếp nhớ hỗ trợ a DMAC b DMA c Thiết bị giao diện d Đáp án a b 12 Phát biểu sau đúng: a HOLD tín hiệu CPU trả lời bên b HOLD tín hiệu điều khiển c HOLD tín hiệu điều khiển xin ngắt d HOLD tín hiệu từ bên xin CPU nhường bus 13 Với phương pháp vào/ra DMA, phát biểu sau sai: a Hoàn toàn DMAC điều khiển trao đổi liệu b Đây trình trao đổi liệu TBNV nhớ c CPU không can thiệp vào trình trao đổi liệu d CPU DMAC kết hợp điều khiển trao đổi liệu 14 Có phương pháp điều khiển vào/ra sau: a Vào/ra chương trình, ngắt, DMA b Vào/ra chương trình, hệ thống, DMA c Vào/ra ngắt, truy nhập CPU, DMA d Vào/ra ngắt, truy nhập CPU, hệ điều hành 15 Cho lệnh assembly: ADD BX, [AX + 50] Mode địa toán hạng nguồn là: a Dịch chuyển b Không tồn c Thanh ghi d Gián tiếp qua ghi 16 Kết sau thực : MOV AX,0F AX có giá trị nào? a 0F b.[0F] c.DS:0F d.[DS:0F] 17 Đối với lệnh mã máy, toán hạng là: a Một số b Nội dung ghi c Nội dung ô nhớ d Nội dung ghi có địa nằm ngăn nhớ 18 Mode địa trực tiếp mode mà toán hạng là: a Một ô nhớ có địa lệnh b Một ô nhớ có địa ngăn nhớ khác c Một ghi d Một ô nhớ có địa nằm ghi 19 Cho lệnh assembly: SUB AX, [CX + 50] Toán hạng nguồn có nghĩa a Nội dung ô nhớ có địa CX+50 b Không có ý nghĩa c Giá trị CX+50 d Nội dung ô nhớ có địa CX cộng với giá trị 50 20 Đối với lệnh mã máy, phát biểu sau sai a Có thành phần: mã lệnh toán hạng b Mã lệnh cho biết thao tác cần thực c Toán hạng cho biết thao tác cần thực d Toán hạng cho biết nơi chứa liệu cần tác động 22 Loại nhớ bán dẫn liệu nguồn điện cung cấp: a SRAM b DRAM c PROM d MROM 24 Khi nói nhớ RAM ROM phát biểu sau a RAM chứa chương trình hệ điều hành, ROM không b Một vài chương trình hệ điều hành nạp vào RAM lại chứa ROM c ROM RAM chứa chương trình hệ điều hành d Một vài chương trình hệ điều hành chứa ROM lại nạp vào RAM 25 Xét sơ đồ phân cấp hệ thống nhớ, phát biểu sau sai: a Mức ghi mức trao đổi nhanh b Mức ghi mức trao đổi chậm c Mức DRAM trao đổi chậm mức ghi d Mức cache mức gần ghi 26 CPU 80286 truy xuất nhớ vật lý có dung lượng a 1Mbyte b 16Mbyte c 1Gbyte d 64Kbyte 27 Địa SEGMENT ô nhớ quan niệm là: a Địa lệch đoạn chứa ô nhớ b Địa vật lý ô nhớ c Địa đoạn chứa ô nhớ d Địa logic ô nhớ 28 CPU phát địa rộng 24bit, Cache có khối a Số hiệu thẻ chiếm 21bit 24 bit địa b Số hiệu thẻ chiếm 22 bit cao 24 bit địa c Số hiệu thẻ chiếm 21 bit cao 24 bit địa d Số hiệu thẻ chiếm 22 bit 24 bit địa 29 Đối với tín hiệu điều khiển, phát biểu sau sai: a MEMR tín hiệu đọc lệnh/dữ liệu từ nhớ/thiết bị ngoại vi b MEMW tín hiệu đọc lệnh từ nhớ c IOR tín hiệu đọc liệu từ cổng vào d IOW tín hiệu ghi liệu cổng vào 30 Cho biết trạng thái cờ sau CPU 80286 thực phép toán số học (89h+57h) a CF=0, AC=0 b CF=0, AC=1 c CF=1, AC=0 d CF=1, AC=1 31 Bộ đếm chương trình máy tính a Thanh ghi chứa địa lệnh b Thanh ghi chứa lệnh c Thanh ghi trỏ vào địa lệnh thực d Thanh ghi 32 Đối với ghi (trong CPU), phát biểu sau đúng: a Có loại ghi không lập trình b Mọi ghi lập trình c Chứa lệnh vừa xử lý xong d Chứa trạng thái TBNV 33 Đối với cờ bit cờ overflow (OF), phát biểu sau đúng: a Được thiết lập cộng hai số khác dấu cho kết âm b Được thiết lập cộng hai số dấu cho kết khác dấu c Được thiết lập cộng hai số dấu cho kết dấu d Đây cờ báo tràn 34 Trong kiến trúc vi xử lý 16 bits ghi IP làm nhiệm vụ gì? a.Trỏ đến địa OFFSET đoạn lệnh b.Trỏ đến đáy STACK c.Trỏ đến địa trỏ lệnh d.Trỏ đến đỉnh STACK 35 Nhóm ghi có chức chứa địa đoạn số nhóm sau: a CS, DS, ES, SS b AX,BX, CX, DX c SI,DI,IP d SP,BP,FLAGS 36 Thanh ghi dùng để chứa số lần lặp a AX b CX c DX d BP 37 Chức khối EU kiến trúc vi xử lý 16bits là: a Thực lệnh giải mã b.Thực phép tính LOGIC c Thực phép tính SỐ HỌC d Giải mã lệnh đọc vào từ nhớ 38 Với tín hiệu điều khiển MRD, phát biểu sau sai: a Là tín hiệu CPU phát b Là tín hiệu điều khiển truy nhập nhớ c Là tín hiệu điều khiển ghi d Là tín hiệu điều khiển đọc 39 Tín hiệu điều khiển MWR tín hiệu a Đọc lệnh/dữ liệu từ nhớ b Ghi lệnh/dữ liệu vào nhớ c Ghi lệnh nhớ d Ghi liệu nhớ 40 Xét công đoạn xử lý, thứ tự đúng: a Giải mã lệnh -> Nhập toán hạng -> xử lý liệu -> tạo địa toán hạng -> thực lệnh b Nhận lệnh -> giải mã lệnh -> tạo địa toán hạng -> nhập toán hạng -> thực lệnh c Nhận lệnh -> nhận liệu -> giải mã lệnh -> xử lý liệu -> thực lệnh d Nhận lệnh -> nhập toán hạng -> tạo địa toán hạng -> giải mã lệnh -> thực lệnh 41 Trong kiến trúc chip xử lý CPU 80286 (16 bits) Bus địa có độ rộng là: a 20 bits b.16 bits c 24 bits d 32 bits 42 Với hệ thống máy có đường truyền liệu 64 bit, lượng thông tin truyền nhận lúc CPU là: a 32 bit b byte c byte d word 43 Đường truyền định kích thước nhớ a Đường truyền địa b Đường truyền điều khiển c Đường truyền liệu d Cả (a) (c) 44 Bộ mô tả TSS thuộc không gian nhớ a Bảng LDT b Bảng GDT c Bảng IDT d Cả a b 45 Chương trình có mức đặc quyền CPL, đoạn liệu có mức đặc quyền DPL thì: a Nếu CPL =0, DPL =1 đoạn liệu bị truy nhập chương trình b Nếu CPL=1, DPL=0 đoạn liệu bị truy nhập chương trình c Nếu CPL =0, DPL =1 đoạn liệu không bị truy nhập chương trình d Cả b c 46 Phát biểu sau a Các mô tả đoạn gồm: Địa nền, giới hạn đoạn, quyền truy nhập b Bảng GDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập c Bảng LDT gồm: Địa nền, giới hạn đoạn, quyền truy nhập d Cả b c 47 Địa PIC chủ hệ thống máy vi tính PC/AT a.0 20h 021h b 0A0h 0A1h c 3F8h 2F8h d 000h 0C0h 48 Cho địa tuyến tính có giá trị 12344321h địa vật lý ô nhớ là: a 12344320 b ABCDE321 c 12344300 d 12344000 49 Phát biểu sau sai a Bảng trang gồm 1024 phần tử PTE b Thư mục trang gồm 1024 phần tử PDE c Trang gồm 1024 ô nhớ d Trang gồm 4096 ô nhớ 50 Cho byte quyền truy nhập mô tả đoạn liệu 12h cho biết: a Đoạn bị truy nhập b Hướng địa giảm, đoạn liệu loại ngăn xếp c Hướng địa tăng d a b

Ngày đăng: 19/05/2016, 16:42

Từ khóa liên quan

Tài liệu cùng người dùng

Tài liệu liên quan