1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

Các câu hỏi trắc nghiệm và đáp án Vi xử lý vi điều khiển

261 7,4K 109

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Định dạng
Số trang 261
Dung lượng 823,5 KB

Nội dung

VI XỬ LÝ –VI ĐIỀU KHIỂN (Các câu hỏi trắc nghiêm đáp án) Câu Bộ vi xử lý là: A) Hệ thống vi mạch tương tự hoạt động theo chương trình B) Là vi mạch tương tự hoạt động theo chương trình C) Hệ thống vi mạch số hoạt động theo chương trình D) Là vi mạch số hoạt động theo chương trình Câu Một lệnh vi xử lý là: A) Chuỗi bit nằm vi xử lý B) Chuỗi bit nằm ô nhớ C) Chuỗi bit cung cấp cho vi xử lý để thực chức số D) Chuỗi bit Câu Chương trình hệ thống vi xử lý là: A) Tập lệnh nhà sản xuất vi xử lý cung cấp B) Là tập hợp lệnh xếp cách ngẫu nhiên C) Là tập hợp lệnh xếp theo giải thuật toán hay công việc D) Là tập hợp lệnh điều khiển vi xử lý hoạt động Câu Hệ thống vi xử lý bao gồm khối chức chính? A) B) C) D) Câu Trong hệ thống vi xử lý Bus là: A) Đường truyền thông tin khối mạch hệ thống vi xử lý B) Thiết bị vận chuyển thông tin khối mạch hệ thống vi xử lý C) Là nhóm đường tín hiệu có chức hệ thống vi xử lý D) Là nơi chứa liệu hệ thống vi xử lý Câu Trong hệ thống vi xử lý Bus điều khiển dùng để: A) Lấy lệnh để thực B) Lấy địa vào vi xử lý C) Xác định chế độ hoạt động HT vi xử lý D) Truyền liệu với vi xử lý Câu Trong hệ thống vi xử lý trước thực chương trình chứa trong: A) Các đệm vi xử lý B) Trong nhớ bán dẫn C) Trong cổng vào D) Trên Bus liệu Câu Bus địa là: A) Các ngõ vào vi xử lý B) Các ngõ vi xử lý C) Các đường hai chiều vi xử lý D) Là đường trở kháng cao nhớ Câu Bus liệu là: A) Các ngõ vào vi xử lý B) Các ngõ vi xử lý C) Các đường hai chiều vi xử lý D) Là đường trở kháng cao nhớ Câu 10 Các thiết bị ngoại vi nối tới vi xử lý: A) Thông qua cổng vào B) Thông qua nhớ C) Thông qua Bus liệu D) Thông qua Bus địa Câu 11 Bộ nhớ truy cập ngẫu nhiên là: A) Bộ nhớ ROM nhớ RAM B) Bộ nhớ RAM C) Bộ nhớ ROM D) Bộ nhớ băng từ Câu 12 Khi không chọn Bus liệu nhớ trạng thái: A) B) C) High Z D) Ngẫu nhiên Câu 13 Khi tín hiệu điều khiển đọc điều khiển ghi nhớ không tích cực BUS liệu nhớ trạng thái A) B) C) High Z D) Ngẫu nhiên Câu 14 Bus điều khiển nhớ là: A) Ngõ nhớ B) Ngõ vào nhớ C) Là đường hai chiều nhớ D) Có đường ngõ vào, ngõ ra, hai chiều Câu 15 Khi tín hiệu cho phép không tích cực, ngõ cổng đệm trạng thái A) Giống trạng thái ngõ vào trước B) Luôn C) Luôn D) High Z Câu 16 Khi không chọn, ngõ mạch chốt: A) Giống trạng thái ngõ vào trước B) Luôn C) Luôn D) High Z Câu 17 Nếu địa đầu vùng nhớ 642KB địa cuối vùng nhớ (mỗi ô nhớ chứa byte) A) 64200H B) 00642H C) A07FFH D) A700FH C Câu 18 Cần nhớ 8KB để có dung lượng nhớ 1MB A) 100 B) 112 C) 128 D) 256 Câu 19 Cần nhớ KB để có dung lượng nhớ 1MB A) 256 B) 128 C) 64 D) 32 Câu 20 Trong hệ nhị phân byte A) bit B) bit C) bit D) 10 bit Câu 21 Trong hệ nhị phân số âm có: A) Bit MSB B) Bit LSB C) Bit MSB D) Bit LSB Câu 22 Trong hệ nhị phân số âm bằng: A) Đảo bit MSB số dương tương ứng từ lên B) Là số bù hai số dương tương ứng C) Là số bù số dương tương ứng D) Là số bù 10 số dương tương ứng Câu 23 Trong hệ nhị phân số âm biểu diễn tổ hợp 16 bit A) 1111 1111 1111 1111B B) 1000 0000 0000 0001B C) 0000 0000 1000 0001B D) 0000 0000 1111 1111B Câu 24 Bao nhiêu bit nhị phân viết gọn lại thành số Hex? A) B) C) D) Câu 25 Nếu địa đầu vùng nhớ 2K địa cuối vùng nhớ tính theo Hex là: A) 2000H B) 07FFH C) 0800H D) 2048H Câu 26 Mạch điện tử cộng bit mạch cộng hai số nhị phân nhiều bit có: A) Hai ngõ vào ngõ B) Hai ngõ vào hai ngõ C) Ba ngõ vào ngõ D) Ba ngõ vào hai ngõ Câu 27 Với mã BCD số 80 thập phân biểu diễn nhất: A) bit B) bit C) bit D) bit Câu 28 Với mã BCD không nén sử dụng bit biểu diễn cho số thập phân? A) bit B) bit C) 16 bit D) Không xác định Câu 29 Khi muốn đoạn LED đoạn Kathode chung sáng cần cấp cho chúng liệu mức A) B) C) High Z D) Bất kỳ Câu 30 Mã ASCII số A) 05H B) 15H C) 25H D) 35H Câu 31 Mã ASCII ESC (escape) là: A) 13H B) 23H C) 1BH D) 27H Câu 32 Chip vi điều khiển 8051 sản xuất lần vào năm nào? Do nhà sản xuất chế tạo? A) 1976 – Hãng Intel B) 1976 – Hãng Motorola C) 1980 – Hãng Intel D) 1980 – Hãng Zilog Câu Trong CPU 8086 BUS địa nối tới khối: A) Tạo địa AU B) Khối giao tiếp Bus (BU) C) Cả hai khối AU BU D) Khối lệnh IU Câu Khối tạo địa 8086 tạo địa chỉ: A) Vật lý B) Logic C) Địa đoạn D) Địa độ dời Câu Khi có hàng đợi lệnh chương trình thực nhanh do: A) Quá trình lấy lệnh diễn nhanh B) Quá trình thực lệnh diễn nhanh C) Quá trình lấy lệnh thực đồng thời với trình thực lệnh D) Không chu kỳ lấy lệnh từ nhớ Câu Khi có giải mã lệnh A) Mã lệnh ngắn B) Các lệnh thực nhanh C) Mã lệnh dài D) Một số lệnh chương trình thực Câu Để truy cập nhớ CPU cung cấp địa cho nhớ A) Đoạn (Segment) B) Độ dời (offset) C) Vật lý D) Logic Câu Các ghi đa 8086 có A) bit B) bit C) 16 bit D) 32 bit Câu Thanh ghi DX ghi A) Đa B) Địa C) Dữ liệu D) Đoạn Câu Số ghi đoạn 8086 A) B) C) D) Câu Thanh ghi BX sử dụng để A) Chứa liệu B) Chứa địa độ dời C) Một địa đoạn D) Cả a b Câu 10 Thanh ghi ES sử dụng để truy cập A) Vùng nhớ liệu B) Vùng nhớ mã lệnh C) Vùng nhớ ngăn xếp D) Cả a c Câu 11 Nhóm ghi sau sử dụng giữ địa độ dời truy cập nhớ liệu? A) AX, BX, CX, DX B) CS, DS, SS, ES C) BX, BP, DI, SI D) IP, SP, AH, AL Câu 12 Thanh ghi mặc định giữ số đếm lệnh lặp ? A) AX B) BX C) CX D) DX Câu 13 Các ghi giữ kết lệnh nhân chia 16 bit ? 87 Trong chế độ ghi dịch, cổng nối tiếp của 8051 sẽ truyền nhận dữ liệu theo kiểu: Đơn công 88 Trong CPU 8086 BIU có chức năng: Giao tiếp với các thiết bị bên ngoài CPU 89 Trong hệ nhị phân một byte bằng: bit 90 Trong hệ nhị phân số âm biểu diễn bằng tổ hợp 16 bit sẽ bằng: 1111 1111 1111 1111B 91 Trong hệ nhị phân số âm có: Bit MSB bằng 92 Trong hệ nhị phân số âm sẽ bằng: Là số bù hai của số dương tương ứng 93 Trong hệ thống 8086, transceiver truyền: Dữ liệu theo hai chiều 94 Trong hệ thống 8086 sau lấy dữ liệu từ ngăn xếp ghi trỏ ngăn xếp sẽ: Tự động tăng 95 Trong hệ thống vi xử lý Bus điều khiển dùng để: Xác định các chế độ hoạt động của HT vi xử lý 96 Trong hệ thống vi xử lý Bus là: Đường truyền thông tin giữa các khối mạch của hệ thống vi xử lý 97 Trong hệ thống vi xử lý trước thực hiện chương trình được chứa trong: Trong bộ nhớ bán dẫn 98 Trong khung truyền cận đồng bộ bit Stop có thể chiếm: bit, 1.5 bit, bit 99 Trong lệnh MOVSB thì: Cả hai ghi DI SI thay đổi giá trị 100 Trong lệnh XLAT toán hạng nguồn nằm trong: Bộ nhớ 101 Trong mã lệnh phần chỉ thị toán hạng (Operand) sử dụng để mã hoá: Vị trí chứa dữ liệu sử dụng lệnh 102 Trước thực hiện chương trình ngắt, CPU 8086 sẽ thực hiện các công việc: Lưu giá trị các ghi CS, IP và ghi cờ vào đỉnh ngăn xếp 103 Với mã BCD không nén thì có thể sử dụng bit biểu diễn cho một số thập phân?: Không xác định 104 Với mã BCD số 80 thập phân có thể biểu diễn bằng ít nhất: bit 105 Với tần số thạnh Chip vi điều khiển 8051 sản xuất lần vào năm nào? Do nhà sản xuất chế tạo? c 1980 - Hãng Intel Mã lệnh từ nhớ chương trình bên ngoài, sau CPU đọc vào chứa phận CPU b Thanh ghi IR 3.Bộ phận CPU dùng để lưu giữ địa lệnh nhớ chương trình mà CPU cần thực b Thanh ghi IR Nhiệm vụ CPU là: d Cả hai câu a b Mã BCD nén là: c Hai Số BCD dài byte Mã bù số nhị phân tạo cách: b Cộng thêm vào mã bù Mã bù số nhị phân tạo cách: a Đảo trạng thái tất bit số nhị phân Giao tiếp song song phương thức giao tiếp (so sánh với giao tiếp nối tiếp): c Truyền từ hai bit trở lên, tốc độ truyền nhanh, khoảng cách truyền gần Giao tiếp nối tiếp phương thức giao tiếp (so sánh với giao tiếp song song): b Truyền bit, tốc độ truyền chậm, khoảng cách truyền xa 10 ROM loại nhớ bán dẫn có đặc tính: b Cho phép đọc liệu từ ROM, không cho phép ghi liệu vào ROM, không liệu nguồn điện 11 RAM loại nhớ bán dẫn có đặc tính: c Cho phép đọc liệu từ RAM, cho phép ghi liệu vào RAM, liệu nguồn điện 12 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tia cực tím: c PROM 13 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu tín hiệu điện: d Flash ROM 14 Loại nhớ bán dẫn liệu nguồn điện cung cấp: b DRAM 15 Loại nhớ ROM cho phép ta ghi liệu vào xoá liệu: c EPROM 16 Quá trình làm tươi (Refresh) liệu trình cần thiết loại nhớ bán dẫn: b DRAM 17 Bộ nhớ bán dẫn bit có mã số 62512 cho biết dung lượng nhớ này: b 512 Kbit 18 Bộ nhớ bán dẫn bit có mã số 62256 cho biết dung lượng nhớ này: c 256 Kbit 19 Bộ nhớ bán dẫn bit có mã số 62128 cho biết dung lượng nhớ này: c 128 Kbit 20 Bộ nhớ bán dẫn bit có mã số 6264 cho biết dung lượng nhớ này: a 64 Kbit 21 Bộ nhớ bán dẫn bit có mã số 6232 cho biết dung lượng nhớ d 32 Kbit 22 Bộ nhớ bán dẫn bit có mã số 6116 cho biết dung lượng nhớ này: c 16 Kbit 23 Bộ nhớ bán dẫn bit có mã số 27512 cho biết dung lượng nhớ này: b 64 KB 24 Bộ nhớ bán dẫn bit có mã số 27256 cho biết dung lượng nhớ này: c 32 KB 25 Bộ nhớ bán dẫn bit có mã số 27128 cho biết dung lượng nhớ này: d 16 KB 26 Bộ nhớ bán dẫn bit có mã số 2764 cho biết dung lượng nhớ này: c KB 27 Bộ nhớ bán dẫn bit có mã số 2732 cho biết dung lượng nhớ này: b KB 28 Bộ nhớ bán dẫn bit có mã số 2716 cho biết dung lượng nhớ này: a KB 29 Bộ nhớ bán dẫn bit có mã số 6116 cho biết số chân địa nhớ này: c 11 chân 30 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân địa nhớ này: d 12 chân 31 Bộ nhớ bán dẫn bit có mã số 2764 cho biết số chân địa nhớ này: a 13 chân 32 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân địa nhớ này: b 14 chân 33 Bộ nhớ bán dẫn bit có mã số 61256 cho biết số chân địa nhớ này: c 15 chân 34 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân địa nhớ này: d 16 chân 35 Bộ nhớ bán dẫn bit có mã số 2716 cho biết số chân liệu nhớ này: a chân 36 Bộ nhớ bán dẫn bit có mã số 2732 cho biết số chân liệu nhớ này: b 12 chân 37 Bộ nhớ bán dẫn bit có mã số 61128 cho biết số chân liệu nhớ này: b 14 chân 38 Bộ nhớ bán dẫn bit có mã số 62512 cho biết số chân liệu nhớ này: a 14 chân b 10 chân c chân d 12 chân 39 Trong hệ thống bus máy tính, loại bus bus chiều: a Bus liệu 40 Trong hệ thống bus máy tính, bus địa có chiều di chuyển thông tin địa từ: a Từ CPU đến nhớ thiết bị ngoại vi 41 Trong hệ thống bus máy tính, bus liệu có chiều di chuyển thông tin liệu từ: c Cả hai câu a b 42 Một vi xử lý có 20 đường dây địa Cho biết số lượng vị trí nhớ mà vi xử lý có khả truy xuất: b 1024 K 43 Số lượng đếm/bộ định thời (Timer) có chip vi điều khiển 8051 là: b 44 Dung lượng nhớ liệu có chip 8051 là: d KB 45 Dung lượng nhớ chương trình có chip 8051 là: a 128 byte 46 Chip vi điều khiển 8051 có port xuất nhập liệu: d 47 Dung lượng nhớ chương trình nhớ liệu tối đa mà chip 8051 có khả truy xuất là: b 64 KB 48 Trong chip vi điều khiển 8051, port xuất nhập có hai công dụng là: c P0, P2, P3 49 Trong chip vi điều khiển 8051, port ch? có chức xuất nhập là: b P1 50 Khi port xuất nhập 8051 đóng vai trò port xuất nhập liệu port cần phải có điện trở kéo lên bên ngoài: a P0 51 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte thấp bus liệu đa hợp ( AD0 AD7 ): a P0 52 Khi chip 8051 sử dụng nhớ bên port đóng vai trò bus địa byte cao: c P2 53 Khi chip 8051 sử dụng nhớ bên hay chức đặc biệt port đóng vai trò tín hiệu điều khiển: d P3 54 PSEN tín hiệu điều khiển: a Cho phép truy xuất (đọc) nhớ chương trình bên 55 EA tín hiệu điều khiển: b Cho phép truy xuất (sử dụng) nhớ chương trình bên 56 ALE tín hiệu điều khiển: c Cho phép chốt địa để thực việc giải đa hợp 57 RST tín hiệu điều khiển: d Cho phép thiết lập lại chế độ hoạt động cuả chip 8051 58 WR tín hiệu điều khiển: b Cho phép ghi thông tin vào nhớ liệu 59 RD tín hiệu điều khiển: a Cho phép đọc thông tin từ nhớ liệu 60 Tần số phổ dụng thạch anh sử dụng cho hầu hết chip vi điều khiển họ MCS-51 là: c 12 MHZ 61 Chân PSEN chip 8051 thường đựơc nối với chân nhớ chương trình bên ngoài: d.OE\ 62 Nếu tần số xung clock mạch dao động chip 12 MHZ tần số tín hiệu chân ALE bao nhiêu: c MHZ 63 Khi dùng mạch dao động TTL bên tạo tín hiệu xung clock cho chip 8051 tín hiệu xung clock phải đưa vào chân: c XTAL1 64 Các dãy ghi (bank) chip 8051 nằm trong: c Bộ nhớ liệu bên 65 Không gian nhớ chương trình bên chip 8051 có dung lượng tối đa là: c KB 66 Không gian nhớ liệu bên chip 8051 có dung lượng tối đa là: a 128 byte 67 Trong không gian nhớ liệu bên chip 8051, dãy ghi có địa chỉ: a 00H - 1FH 68 Trong không gian nhớ liệu bên chip 8051, vùng RAM định địa bit có địa chỉ: b 20H - 2FH69 Trong không gian nhớ liệu bên chip 8051, vùng RAM đa chức có địa chỉ: c 30H -7FH 70 Trong không gian nhớ liệu bên chip 8051, ghi chức đặc biệt (SFR) có địa chỉ: d 80H - FFH 71 Khi thực phép nhân số bit với byte cao kết chứa ghi nào? b Thanh ghi B 72 Khi thực phép nhân số bit với byte thấp kết chứa ghi nào? a Thanh ghi A 73 Khi thực phép chia số bit với thương số phép chia chứa ghi nào? c Thanh ghi A 74 Khi thực phép chia số bit với số dư phép chia chứa ghi nào? d Thanh ghi B 75 Khi CPU thực phép tính số học có nhớ chip 8051 đặt cờ lên mức ? a Cờ nhớ CY 76 Để báo bit thấp kết tính toán thuộc khoảng OH - 9H hay thuộc khoảng AH FH chip 8051 sử dụng cờ nào? b Cờ nhớ phụ AC 77 Để báo kết tính toán chứa ghi A hay khác chip 8051 sử dụng cờ nào? c Cờ F0 78 Để báo kết tính toán phép toán số học (phép toán có dấu) có nằm khoảng từ -127 đến +128 hay không chip 8051 sử dụng cờ nào? d Cờ tràn OV 79 Để báo số chữ số ghi A số chẳn hay lẻ chip 8051 sử dụng cờ nào? c Cờ P 80 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? b RS0 = 0, RS1 = 81 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? c RS0 = 1, RS1 = 82 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? d RS0 = 1, RS1 = 83 Để chọn dãy ghi tích cực dãy bit RS0, RS1 phải có giá trị bao nhiêu? a RS0 = 0, RS1 = 84 Đối với chip 8051 vùng nhớ dùng làm ngăn xếp (stack) lưu giữ trong: c Bộ nhớ liệu bên 85 Vùng nhớ dùng làm ngăn xếp (stack) có địa kết thúc là: a 7FH 86 Nếu không khởi động ghi SP vùng nhớ ngăn xếp (stack) có địa bắt đầu là: b 08H 87 Nếu ghi SP có giá trị 5FH vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 5EH 88 Nếu ghi SP có giá trị 21H vùng nhớ ngăn xếp (stack) có địa bắt đầu: a 20H 89 Nếu ghi SP có giá trị 59H vùng nhớ ngăn xếp (stack) có địa bắt đầu: b 58H 90 Nếu người lập trình không khởi động ghi SP 8051 hoạt động tự động nạp vào ghi SP giá trị bao nhiêu? b 08H 91 Thanh ghi DPTR dùng để chứa địa ô nhớ cần truy xuất thuộc nhớ: d RAM 92 Thanh ghi DPTR ghi: c 16 bit 93 Chip 8051 có port xuất nhập liệu dạng song song: d 94 Chân nhận liệu port nối tiếp: b RXD 95 Khi định thời chip 8051 đóng vai trò đếm kiện (Counter) nhận xung nhịp từ chân ? d T0 96 Chân phát liệu port nối tiếp: a TXD 97 Để nhận biết có tín hiệu ngắt từ nguồn bên hay không chip 8051 sử dụng chân nào? c INT0 98 Thanh ghi điều khiển chế độ hoạt động định thời chip 8051: c TMOD 99 Thanh ghi điều khiển trạng thái trình hoạt động định thời chip 8051: d TCON 100 Ở chế độ nguồn giãm (Power down) điện áp chân Vcc chip 8051 volt? a 2V 101 Ở chế độ nghĩ (Idle) điện áp chân Vcc chip 8051 volt? d 5V 102 Nếu thạch anh dao động gắn bên chip 8051 có tần số 12MHz chu kỳ máy dài: d µs 103 Lệnh nhảy số lệnh sau có tầm nhảy đến phải khối 2KB nhớ chương trình: b AJMP 104 Lệnh nhảy số lệnh sau có tầm nhảy đến nơi không gian nhớ chương trình 64KB c LJMP 105 Lệnh nhảy số lệnh sau có tầm nhảy đến 128 byte trước lệnh 127 byte sau lệnh: a SJMP 106 Lệnh số lệnh sau lệnh sai: d DEC DPTR 107 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) khác 0: a JNZ rel 108 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 0: b JZ rel 109 Lệnh nhảy đến địa rel nội dung cờ (cờ zero) 1: a JNZ rel 110 Lệnh nhảy đến địa rel nội dung chứa (thanh ghi A) 0: b JZ rel 111 Lệnh nhảy đến địa rel nội dung cờ nhớ 0: c JNC rel 112 Lệnh nhảy đến địa rel nội dung cờ nhớ khác 0: d JC rel 113 Lệnh số lệnh sau sử dụng kiểu định địa trực tiếp cho toán hạng nguồn: c MOV R0, 00H 114 Lệnh số lệnh sau sử dụng kiểu định địa gián tiếp cho toán hạng nguồn: d MOV 00H, @R0 115 Lệnh số lệnh sau sử dụng kiểu định địa ghi cho toán hạng nguồn: b MOV 00H, R0 116 Lệnh số lệnh sau sử dụng kiểu định địa tức thời cho toán hạng nguồn: a MOV R0, #00H 117 Lệnh số lệnh sau sử dụng kiểu định địa tương đối: a SJMP rel 118 Lệnh số lệnh sau sử dụng kiểu định địa tuyệt đối: b ACALL rel 119 Lệnh số lệnh sau sử dụng kiểu định địa dài: c LCALL rel 120 Lệnh số lệnh sau sử dụng kiểu định địa chỉ số: d MOV A, @A+DPTR 121 Lệnh số lệnh sau lệnh sai: d MOV A, #FF0H 122 Lệnh số lệnh sau lệnh sai: c MOV #255, A 123 Lệnh số lệnh sau lệnh sai: d MOV A, SBUF 124 Lệnh số lệnh sau lệnh sai: b POP DPL 125 Lệnh số lệnh sau thuộc nhóm lệnh số học chip 8051: a INC 126 Lệnh số lệnh sau thuộc nhóm lệnh logic chip 8051: d CPL, SWAP 127 Lệnh số lệnh sau thuộc nhóm lệnh di chuyển liệu chip 8051: c XCH 128 Lệnh số lệnh sau thuộc nhóm lệnh xử lý bit chip 8051: d CPL 129 Lệnh số lệnh sau thuộc nhóm lệnh rẽ nhánh chip 8051:c CJNE 130 Lệnh số lệnh sau lệnh sai: c MOV #0B0H, A 131 Lệnh di chuyển nội dung ghi R0 vào ghi A: b MOV A, R0 132 Lệnh so sánh nội dung ô nhớ 3FH với nội dung ghi A nhảy đến địa rel nội dung chúng không nhau: c CJNE A,3FH, rel 133 Lệnh so sánh nội dung ô nhớ 00H với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel 134 Lệnh giãm nội dung ghi R0 nhảy đến địa rel nội dung ghi R0 khác (ởø chế độ mặc định): b DJNZ R0, rel 135 Lệnh so sánh nội dung ghi R0 với số có giá trị 00H nhảy đến địa rel nội dung chúng không (ởø chế độ mặc định): a CJNE R0, #00H, rel 136 Lệnh cất liệu vào vùng nhớ ngăn xếp (Stack): b PUSH 137 Lệnh lấy liệu từ vùng nhớ ngăn xếp (Stack): a POP 138 Lệnh hoán chuyển nội dung hai nibble (hai nửa bit) ghi A: d SWAP 139 Lệnh di chuyển giá trị 7FH vào ô nhớ có địa 7FH: c MOV 7FH, #7FH 140 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (52H + 12H) a CY = 0, AC = 141 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H + 57H) b CY = 0, AC = 142 Cho biết trạng thái cờ sau chip toán số học (C3H + AAH) c CY = 1, AC = 143 Cho biết trạng thái cờ sau chip toán số học (C5H + B6H) c CY = 1, AC = 144 Cho biết trạng thái cờ sau chip toán số học (00H - 01H) d CY = 1, AC = 145 Cho biết trạng thái cờ sau chip toán số học (83H + 49H) a AC = 0, OV = 146 Cho biết trạng thái cờ sau chip toán số học (B4H + 8BH) b AC = 0, OV = 147 Cho biết trạng thái cờ sau chip toán số học (A7H + 2FH) c AC = 1, OV = 148 Cho biết trạng thái cờ sau chip toán số học (25H + 7DH) d AC = 1, OV = 149 Cho biết trạng thái cờ sau chip toán số học (78H + 87H) a AC = 0, P = 150 Cho biết trạng thái cờ sau chip toán số học (AAH + BDH) d AC = 1, P = 151 Cho biết trạng thái cờ sau chip toán số học (FFH + 01H) c AC = 1, P = 152 Cho biết trạng thái cờ sau chip toán số học (56H + AAH) c AC = 1, P = 153 Cho biết trạng thái cờ sau chip toán số học (22H + B5H) a OV = 0, CY = 154 Cho biết trạng thái cờ sau chip toán số học (F7H + C5H) b OV = 0, CY = 155 Cho biết trạng thái cờ sau chip toán số học (5FH + 5BH) c OV = 1, CY = 156 Cho biết trạng thái cờ sau chip toán số học (C3H + AAH) d OV = 1, CY = 157 Cho biết trạng thái cờ sau chip toán số học (53H+12H) a CY = 0, AC = 158 Cho biết trạng thái cờ sau chip toán số học (92H+89H) c CY = 1, AC = 159 Cho biết trạng thái cờ sau chip toán số học (12H+25H) a CY = 0, AC = 160 Cho biết trạng thái cờ sau chip toán số học (24H-89H) d CY = 1, AC = 161 Cho biết trạng thái cờ sau chip toán số học (12H+ACH) a CY = 0, OV = 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 162 Cho biết trạng thái cờ sau chip toán số học (56H+6FH) b CY = 0, OV = 163 Cho biết trạng thái cờ sau chip toán số học (89H-FEH) b CY = 0, OV = 164 Cho biết trạng thái cờ sau chip toán số học (1FH+CDH) a CY = 0, OV = 165 Cho biết trạng thái cờ sau chip toán số học (FFH+01H) d CY = 1, AC = 166 Cho biết trạng thái cờ sau chip toán số học (56H+9FH) b CY = 0, AC = 167 Cho biết trạng thái cờ sau chip toán số học (4DH+B3H) d CY = 1, AC = 168 Cho biết trạng thái cờ sau chip toán số học (92H+6EH) d CY = 1, AC = 169 Cho biết trạng thái cờ sau chip toán số học (ADH+45H) b CY = 0, P = 170 Cho biết trạng thái cờ sau chip toán số học (56H-DAH) d CY = 1, P = 171 Cho biết trạng thái cờ sau chip toán số học (69H-96H) c CY = 1, P = 172 Cho biết trạng thái cờ sau chip toán số học (12H+FEH) d CY = 1, P = 173 Cho biết trạng thái cờ sau chip toán số học (12H-65H) c AC = 1, OV = 174 Cho biết trạng thái cờ sau chip toán số học (65H+99H) a AC = 0, OV = 175 Cho biết trạng thái cờ sau chip toán số học (77H+98H) a AC = 0, OV = 176 Cho biết trạng thái cờ sau chip toán số học (92H+89H) b AC = 0, OV = 177 Cho biết trạng thái cờ sau chip toán số học (35H-56H) d AC = 1, P = 178 Cho biết trạng thái cờ sau chip toán số học (65H+01H) a AC = 0, P = 179 Cho biết trạng thái cờ sau chip toán số học (12H+55H) b AC = 0, P = 180 Cho biết trạng thái cờ sau chip toán số học (02H-89H) d AC = 1, P = 181 Cho biết trạng thái cờ sau chip toán số học (23H+56H) a AC = 0, OV = 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 8051 thực phép 182 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+89H) a AC = 0, OV = 183 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (13H+45H) a AC = 0, OV = 184 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (54H+89H) a AC = 0, CY = 185 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (ADH-8FH) b OV = 0, AC = 186 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (89H+CBH) d OV = 1, AC = 187 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (94H+89H) c OV = 1, AC = 188 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H+89H) a OV = 0, CY = 189 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (DFH-54H) a OV = 0, P = 190 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (68H-DEH) d OV = 1, P = 191 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (12H+45H) a OV = 0, P = 192 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (21H-68H) b OV = 0, P = 193 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (BCH+AAH) c CY = 1, P = 194 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (CDH-98H) a CY = 0, P = 195 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (65H-DCH) d CY = 1, P = 196 Cho biết trạng thái cờ sau chip 8051 thực phép toán số học (FFH+01H) c CY = 1, P = 197 Khả fanout port 1, chip 8051 là: c tải TTL 198 Khả fanout port chip 8051 là: d tải TTL 199 Các cờ dùng để thị tình trạng nhớ CPU: d Cờ TFO, TF1 200 Công dụng ghi SP: a Chứa địa liệu đỉnh ngăn xếp 201 Phương pháp xác định hình thức truy xuất toán hạng gọi là: b Địa assembler 202 Một lệnh đầy đủ ngôn ngữ assembly gồm phần (xếp theo thứ tự): d Nhãn lệnh, mã lệnh, toán hạng ghi 203 Trình biên dịch cho ngôn ngữ Assembler có chức năng: d Cả hai câu a b 204 Cho biết cỡ nhớ gọi địa vi xử lý với 12 đường địa chỉ: c 4KB 205 Cho biết cỡ nhớ gọi địa vi xử lý với 16 đường địa chỉ: a 64KB 206 Cho biết cỡ nhớ gọi địa vi xử lý với 20 đường địa chỉ: b 1MB 207 Cho biết cỡ nhớ gọi địa vi xử lý với 18 đường địa chỉ: d 256KB 208 Các cờ dùng để thị tình trạng tràn ghi A là: b Cờ tràn OF 209 Chức ghi PSW: a Dùng để lưu giữ thông tin trạng thái hoạt động ALU 210 Đối với chip 8051, reset việc thi hành chương trình bắt đầu địa chỉ: a 0000H 211 Nếu dùng thiết bị ngoại vi có dung lượng là8 KB cần phải truy xuất đường địa chỉ: c A0 A12 212 Nếu dùng thiết bị ngoại vi có dung lượng là4 KB cần phải truy xuất đường địa chỉ: b A0 A11 213 Nếu dùng thiết bị ngoại vi có dung lượng là2 KB cần phải truy xuất đường địa chỉ: a A0 A10 214 Nếu dùng thiết bị ngoại vi có dung lượng là16 KB cần phải truy xuất đường địa chỉ: d A0 A13 215 Công dụng trỏ lệnh là: c Trỏ vào địa nhớ 216 Kiểu định địa chip 8051, toán hạng ghi Rn gọi là: b Địa ghi 217 Lệnh sau MOV@DPTR, A sử dụng mode địa chỉ: a Địa gián tiếp nhớ 218 Lệnh assembly 8051 "INC A" cộng thêm vào: a Thanh ghi tích luỹ A 219 Lệnh assembly 8051 "MOV A, B" sẽ: d Sao chép nội dung ghi B vào ghi A 220 Lệnh assembly 8051 dùng để copy nội dung ô nhớ có địa 85H vào ghi A c MOV A, 85H 221 Lệnh assembly 8051 "MOV DPTR, #1000H" sẽ: b Nạp giá trị 10H vào ghi DPH 00H vào ghi DPL 222 Lệnh đọc nhớ liệu ngoài: a MOVX A, @DPTR 223 Lệnh ghi nhớ liệu ngoài: b MOVX @DPTR, A 224 Các đường tín hiệu dùng để xác định vị trí ô nhớ: d A0 A15 225 Các đường tính hiệu sau chip 8051 loại multiplex:d Cả hai câu a c 226 Để đặt bit 67H (làm cho bit 67H nhận giá trị 1) ta dùng lệnh: a SETB 67H 227 Bộ nhớ RAM chip 8051 gồm có: (RAM đa chức năng, Các dãy ghi, RAM định địa bit) d Cả ba câu a, b, c 228 Lệnh MOV A, #0H làm cho cờ: b AC = 229 Các tín hiệu vào mạch giải mã địa gồm có: b Các đường P0, P2 230 Trong mode địa tức thời có toán hạng giá trị liệu nằm ở:a Toán hạng thứ 231 Chương trình là: d Cả hai câu a c 232 Các cờ dùng để thị tình tràn Timer là: d Cờ TFO, TF1 233 Lệnh MOV A, B dùng: a Mode địa ghi 234 Mạch giải mã địa là: c Mạch tạo xung chọn chip (CS), xác định vùng địa nhớ hay ngoại vi hệ vi xử lý 235 Vi điều khiển 8051 có port xuất nhập sau: a P0, P1, P2, P3 279 Khi lập trình cho ROM bên chip 8051, nguồn điện Vpp cung cấp là:a Vpp = 5V 354 Để khởi động trỏ ngăn xếp (SP) bắt đầu địa 49H ta dùng lệnh: c MOV SP, #48H 355 Cho đoạn mã Assembler sau: MOV A, #76H MOV DPTR, #1050H MOVX @DPTR,A Kết quả: a Ô nhớ địa 1050H chứa 76H b Thanh ghi DPH chứa 10H c Thanh ghi DPL chứa 50H d Tất câu (Dap an) 378 Trong lệnh sau lệnh không hợp lệ: d DEC DPTR 382 Khi thực lệnh CJNE A, #40H, rel cờ nhớ C = nếu: a Giá trị ghi A lớn 40H 383 Khi thực lệnh CJNE A, #40H, rel cờ nhớ C = nếu: c Giá trị ghi A nhỏ 40H 384 Khi thực lệnh CJNE A, 40H, rel cờ nhớ C = nếu: a Giá trị ô nhớ 40H nhỏ giá trị ghi A 385 Khi thực lệnh CJNE A, 40H, rel cờ nhớ C = nếu: c Giá trị ô nhớ 40H lớn giá trị ghi A 393 Số Timer số mode hoạt động 8051/8031 là: b 2, 394 Nguồn xung nhịp cho Timer xung vuông có tần số tần số dao động thạchb 1/12 395 Người ta sử dụng Timer để: d Cả 396 Chế độ Timer tự động nạp lại chế độ: c (8bit) 397 Chế độ Timer 16 bit chế độ: b 398 Khi lập trình định với khoảng thời gian từ 256 65536 µs (giả sử dùng thạch anh 12MHz) ta dùng kỹ thuật: c Timer 16 bit 399 Khi lập trình định với khoảng thời gian từ 10 256µs (giả sử dùng thạch anh 12Mhz) ta dùng kỹ thuật: b Timer bit tự động nạp lại giá trị đầu 400 Khi lập trình định với khoảng thời gian nhỏ 10µs (giả sử dùng thạch anh 12Mhz) ta dùng kỹ thuật: a Điều chỉnh phần mềm 401 Khi lập trình định với khoảng thời gian lớn 65536µs (giả sử dùng thạch anh 12Mhz) ta dùng kỹ thuật: d Timer 16 bit kết hợp với vòng lặp 402 Cờ báo tràn Timer (TF) set lên số đếm từ: d FFFFH 0000H 403 Bit điều khiển chạy/dừng Timer bit: a TR1 404 Khi ta chọn mode hoạt động mode ta cần thiết lập hai bit M1M0 có giá trị: b 01 405 Khi ta chọn mode hoạt động mode ta cần thiết lập hai bit M1M0 có giá trị: a 00 406 Khi ta chọn mode hoạt động mode ta cần thiết lập hai bit M1M0 có giá trị: d 11 407 Khi ta chọn mode hoạt động mode ta cần thiết lập hai bit M1M0 có giá trị: c 10 408 Khi ta muốn sử dụng Timer mode ta cần khởi động ghi TMOD: a MOV TMOD, #02H 409 Khi ta muốn sử dụng Timer mode ta cần khởi động ghi TMOD: d MOV TMOD, #10H 410 Khi bit mở cổng GATE xóa Timer nhận xung nhịp: a Bên chip 411 Khi sử dụng Timer để đếm kiện, ta cần thiết lập bit: b C/T = 412 Khi sử dụng Timer để định thì, ta cần thiết lập bit: a C/T = 413 Khi sử dụng Timer để điều khiển Timer chạy, ta cần thiết lập bit: d TR = 414 Khi sử dụng Timer để điều khiển Timer dừng, ta cần thiết lập bit: c TR = [...]... CX=1000H Câu 6 Các lệnh truyền dữ liệu với vào ra (IN và OUT) và các lệnh truyền dữ liệu với bộ nhớ: A) Có tín hiệu điều khiển khác nhau và số bit địa chỉ cung cấp khác nhau B) Có tín hiệu điều khiển giống nhau, số bit địa chỉ cung cấp khác nhau C) Có tín hiệu điều khiển khác nhau và số bít địa chỉ cung cấp giống nhau D) Có tín hiệu điều khiển giống nhau, số bit địa chỉ cung cấp giống nhau Câu 7 Giả... nhiêu chu kỳ máy truy xuất bộ nhớ và vào ra A) 1 B) 2 C) 3 D) 4 Câu 20 Khi đọc bộ nhớ CPU thực hiện các công vi c A) Cấp địa chỉ, cấp tín hiệu điều khiển đọc bộ nhớ, nhận dữ liệu B) Cấp địa chỉ, cấp dữ liệu, cấp tín hiệu điều khiển đọc bộ nhớ C) Cấp địa chỉ, nhận tín hiệu điều khiển ghi bộ nhớ, nhận dữ liệu D) Nhận địa chỉ, nhận dữ liệu, cấp tín hiệu yêu cầu đọc bộ nhớ Câu 21 Khi xảy ra ngắt CPU 8086... được CPU đọc vào sẽ được chứa tại bộ phận nào trong CPU A) Thanh ghi PC B) Thanh ghi IR C) Đơn vị giải mã lệnh và điều khiển D) ALU Câu 27 Nhiệm vụ của CPU là: A) Điều hành hoạt động của toàn hệ thống theo ý định của người sử dụng thông qua chương trình điều khiển B) Thi hành chương trình theo vòng kín gọi là chu kỳ lệnh C) Giao tiếp với các thiết bị xuất nhập D) Cả hai câu a và b đều đúng Câu 28 Mã BCD... thích, lệnh, các toán hạng D) Nhãn, các toán hạng, lệnh, chú thích Câu 34 Các lệnh nào sau đây là các lệnh chỉ dẫn hợp dịch A) Model, Stack , Data, Code B) equ, segment, public, extrn, include C) db, dd, dw, dt D) Tất cả các lệnh trên đều là chỉ thị hợp dịch Câu 35 các chuỗi ký tự sau, chuỗi nào có thể làm nhãn đúng trong dòng lệnh hợp ngữ? A) ANH mailto:@49N: B) @49N: C) 1NH: D) N KH: Câu 36 Các khai... D) AX và BX AX và CX AX và DX AX và DI Câu 14 Thanh ghi nào giữ địa chỉ đoạn khi CPU 8086 truy cập vùng nhớ lệnh ? A) CS B) DS C) ES D) SS B Câu 15 Các thanh ghi nào giữ địa chỉ Offset khi 8086 truy cập vùng nhớ ngăn xếp? A) BP và SP B) Chỉ có SP C) BX và SP D) Chỉ có BP Câu 16 CPU 8086 có bao nhiêu cờ trạng thái? A) 6 B) 7 C) 8 D) 9 Câu 17 Cờ nhớ (CF) của CPU 8086 được lập lên 1 khi: A) Kết quả các. .. Thay 4 bit thấp bằng 0H Câu 29 Mã bù 2 của 1 số nhị phân được tạo ra bằng cách: A) Đảo trạng thái tất cả các bit của số nhị phân B) Cộng thêm 1 vào mã bù 1 C) Cộng thêm 2 vào mã bù 1 D) Lấy bù 1 trừ đi 1 Câu 30 Mã bù 1 của 1 số nhị phân được tạo ra bằng cách: A) Đảo trạng thái tất cả các bit của số nhị phân B) Cộng thêm 1 vào mã bù 1 C) Cộng thêm 2 vào mã bù 1 D) Lấy bù 1 trừ đi 1 Câu 31 Giao tiếp song... tốc độ truyền chậm, khoảng cách truyền gần B) Truyền từng bit, tốc độ truyền chậm, khoảng cách truyền xa C) Truyền từng bit, tốc độ truyền nhanh, khoảng cách truyền gần D) Truyền từng bit, tốc độ truyền nhanh, khoảng cách truyền xa Câu 33 Thứ tự các thành phần trong dòng lệnh trong chương trình hợp ngữ từ trái qua sẽ là: A) Nhãn, lệnh, các toán hạng, chú thích B) Nhãn, các toán hạng, lệnh, chú thích... phép tính bằng 0 B) Kết quả các phép tính tràn khỏi dung lượng chứa của toán hạng đích C) Kết quả các phép tính khác không D) Kết quả phép tính không vượt quá dung lượng chứa của toán hạng đích Câu 18 Cờ zero (ZF) của CPU 8086 được lập lên 1 khi: A) Kết quả các phép tính bằng 0 B) Kết quả các phép tính lớn hơn 0 C) Kết quả các phép tính khác không D) Kết quả phép tính nhỏ hơn 0 Câu 19 CPU có bao nhiêu... thanh ghi đa năng vào đỉnh ngăn xếp B) Lưu giá trị trong các thanh ghi đoạn vào đỉnh ngăn xếp C) Lưu giá trị trong các thanh ghi CS, IP và thanh ghi cờ vào đỉnh ngăn xếp D) Lưu giá trị trong các thanh ghi chỉ số vào đỉnh ngăn xếp Câu 25 Trong hệ thống 8086 sau khi lấy dữ liệu từ ngăn xếp thanh ghi con trỏ ngăn xếp sẽ: A) Tự động tăng B) Tự động giảm C) Không thay đổi D) Xoá về 0 Câu 26 Mã lệnh từ bộ... nhau Câu 11 Đơn vị nào quản lý vi c nhập xuất, địa chỉ, lấy lệnh, ghi đọc bộ nhớ ? A) EU B) CPU C) BIU D) CU Câu 12 Cờ nhớ được ký hiệu là : A) B) C) D) CF PF AF ZF Câu 13 Cờ chẵn lẻ được ký hiệu là : A) CF B) PF C) AF D) ZF Câu 14 Cờ nhớ phụ được ký hiệu là : A) CF B) PF C) AF D) ZF Câu 15 Cờ không được ký hiệu là : A) CF B) PF C) AF D) ZF Câu 16 Cờ dấu được ký hiệu là : A) SF B) IF C) DF D) OF Câu

Ngày đăng: 02/05/2016, 15:05

TỪ KHÓA LIÊN QUAN

w