Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống
1
/ 31 trang
THÔNG TIN TÀI LIỆU
Thông tin cơ bản
Định dạng
Số trang
31
Dung lượng
1,62 MB
Nội dung
TRƯỜNG ĐẠI HỌC KỸ THUẬT CÔNG NGHIỆP KHOA ĐIỆN TỬ Bộ môn: Kỹ thuật điện tử ĐÁP ÁN NGÂN HÀNG CÂU HỎI THI KẾT THÚC HỌC PHẦN HỌC PHẦN: KỸ THUẬT ĐIỆN TỬ 3a (3 TÍN CHỈ) DÙNG CHO ĐÀO TẠO BẬC ĐẠI HỌC THEO HỌC CHẾ TÍN CHỈ CHO NGÀNH KHOA ĐIỆN TỬ THÁI NGUYÊN - 8/2007 TRƯỜNG ĐẠI HỌC KỸ THUẬT CƠNG NGHIỆP KHOA ĐIỆN TỬ Bộ mơn: Kỹ thuật điện tử CỘNG HÒA XÃ HỘI CHỦ NGHĨA VIỆT NAM ĐỘC LẬP – TỰ DO – HẠNH PHÚC Thái Nguyên, ngày 20 tháng năm 2007 ĐÁP ÁN NGÂN HÀNG CÂU HỎI THI KỸ THUẬT ĐIỆN TỬ 3a Sử dụng cho hệ đại học theo chuyên ngành: Tin học, Điều khiển tự động, Kỹ thuật điện tử, Điện tử viễn thông NỘI DUNG ĐÁNH GIÁ THI KẾT THÚC HỌC PHẦN: Sinh viên nắm kiến thức điện tử số: Cơ sở đại số lôgic Các cổng logic bản, thông dụng Các mạch Trigơ Các đếm, mã hoá, giải mã, ghi, chuyển đổi tín hiệu nhớ PHƯƠNG PHÁP ĐÁNH GIÁ Thi kết thúc học phần thi viết với thời lượng 90 phút, chấm điểm theo thang điểm 10 NGUYÊN TẮC TỔ HỢP ĐỀ THI Mỗi đề thi có câu hỏi Mỗi đề thi tổ hợp từ câu hỏi lý thuyết (Phần: 4.1) câu hỏi tập (Phần: 4.2; 4.3) ĐÁP ÁN NGÂN HÀNG CÂU HỎI 4.1 CÂU HỎI LOẠI (3 ĐIỂM) Câu Các phép toán, quy tắc, định luật, định lý đại số lơgíc? Trả lời - Các phép tốn: + Phép nhân (và) - kí hiệu AND + Phép cộng (hoặc) - kí hiệu OR + Phép phủ định (đảo) - kí hiệu NOT - Các quy tắc: - Các định luật, định lý + Tồn phần tử trung tính cho phép "nhân", phép "cộng" + Hoán vị + Kết hợp + Phân phối + Khơng có hệ số, khơng có mũ + Định lý Demogran Câu Các phương pháp biểu diễn hàm lơgíc? Trả lời - Biểu đồ Ven - Bảng thật, bảng trạng thái - Bìa Cácnơ Câu Trình bày ngun tắc tối giản hố hàm lơgic phương pháp bìa Các nơ? Cho ví dụ minh hoạ? Trả lời - Cấu tạo - Nguyên tắc tối giản hàm logic bìa nơ + Cách nhóm + Cách loại biến + Các lưu ý cần thiết + Cho ví dụ minh hoạ Câu Các hệ thống số đếm thường sử dụng kỹ thuật số? Trả lời - Hệ thập phân (Decimal Number System) + Cấu tạo + Tính chất + Khả thao tác tốn học - Hệ nhị phân (Binary number System) + Cấu tạo + Tính chất + Khả thao tác tốn học - Hệ số 16 (Hexa Decimal System) + Cấu tạo + Tính chất + Khả thao tác tốn học - Hệ BCD: (Hệ - 10) + Cấu tạo + Tính chất + Khả thao tác tốn học Câu Phần tử lôgic “Phủ định”- NOT: Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử NOT Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử NOT Câu Phần tử lôgic “Và”-AND: Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử AND Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử AND Câu Phần tử lôgic “Hoặc”- OR: Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử OR Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử OR Câu Phần tử lôgic “Và -phủ định”- NAND: Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử NAND Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử NAND Câu Phần tử lôgic “Hoặc - phủ định”- NOR: Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử NOR Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử NOR Câu 10 Phần tử lôgic tương đương (cùng dấu): Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử dấu Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử dấu Câu 11 Phần tử khác dấu (cộng môđun 2): Định nghĩa, hàm lôgic, ký hiệu, bảng trạng thái, giản đồ thời gian, mạch điện thực phần tử khác dấu Trả lời -Định nghĩa - Hàm lôgic - Ký hiệu - Bảng trạng thái - Giản đồ thời gian - Mạch điện thực phần tử khác dấu Câu 12 Trigơ (Flip-Flop) gì? Đặc điểm Trigơ? Trả lời - Định nghĩa Trigơ - Các đặc điểm Trigơ Câu 13 Trigơ R-S không đồng bộ: Sơ đồ mô phỏng, nguyên lý làm việc, bảng trạng thái, bảng kích, phương trình đặc tính Trả lời - Sơ đồ mơ - Nguyên lý làm việc - Bảng trạng thái - Bảng kích - Phương trình đặc tính Câu 14 Trình bày Trigơ J-K: Sơ đồ mơ phỏng, ngun lý làm việc, bảng trạng thái, bảng kích, phương trình đặc tính Trả lời - Sơ đồ mơ - Nguyên lý làm việc - Bảng trạng thái - Bảng kích - Phương trình đặc tính Câu 15 Trình bày Trigơ T: Sơ đồ mô phỏng, nguyên lý làm việc, bảng trạng thái, bảng kích, phương trình đặc tính Trả lời - Sơ đồ mô - Nguyên lý làm việc - Bảng trạng thái - Bảng kích - Phương trình đặc tính Câu 16 Trình bày Trigơ D: Sơ đồ mô phỏng, nguyên lý làm việc, bảng trạng thái, bảng kích, phương trình đặc tính Trả lời - Sơ đồ mô - Nguyên lý làm việc - Bảng trạng thái - Bảng kích - Phương trình đặc tính Câu 17 Chức năng, chất mạch chuyển đổi tín hiệu tương tự - số (ADC)? Cho ví dụ minh hoạ? Trả lời - Chức - Bản chất mạch chuyển đổi tín hiệu tương tự - số (ADC) - Lấy ví dụ minh họa Câu 18 Chức năng, chất mạch chuyển đổi tín hiệu số - tương tự (DAC)? Cho ví dụ minh hoạ? Trả lời - Chức - Bản chất mạch chuyển đổi tín hiệu tương tự - số (ADC) - Lấy ví dụ minh họa 4.2 CÂU HỎI BÀI TẬP LOẠI (3 ĐIỂM) Câu Cho mạch lơgic có cấu trúc hình a) b) với đầu vào có biến lôgic x1 x2 tác động, đầu nhận hàm lôgic F1 F2 a) Hãy tìm biểu thức F1 F2 x x dạng đầy đủ b) Biến đổi biểu thức tìm F1 câu a) dạng tối giản theo cách: dạng tổng tích biến dạng y y tích tổng biến, qua chứng b) Hình Q0 minh F1 = F2 c) Tìm cấu trúc tương đương với cấu trúc hình sử dụng loại phần tử NAND (hoặc loại phần tử NOR) có đầu vào Trả lời a) Hãy tìm biểu thức F1 F2 dạng đầy đủ - F1 = ( x + y )( x + y ) - F2 = ( x y ) + ( x y ) b) Biến đổi biểu thức tìm câu a) dạng tối giản theo cách: dạng tổng tích biến dạng tích tổng biến, qua chứng minh F1 = F2 - F1 = ( x + y )( x + y ) = x x + x y + x y + y y = x y + x y = F2 (điều phải chứng minh) c) Tìm cấu trúc tương đương với cấu trúc hình sử dụng loại phần tử NAND (hoặc loại phần tử NOR) có đầu vào - F2 = ( x y ) + ( x y ) = ( x y ) ( x y ) - F1 = ( x + y )( x + y ) = ( x + y ) + ( x + y ) Cấu trúc tương đương : x x y y F Câu Một hàm lơgic biến F(x 1,x2,x3) gồm có số hạng, dạng đầy đủ có biểu thức sau: F ( x1 , x2 , x3 ) = x1.x2 x3 + x1.x2 x3 + x1.x2 x3 + x1.x2 x3 + x1.x2 x3 + x1.x2 x3 a) b) c) Hãy thiết lập bảng trạng thái viết bìa nơ cho hàm F Tìm biểu thức tối giản F nhờ quy tắc Cácnô Xây dựng cấu trúc thực F từ phần tử NOR có đầu vào F2 Trả lời a) Hãy thiết lập bảng trạng thái viết bìa nơ cho hàm F - Thiết lập bảng trạng thái : x1 X2 X3 F 0 0 1 1 1 0 1 1 1 1 1 - Bìa Cácnơ F xx x1 000111100110111 101 b) Tìm biểu thức tối giản F nhờ quy tắc Cácnô F = x + x3 c) Xây dựng cấu trúc thực F từ phần tử NOR có đầu vào F = x + x3 = x + x3 x2 x2 x3 x3 F Câu Cho mạch lôgic tổ x hợp có cấu trúc hình a) b) với biến đầu vào ký hiệu x y để tổng hợp hàm y trạng thái F1 F2 tương ứng a) Viết biểu thức lôgic đầy đủ a) hàm F1 F2 b) CMR tối giản F1 F2 ta có F1 = F2 x F2 F1 y Hình b) c) Tìm dạng cấu trúc thứ tương đương với cấu trúc hình a) để thực hàm F từ phần tử NAND đầu vào Tương tự tìm cấu trúc gồm phần tử NOR tương đương với hình b) để thực hàm F2 Trả lời a) Viết biểu thức lôgic đầy đủ hàm F1 F2 - F1 = ( x y ) + ( x y ) - F2 = ( x + y )( xy ) b) CMR tối giản F1 F2 ta có F1 = F2 - F2 = ( x + y )( xy ) = ( x + y )( x + y ) = x x + x y + x y + y y = x y + x y = F1 (điều phải CM) c) Tìm dạng cấu trúc thứ tương đương với cấu trúc hình a) để thực hàm F1 từ phần tử NAND đầu vào Tương tự tìm cấu trúc gồm phần tử NOR tương đương với hình b) để thực hàm F2 - F1 = ( x y ) + ( x y ) = ( x y ) + ( x y ) = ( x y )( x y ) - F2 = ( x + y )( xy ) = ( x + y )( x + y ) = ( x + y )( x + y ) = ( x + y ) + ( x + y ) x x y y F1 F2 Câu Cho cấu trúc hình a) b) dùng để thực hàm lôgic G G2 với biến lôgic đầu vào A B A A a) Thiết lập biểu thức lôgic G1 G2 G2 b) Đơn giản biểu thức thu tìm G1 mối quan hệ G1 G2 B c) Tìm cấu trúc tương đương với cấu B trúc thực hàm G1 (hoặc a) b) Hình G2) phần tử NAND (hoặc NOR) có đầu vào Trả lời a) Viết biểu thức lôgic đầy đủ hàm F1 F2 - G1 = ( AB) + ( AB) - G2 = ( A + B)( AB) b) Đơn giản biểu thức thu tìm mối quan hệ G1 G2 - G2 = ( A + B)( AB) = ( A + B)( A + B) = A A + AB + AB + B B = AB + AB = G1 c) Tìm cấu trúc tương đương với cấu trúc thực hàm G (hoặc G2) phần tử NAND (hoặc NOR) có đầu vào - G1 = ( AB) + ( AB) = ( AB) ( AB) A A B B G Câu Cho hàm lơgic biến có biểu thức sau: F ( x1 , x2 , x3 ) = x1.x2 x3 + x1.x3 + x2 x3 a) Hãy thiết lập bảng trạng thái F, từ xây dựng bìa Cácnơ F b) Tối giản hoá hàm F quy tắc Cácnô c) Xây dựng mạch lôgic thực hàm F dùng phần tử NAND có đầu vào Trả lời a) Hãy thiết lập bảng trạng thái viết bìa nơ cho hàm F - Thiết lập bảng trạng thái : F ( x1 , x , x3 ) = x1 x x3 + x1 x3 + x x3 = = x1 x x3 + x1 ( x + x ).x3 + ( x1 + x1 ) x x3 = x1 x x3 + x1 x x3 + x1 x x3 + x1 x x3 + x1 x x3 x1 x2 x3 F 0 0 0 0 1 1 0 1 1 1 1 1 - Bìa Cácnơ F xx x1 000111100000111 101 10 J0 Q Q Q2 00001111001 K0 Q2 000111100-11-1xxx 110xxx K0 = J = Q2 Quan hệ hàm với biến vào mạch hồi tiếp sau: J = Q2 K0 = J = Q0 K = Q0 J = Q1 Q0 K2 = Từ quan hệ ta đưa sơ đồ nguyên lý đếm nhị phân đồng bit môđun dùng trigơ vạn J, K hình vẽ sau: Q0 J0 +5V Q0 C K0 Q1 J1 J2 Q1 C Q0 Q2 +5V Q1 K1 Q2 C K2 Q2 Clock Câu Thiết kế đếm nhị phân thuận môđun dùng trigơ T Trả lời * Trigơ T đồng : Q T TnQn+10Qn1 Qn+1 Qn Trig¬ T Tn QnQn+1Tn00001110111 0110 C * Số trigơ sử dụng xây dựng đếm : ( Số trạng thái dư : ) b) * Giản a) thời gian, bảng trạng thái : đồ Q0 c) 17 d) C t t t t Q0 Q1 Q2 Hình 2: Giản đồ thời gian đếm mođun * Đồ hình chuyển đổi trạng thái đếm Q2 Q1 Q0 0 Q2 Q2 0 Q1 Q0 0 Q2 Q1 Q0 Q2 1 Q1 Q0 Q2 Q1 Q0 Q2 Q1 Q0 Q1 Q0 Q2 1 Q1 Q0 1 Hình 3: Đồ hình chuyển đổi trạng thái đếm bit môđun * Bảng trạng thái tổng thể Trạng thái trigơ đếm Xun g Q2 Hiện Q1 Tiếp theo Q’2 Q’1 Q’0 Q0 Trạng thái hàm đầu vào kích T2 T1 đếm 0 0 0 0 1 0 1 0 1 0 1 0 1 0 0 Hình 4: Bảng trạng thái minh hoạ trình làm việc đếm nhị phân mô đun xây dựng từ trigơ đếm T * Xác định hàm đầu vào kích T0 T2 T1 QQ Q2 00 01 11 10 11110xxx QQ Q2 00 01 11 10 01100xXx 1 1 01 11 10 11110xxx 18 T0 = 12 QQ Q2 00 T0 T1 = Q0 T2 = Q2.11 + Q1.Q0 * Xây dựng đếm nhị phân đồng dùng trigơ đếm T Q0 Q2 Q1 T0 Q0 T1 Q1 T2 Q2 C0 10 C1 11 C2 12 Xung nhịp C Hình 5: Sơ đồ nguyên lý đếm bit mô đun dùng trigơ T Câu Thiết kế đếm nhị phân thuận môđun dùng trigơ R-S Trả lời Hoạt động trigơ R-S tuân theo bảng trạng thái hình vẽ R Rn Trigơ R-S S Q 1 Qn x Qn Rn, Sn Qn Qn+1 Hình b: Bảng trạng thái Hình a: Sơ đồ mô Qn+1 Sn 0 1 Q 00 01 11 0 x 1 x Rn Sn 0 1 10 Qn+1 1 0 - C Hình c: Bảng chuyển tiếp Hình d: Bảng đầu vào kích t * Số trigơ sử dụng xây dựng đếm : ( Số trạng thái dư : ) Q * Giản đồ thời gian, bảng trạng thái : t Q1 t Q2 19 Hình 2: Giản đồ thời gian đếm mođun t ` * Đồ hình chuyển đổi trạng thái đếm Q2 Q1 Q0 Q2 Q1 Q0 Q2 Q1 Q0 Q2 0 0 1 0 Hình 1: a) Mạch mô phỏng; b) Bảng Q Q2 trạng Q0 Q2 Q1 Q0 Q2 Q1 Q0 Q2 thái; 0 c) 1 1 Bảng chuyển tiếp; d) Bảng Hình 3: Đồ hình chuyển đổi trạng thái đếm bit môđun đầu vào kích Q1 Q0 Q1 Q0 1 * Thành lập bảng trạng thái tổng thể X Đ Trạng thái Trigơ đếm Hiện Q2 Q1 Q0 0 0 1 0 1 0 Q’2 0 Tiếp theo Q’1 Q’0 1 1 0 0 Trạng thái hàm đầu vào kích Trigơ R2 _ _ _ S2 0 R1 S _ 0 _ 0 R0 1 - Hình 7: Bảng trạng thái minh hoạ trình làm việc đếm nhị phân mô đun xây dựng từ trigơ R – S * Xác định hàm đầu vào kích R2 Q Q Q2 000111100 0- S2 Q Q Q2 000111100001010 xxx 11xxx R2 = Q2 20 S = Q1 Q0 S0 1 0 R1 Q Q Q2 000111100-0101- S1 Q Q Q2 000111100010-0- xxx xxx R1 = Q1Q0 S1 = Q1 Q0 R0 Q Q Q2 00011110001101- S0 Q2 xxx R0 = Q0 000111100100110 xxx S0 = Q2 Q0 Quan hệ hàm với biến vào mạch hồi tiếp sau: R = Q2 S = Q1 Q0 R1 = Q1Q0 S1 = Q1 Q0 R0 = Q0 S0 = Q2 Q0 * Xây dựng đếm nhị phân đồng dùng trigơ đếm R-S Q0 R0 Q1 R1 Q0 C Q1 C Q0 S0 D S1 Q2 R2 C Q1 Q S2 C 0 C Q Câu Thiết kế đếm nhị phân thuận môđun dùng trigơ D Clock Q2 Trigơ D Q2 Dn Qn+1 1 Qn Qn Trả lời Hình a: sơ đồ trigơ D tuân theo bảng Hình b: bảng trạng Hoạt động củamô trigơ D trạng thái hình vẽ thái trigơ D * Trigơ trễ D ( Delay) Q n+1 C, Dn Qn Qn 00 01 11 10 0 1 1 Hình c: Bảng chuyển tiếp 21 Qn+1 C D 0 1 1 1 - Hình d: Bảng đầu vào kích * Số trigơ sử dụng xây dựng đếm : ( Số trạng thái dư : ) * Giản đồ thời gian, bảng trạng thái : C t t t t Q0 Q1 Q2 Hình 2: Giản đồ thời gian đếm mođun ` * Đồ hình chuyển đổi trạng thái đếm Q2 Q1 Q0 Q2 Q1 Q0 Q2 Q1 Q0 Q2 Q1 Q0 0 0 1 0 1 Hình 1: a) Mạch mô phỏng; b) Bảng Q Q2 trạng Q0 Q2 Q1 Q0 Q2 Q1 Q0 Q2 Q1 Q0 thái; 0 c) 1 1 1 Bảng chuyển tiếp; Hình 3: Đồ hình chuyển đổi trạng thái đếm bit môđun d) Bảng đầu vào kích * Bảng trạng thái tổng thể Trạng thái trigơ đếm Xun g Q2 Hiện Q1 đếm 0 0 Q0 Tiếp theo Q’2 Q’1 Q’0 0 22 Trạng thái hàm đầu vào kích D2 D1 D0 0 1 0 1 0 0 1 0 0 1 0 Hình 4: Bảng trạng thái minh hoạ trình làm việc đếm nhị phân mô đun xây dựng từ trigơ đếm D * Xác định hàm đầu vào kích D1 Q Q Q2 1000111100010110 D2 Q Q Q2 000111100001010 xxx xxx D1 = Q1.Q0 + Q1.Q0 D2 = Q1 Q0 D0 Q Q Q2 1000111100100110 xxx D0 = Q2 Q0 Quan hệ hàm với biến vào mạch hồi tiếp sau: D2 = Q1 Q0 D1 = Q1.Q0 + Q1.Q0 D0 = Q2 Q0 * Xây dựng đếm nhị phân đồng dùng trigơ đếm D Q0 Q1 Q2 D0 Q0 R1 Q1 R2 Q2 C Q0 C Q1 C Q2 Clock 23 0 Câu Xây dựng mạch giải mã nhị phân sang mã “1 từ 5” dùng cổng NAND đầu vào Trả lời Trạng thái biến đổi mã nhị phân sang mã "1 từ 5" cho bảng 22 21 20 X2 X1 X0 0 M y0 y1 y2 y3 y4 0 0 1 0 0 0 0 1 0 0 0 0 Để xây dựng giải mã ta xem y 0, y4 hàm ra, X2, X0 biến vào Để tìm quan hệ hàm với biến vào đồng thời đưa chúng dạng tối giản ta dùng phương pháp bìa Cácnơ có tận dụng trạng thái dư đếm Kết sau: y0 X X X2 000111100100010 y1 X X X2 000111100010010 xxx xxx y0 = X X X y1 = X X y2 X X X2 000111100000110 y3 X X X2 000111100011010 xxx y = X X xxx y3 y4 X X X2 000111100000011 xxx 24 y4 = X = X X Vậy ta có: y0 = X X 1.X y1 = X X y = X X y = X X y4 = X Để xây dựng mạch logic dùng cổng NAND đầu vào thực hàm trên, biến đổi phương trình trên: y0 = X X 1.X = X X 1.X y1 = X X = X X y2 = X 1.X = X 1.X y3 = X 1.X = X X y4 = X = X * Mạch logic dùng cổng NAND đầu vào thực hàm x2 x2 x1 x1 x0 x0 y0 y1 y2 y3 25 y4 Câu Xây dựng mạch giải mã nhị phân sang mã “1 từ 5” dùng cổng NOR đầu vào Trả lời Trạng thái biến đổi mã nhị phân sang mã "1 từ 5" cho bảng 22 21 20 X2 X1 X0 0 M y0 y1 y2 y3 y4 0 0 1 0 0 0 0 1 0 0 0 0 Để xây dựng giải mã ta xem y 0, y4 hàm ra, X2, X0 biến vào Để tìm quan hệ hàm với biến vào đồng thời đưa chúng dạng tối giản ta dùng phương pháp bìa Cácnơ có tận dụng trạng thái dư đếm Kết sau: y0 X X X2 000111100100010 y1 X X X2 000111100010010 xxx xxx y0 = X X X y1 = X X y2 X X X2 000111100000110 y3 X X X2 000111100011010 xxx y = X X xxx y4 X X X2 000111100000011 xxx 26 y4 = X y3 = X X Vậy ta có: y0 = X X 1.X y1 = X X y = X X y = X X y4 = X Để xây dựng mạch logic dùng cổng NOR đầu vào thực hàm trên, biến đổi phương trình trên: y0 = X X 1.X = X X 1.X = X + X + X = ( X + X ) + X y1 = X X = X X = X + X y2 = X 1.X = X 1.X = X + X y3 = X 1.X = X X = X + X y4 = X = X * Mạch logic dùng cổng NOR đầu vào thực hàm x2 x2 x1 x1 x0 x0 y0 y1 y2 y3 27 y4 Câu Xây dựng mạch giải mã nhị phân sang mã “ từ 5” dùng ma trận điốt Trả lời Trạng thái biến đổi mã nhị phân sang mã "1 từ 5" cho bảng 22 21 20 X2 X1 X0 0 M y0 y1 y2 y3 y4 0 0 1 0 0 0 0 1 0 0 0 0 Để xây dựng giải mã ta xem y 0, y4 hàm ra, X2, X0 biến vào Để tìm quan hệ hàm với biến vào đồng thời đưa chúng dạng tối giản ta dùng phương pháp bìa Cácnơ có tận dụng trạng thái dư đếm Kết sau: y0 X X X2 000111100100010 y1 X X X2 000111100010010 xxx xxx y0 = X X X y1 = X X y2 X X X2 000111100000110 y3 X X X2 000111100001010 xxx y = X X xxx y3 y4 X X X2 000111100000011 xxx 28 y4 = X = X X Vậy ta có: y0 = X X 1.X y1 = X X y = X X y = X X y4 = X Mạch giải mã nhị phân sang mã “ từ 5” dùng ma trận điốt +5V x2 x2 x1 x1 x0 x0 y0 y1 y2 y3 y4 Câu Xây dựng mạch dồn kênh đầu vào thành đầu dùng cổng NAND đầu vào Trả lời - Định nghĩa Bộ chọn kênh (Multiplexl) mạch logic có nhiều đầu vào, đầu ra, cho phép chọn đầu vào đợc nối với đầu - Mạch điện mô - Bảng trạng thái mô tả mạch dồn kênh đầu vào thành đầu ra: STT C0 C1 C2 C3 Y 0 0 X0 0 0 X1 X2 29 0 1 X3 0 X4 1 X5 1 X6 1 X7 0 X8 - Phương trình: Y = C0 C1.C2 C X + C C 1.C C3 X + C C 1.C2 C X + + C C 1.C2 C3 X + C C1.C C X + C C1.C C3 X + C C1.C2 C X + C C1.C2 C3 X + C0 C 1.C C X + Đặt: Y0 = C0 C1.C2 C X → Y = C C C C X 0 Y1 = C C 1.C C3 X → Y = C C C C X Y2 = C C1.C2 C X → Y = C C C C X 2 Y3 = C C 1.C2 C3 X → Y = C C C C X 3 Y4 = C C1.C C X → Y = C C1.C C X Y5 = C C1.C C3 X → Y5 = C C1.C C3 X Y6 = C C1.C2 C X → Y6 = C C1.C2 C X Y7 = C C1.C2 C3 X → Y = C C1.C2 C3 X Y8 =0 C1.C C X → Y = C0 C1.C C X Y = Y0 + Y1 + Y2 + Y3 +Y 4+Y5 + Y6 + Y7 + Y8 = Y0 + Y1 + Y2 + Y3 +Y 4+Y5 + Y6 + Y7 + Y8 Lúc = Y Y Y Y Y Y Y Y Y = Y Y Y Y Y Y Y Y Y Câu Xây dựng mạch tách kênh đầu vào thành đầu dùng cổng NOR đầu vào Trả lời 30 - Định nghĩa: Bộ phân kênh (Demultiplexer) mạch logic có nhiều đầu ra, đầu vào, cho phép nối tín hiệu vào đến đầu chọn - Mạch điện mô - Bảng trạng thái mô tả mạch tách kênh đầu vào thành đầu ra: A3 0 0 0 0 A2 0 0 1 1 A1 0 1 0 1 A0 1 1 y0 D0 0 0 0 0 y1 D0 0 0 0 y2 0 D0 0 0 0 y3 0 D0 0 0 Y4 0 0 D0 0 0 Y5 0 0 D0 00 0 Y6 0 0 0 D0 0 Y7 0 0 0 D0 Y8 0 0 0 0 D0 Từ bảng trạng thái ta có hàm: y = A A A1 A D y1 = A A A1 A0 D0 y = A A A1 A D0 y = A A A1 A0 D0 y = A A2 A1 A D0 y = A A2 A1 A0 D0 y = A A2 A1 A D0 y = A A2 A1 A0 D0 y = A3 A A1 A D0 Để xây dựng mạch tách kênh đầu vào thành đầu dùng cổng NOR đầu vào, ta chuyển hàm dạng: y0 = A3 A2 A1 A0 D0 = A3 A2 A1 A0 D0 = A3 + A2 + A1 + A0 + D0 = A3 + A2 + A1 + A0 + D0 y1 = A A A1 A0 D0 = A A A1 A0 D0 = A3 + A2 + A1 + A0 + D0 = A3 + A2 + A1 + A + D0 y = A A A1 A D0 = A A A1 A D0 = A3 + A2 + A1 + A0 + D0 = A3 + A2 + A1 + A + D0 y = A A A1 A0 D0 = A A A1 A0 D0 = A3 + A2 + A1 + A + D0 = A3 + A2 + A1 + A + D0 y = A A2 A1 A D0 = A A2 A1 A D0 = A3 + A + A1 + A0 + D0 = A3 + A + A1 + A + D0 31 ... NGHIỆP KHOA ĐIỆN TỬ Bộ mơn: Kỹ thuật điện tử CỘNG HỊA XÃ HỘI CHỦ NGHĨA VIỆT NAM ĐỘC LẬP – TỰ DO – HẠNH PHÚC Thái Nguyên, ngày 20 tháng năm 2007 ĐÁP ÁN NGÂN HÀNG CÂU HỎI THI KỸ THUẬT ĐIỆN TỬ 3a Sử... Tin học, Điều khiển tự động, Kỹ thuật điện tử, Điện tử viễn thông NỘI DUNG ĐÁNH GIÁ THI KẾT THÚC HỌC PHẦN: Sinh viên nắm kiến thức điện tử số: Cơ sở đại số lôgic Các cổng logic bản, thông dụng... thuyết (Phần: 4.1) câu hỏi tập (Phần: 4.2; 4.3) ĐÁP ÁN NGÂN HÀNG CÂU HỎI 4.1 CÂU HỎI LOẠI (3 ĐIỂM) Câu Các phép toán, quy tắc, định luật, định lý đại số lơgíc? Trả lời - Các phép tốn: + Phép nhân