1 Câu 1 (1,5 điểm) Cho bộ đếm song song 2 bit Q1 và Q0 (LSB); bộ đếm có 1 ngõ vào điều khiển X như hình vẽ a Viết phương trình ngõ vào D b Thành lập bảng chuyển trạng thái X Q1 Q0 Q + 1 Q + 0 0 0 0 0[.]
ĐH BÁCH KHOA TP.HCM * KHOA ĐIỆN - ĐIỆN TỬ * BỘ MƠN ĐIỆN TỬ Điểm Chữ kí giám thị ĐỀ THI HK1 (2012-2013) Môn: Kỹ thuật số Thời gian: 110 phút (SINH VIÊN KHÔNG ĐƯỢC SỬ DỤNG TÀI LIỆU) HỌ TÊN: ……………………………………… MSSV: ………………… NHÓM: ……… SINH VIÊN LÀM BÀI NGAY TRÊN ĐỀ THI - ĐỀ THI CÓ TRANG Câu (1,5 điểm) Cho đếm song song bit Q1 Q0 (LSB); đếm có ngõ vào điều khiển X hình vẽ Q0 (lsb) Q1 X D1 Q1 D0 Q0 CK1 Q1 CK0 Q0 CK a Viết phương trình ngõ vào D: c Xác định dãy đếm cho biết ý nghĩa ngõ vào X: D1 = X Q1 Q0 D0 = Q0 X = 0: Q1Q0 = 11, 10, 01, 00, 11, … X = 1: Q1Q0 = 00, 01, 10, 11, 00, … b Thành lập bảng chuyển trạng thái: (0,5d) X Q1 Q0 0 0 1 0 1 0 1 1 1 (0,5d) (0,5d) Với X = 0, ta có đếm xuống bit; Q+1 Q+0 1 0 1 0 1 1 0 X =1, ta có đếm lên bit Câu (3,0 điểm) a Cho hệ (gồm ngõ vào X ngõ Z) có giản đồ trạng thái hình vẽ X=1 D C 0 1 B A 1 Q1 Q0 0 A B D C 1 Bảng gán trạng thái Thiết kế hệ T-FF (kích cạnh lên) PLA (vẽ sơ đồ kết nối PLA với Flipflop trình bày bảng nạp PLA) X 0 0 1 1 Q1 Q0 0 1 1 0 1 1 Z 0 0 Q+1 Q+0 1 1 1 1 T1 1 0 T0 0 0 0 1 1 (0,5d) Z Q1 T1 T1 XQ1 Q0 00 01 11 10 1 T1 = X Q0 + X Q1Q0 T0 XQ1 Q0 00 01 11 10 T0 = X Q1 (0,5d) T Q T T0 Q0 Z = Q Q0 1 X (0,5d) Z XQ1 Q0 00 01 11 10 Bảng nạp PLA Q (0,5d) X Q1 Q0 Z T T0 - 1 - 1 0 1 - 0 CK b Hoàn tất giản đồ định (giản đồ xung) hệ (1,0d) CK X A A B B C B Q1 Q0 Z C D C 1 0 0 Câu (1,0 điểm) Cho Flip-flop hình vẽ: X1 Bảng hoạt động Q X1 0 1 CK X2 Q Q+ Q Q X2 1 a Xác định phương trình đặc tính Flip-flop: Q+ (0,5d) X1 X2 Q 0 0 1 1 0 1 0 1 1 1 Q+ Q+ X1X2 00 01 11 10 Q 1 1 0 0 1 1 Q+ = X1 Q + X1 X2 + X1X2Q b Với ngõ vào X1 = X2 = Flip-flop có tính chất gì? Giải thích ngắn gọn Với X1 = X2 = Q+ = Q : ta có FF đếm (chia đơi tần số) (0,5d) Câu (1,0 điểm) Một hệ kiểu Moore có ngõ vào X ngõ Z Ngõ Z ngõ vào X nhận bit liên tiếp khác Hãy thành lập bảng chuyển trạng thái Trạng thái Ý nghĩa S0 Trạng thái reset Hiện (chưa nhận bit) Kế tiếp Ngõ X =0 X=1 Z S0 S1 S2 S1 Có bit 0, Z = (0) S1 S1 S3 S2 Có bit 1, Z = (1) S2 S4 S2 S3 Có bit 1, Z = (1) S3 S4 S2 S4 Có bit 0, Z = (0) S4 S1 S3 Câu (1,5 điểm) Hãy vẽ sơ đồ logic đếm nối tiếp mô tả VHDL, từ xác định dãy đếm đếm này: library ieee; use ieee.std_logic_1164.all; entity CAU5 is port ( CLK : IN std_logic; Q : BUFFER std_logic_vector(2 downto 0)); end CAU5; architecture THI of CAU5 is component T_FF port ( T, CK, Pr, Cl: IN std_logic; Q: OUT std_logic); end component; signal Z, ONE, ZERO: std_logic; begin ONE