1. Trang chủ
  2. » Giáo Dục - Đào Tạo

BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN

11 28 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Nội dung

ĐẠI HỌC QUỐC GIA THÀNH PHỐ HỒ CHÍ MINH TRƯỜNG ĐẠI HỌC BÁCH KHOA KHOA: ĐIỆN – ĐIỆN TỬ BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN LỚP L21 – NHÓM Lê Hữu Hào Bùi Xuân Sơn Đặng Lê Khánh Toàn 2110150 1914940 2112457 GVHD: Th.S Nguyễn Trung Hiếu Thành phố Hồ Chí Minh tháng 10/2022 A HƯỚNG DẪN THÍ NGHIỆM: I MỤC TIÊU ⮚ Sử dụng vi mạch cộng để thực phép toán cộng/trừ số nhị phân ⮚ Thiết kế hệ tổng quát II CHUẨN BỊ ⮚ Sinh viên thực PreLab3 nhà nộp kết PreLab3 trước vào lớp Nếu không thực PreLab, sinh viên không tham gia thí nghiệm xem vắng buổi học hơm III HƯỚNG DẪN THÍ NGHIỆM: THÍ NGHIỆM Mục tiêu: Sử dụng cổng logic để thiết kế mạch tổ hợp Yêu cầu: Thiết kế mạch cộng toàn phần Full Adder Thiết bị: - IC 74LS08, 74LS32, 74LS86 - LEDs, điện trở, DIP switch, dây nối - Breadboard, nguồn 5V DC Sơ đồ thiết kế: ⮚ Sơ đồ mạch: ⮚ Sơ đồ kết nối IC: Kết thí nghiệm: ⮚ Thay đổi tín hiệu ngõ vào ghi nhận giá trị ngõ vào bảng 3.3:S INPUTS A OUTPUTS B Ci S Co 0 0 0 1 0 1 0 1 1 0 1 1 1 0 1 1 1 Bảng 3.3 THÍ NGHIỆM Mục tiêu: Sử dụng IC cộng 74LS283 để thiết kế mạch cộng/trừ hai số nhị phân Yêu cầu: Thiết kế mạch có ngõ vào S (1bit), A (4bit) B (4bit) thực chức năng: - Khi S = 0, mạch thực A + B - Khi S = 1, mạch thực A – B Thiết bị: - IC 74LS283, 74LS86 - LEDs, điện trở, DIP switch, dây nối - Breadboard, nguồn 5V DC Sơ đồ thiết kế: ⮚ Sơ đồ mạch: ⮚ Sơ đồ kết nối IC: Kết thí nghiệm: ⮚ Thay đổi tín hiệu ngõ vào ghi nhận giá trị ngõ vào bảng 3.4: S Số A A (base 10) A4 A3 A2 Số B A1 B4 B3 B2 Ngõ B B1 (bas e 10) Cout S4 S3 (base 10) S2 S1 10 1 1 11 1 1 14 1 1 10 1 0 12 1 0 0 0 0 0 1 0 1 0 0 1 0 13 1 1 1 13 1 10 1 0 1 1 15 0 1 0 1 10 0 0 0 1 1 0 1 0 15 1 1 1 1 0 1 1 15 1 0 10 1 1 11 1 1 -1 14 1 1 10 1 0 12 1 0 0 1 0 1 0 1 0 0 1 1 1 -1 13 1 1 1 13 0 0 1 0 1 -3 0 1 0 1 -6 1 0 0 1 1 -1 1 0 1 0 1 15 1 1 1 1 0 9 0 1 1 15 1 -6 Bảng 3.4 THÍ NGHIỆM Mục tiêu: Kiểm chứng hoạt động D Flipflop – IC 74LS74 Yêu cầu: Khảo sát hoạt động D Flipflop – IC 74LS74: thay đổi giá trị ngõ vào D, Preset, Clear, Clock ghi nhận giá trị ngõ Flipflop Thiết bị: - IC 74LS74 - LEDs, điện trở, DIP switch, dây nối - Breadboard, nguồn 5V DC Sơ đồ thiết kế: ⮚ Sơ đồ mạch: ⮚ Sơ đồ kết nối IC: Kết thí nghiệm: ⮚ Lần lượt thay đổi giá trị Preset, Clear, D Clock, ghi nhận giá trị ngõ DFF điền vào bảng 3.5: Lưu ý: ● Ngõ thay đổi có cạnh lên xung clock Cạnh lên tạo công tắc chuyển từ mức sang mức ● Ngõ vào D phải thiết lập trước xuất cạnh lên xung clock ASYNCHRONOUS INPUTS SYNCHRONOUS INPUTS OUTPUTS PRESET CLEAR D CLK Q Q’ 0 X X 1 X X 1 X X 1 0 1 1 1 1 1 1 1 1 ↓ x x 1 ↓ x x 1 ↑ 1 1 ↑ Bảng 3.5 THÍ NGHIỆM Mục tiêu: Sử dụng D Flipflop – IC 74LS74 để thiết kế mạch đếm nối tiếp COMMENT Yêu cầu: Thiết kế mạch đếm lên từ - sử dụng D-FF, kết thể lên LED đơn Thiết bị: - IC 74LS74 - LEDs, điện trở, DIP switch, dây nối - Breadboard, nguồn 5V DC, máy phát sóng Sơ đồ thiết kế: ⮚ Sơ đồ mạch: ⮚ Sơ đồ kết nối IC: Kết thí nghiệm: ⮚ Cấp tín hiệu Preset = 1, Clear = 0, ghi nhận kết ngõ ra: S2S1S0 = 000 ⮚ Cấp tín hiệu Preset = 0, Clear = 1, ghi nhận kết ngõ ra: S2S1S0= 111 ⮚ Cấp tín hiệu Preset = Clear = Sử dụng máy phát sóng, tạo tín hiệu xung vng tuần hồn có tần số f =1 KHz, biên độ điện áp Vpp = 5V, Voffset = 2.5V; dùng xung làm xung clock cho mạch đếm Quan sát ngõ mạch đếm nhận xét - mạch đếm từ đến hiển thị led đơn THÍ NGHIỆM Mục tiêu: Thiết kế hệ tổng quát Yêu cầu: Thiết kế hệ có giản đồ trạng thái hình 3.5: Thiết bị: - IC 74LS74, IC 74LS08, 74LS32 - LEDs, điện trở, DIP switch, dây nối - Breadboard, nguồn 5V DC, máy phát sóng Sơ đồ thiết kế: ⮚ Sơ đồ mạch: ⮚ Sơ đồ kết nối IC: H Kết thí nghiệm: - Khi X = : trạng thái trở trạng thái A(00) B(01) ==> A(00); C(10)==> A(00); D(11)==> A(00); A(00)==> A(00) -Khi X=1 : Hệ hoạt động theo thứ tự A(00)==>B(01)==>D(11)==>C(10)==>B(01)==>D(11)==>C(10), hay theo thứ tự 0-1-3-2-1-3-2,

Ngày đăng: 06/12/2022, 09:41

HÌNH ẢNH LIÊN QUAN

⮚ Thay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.3:S - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
hay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.3:S (Trang 3)
Bảng 3.3 - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
Bảng 3.3 (Trang 3)
⮚ Thay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.4: - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
hay đổi các tín hiệu ngõ vào và ghi nhận giá trị ngõ ra vào bảng 3.4: (Trang 4)
- Breadboard, nguồn 5V DC. - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
readboard nguồn 5V DC (Trang 4)
THÍ NGHIỆM 3 - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
3 (Trang 7)
⮚ Lần lượt thay đổi các giá trị Preset, Clear, D và Clock, ghi nhận giá trị ngõ ra của DFF và điền vào bảng 3.5: Lưu ý:  - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
n lượt thay đổi các giá trị Preset, Clear, D và Clock, ghi nhận giá trị ngõ ra của DFF và điền vào bảng 3.5: Lưu ý: (Trang 8)
Bảng 3.5 - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
Bảng 3.5 (Trang 8)
THÍ NGHIỆM 5 - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
5 (Trang 10)
Yêu cầu: Thiết kế hệ tuần tự có giản đồ trạng thái như hình 3.5: Thiết bị:  - BÁO CÁO KẾT QUẢ THÍ NGHIỆM BÀI THÍ NGHIỆM 3 THIẾT KẾ HỆ TỔ HỢP VÀ THIẾT KẾ HỆ TUẦN TỰ CƠ BẢN
u cầu: Thiết kế hệ tuần tự có giản đồ trạng thái như hình 3.5: Thiết bị: (Trang 10)

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w