Báo cáo điện tử số trường đại học công nghiệp hầ nội

35 32 0
Báo cáo điện tử số trường đại học công nghiệp hầ nội

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

Thông tin tài liệu

( TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI KHOA ĐIỆN TỬ BÁO CÁO BÀI THỰC HÀNH SỐ 1 HỌC PHẦN ĐIỆN TỬ SỐ FE6002 Chủ đề Thiết kế, lắp ráp, khảo sát mạch điện tử số cơ bản GVHD Th s Nguyễn Thị Thu Hà NHÓM THỰC HIỆN Nhóm 3 1 10 Thành viên nhóm 1 Trịnh Bảo Kiên MSV 2020604877 2 MSV 3 MSV MÃ LỚP Hà nội ) 2 PHIẾU GIAO BÀI THỰC HÀNH SỐ 1 HỌC PHẦN ĐIỆN TỬ SỐ FE6002 I Thông tin chung Họ và tên sinh viên 1 Trịnh Bảo Kiên MSV 2020604877 2 MSV 3 MSV Nhóm 3 1 10 Lớp Khoá 15 II Nội dung thực hiện 1 Tên chủ đề Thiết.

TRƯỜNG ĐẠI HỌC CÔNG NGHIỆP HÀ NỘI KHOA ĐIỆN TỬ BÁO CÁO BÀI THỰC HÀNH SỐ HỌC PHẦN ĐIỆN TỬ SỐ - FE6002 Chủ đề: Thiết kế, lắp ráp, khảo sát mạch điện tử số GVHD: Th.s Nguyễn Thị Thu Hà NHĨM THỰC HIỆN: Nhóm 3.1.10 Thành viên nhóm: Trịnh Bảo Kiên MSV: 2020604877 ……………………… MSV: ………………… ……………………… MSV: ………………… MÃ LỚP: ……………………… ……… Hà nội ……/…… PHIẾU GIAO BÀI THỰC HÀNH SỐ HỌC PHẦN ĐIỆN TỬ SỐ-FE6002 I Thông tin chung Họ tên sinh viên : Trịnh Bảo Kiên MSV 2020604877 …………………………….………… MSV ……………….…………… …………………………….………… MSV …………………….……… Nhóm: 3.1.10 Lớp: Khố: 15 II.Nội dung thực hiện: Tên chủ đề: Thiết kế, lắp ráp, khảo sát mạch điện tử số (L3) Hoạt động sinh viên: 2.1 Thiết kế, lắp ráp, khảo sát mạch logic tổ hợp 2.2 Thiết kế, lắp ráp, khảo sát mạch logic Sản phẩm: 3.1 Hồn thành cơng việc thiết kế, lắp ráp, khảo sát ghi lại số liệu tập thực hành mục theo buổi thực hành hướng dẫn giảng viên 3.2 Báo cáo thực hành thông qua báo cáo kỹ thuật III.Yêu cầu báo cáo thực hành: Trình bày đầy đủ nội dung, bao gồm: Phần A Khảo sát mạch logic tổ hợp 1) Khảo sát IC cổng logic 1) Sơ đồ chân 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 2) Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân bit 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 3) Thiết kế, lắp ráp, khảo sát mạch phân kênh (DEMUX 1-4), mạch hợp kênh (MUX 4-1) sử dụng IC cổng logic 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 4) Thiết kế, lắp ráp, khảo sát mạch giải mã (DECODER 2-4), mã hóa (ENCODER 4-2) sử dụng IC cổng logic 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 5) Khảo sát IC giải mã đoạn (cộng bit hiển thị kết LED thanh) 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành Phần B Khảo sát mạch logic 1) Khảo sát phần tử nhớ (SR-FF) 1) Sơ đồ chân 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 2) Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-JK 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 3) Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-D 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 4) Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-JK 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 5) Thiết kế, lắp ráp khảo sát đếm ngược, nhị phân, đồng với Kđ = sử dụng FF-JK 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 6) Thiết kế, lắp ráp khảo sát đếm thuận/nghịch, nhị phân, đồng với Kđ = sử dụng FF-JK 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 7) Thiết kế, lắp ráp khảo sát đếm thuận, nghịch nhị phân, đồng với Kđ = sử dụng FF-D 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành 8) Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-D 1) Sơ đồ thiết kế 2) Sơ đồ lắp ráp 3) Phân tích kết thực hành Giảng viên hướng dẫn Hà nội, ngày tháng năm 2021 Sinh viên thực Phần A Khảo sát mạch logic tổ hợp 1.1 Khảo sát IC cổng logic 1.1.1 Sơ đồ chân 1.1.1.1 IC 7400 Sơ đồ chân hình dáng thực tế IC 7400 Cổng logic Bảng chân lý: 1.1.1.2 IC 7402 Sơ đồ chân hình dáng thực tế IC 7402 Cổng logic: Bảng chân lý: 1.1.1.3 IC 7404 Sơ đồ chân hình dáng thực tế IC 7404 Cổng logic: Bảng chân lý 1.1.1.4 IC 7408 Sơ đồ chân hình dáng thực tế IC 7408 Cổng logic: Bảng chân lý 1.1.1.5 IC 7432 Sơ đồ chân hình dáng thực tế IC 7432 Cổng logic: Bảng chân lý: 1.1.1.6 IC 7486 Sơ đồ chân hình dáng thực tế IC 7486 Cổng logic: 1.1.2 Bảng chân lý: Sơ đồ lắp ráp 1.1.2.1 IC 7400 Mô Proteus Lắp mạch Fritzing 1.1.2.2 IC 7402 Mô Proteus Lắp mạch Fritzing 1.1.2.3 IC 7404 Mô Proteus Lắp mạch Fritzing 1.1.2.4 IC 7408 Mô Proteus Lắp mạch Fritzing 1.1.2.5 IC 7432 Mô Proteus Lắp mạch Fritzing 1.1.2.6 IC 7486 Mô Proteus Lắp mạch Fritzing 1.1.3 IC Chức Hàm logic 7400 F0 = + NAND 7402 F0 = A NOR 7404 F0 = NOT 7408 F0 = A B AND 7432 F0 = A + B OR 7486 F0 =A⊕B XOR Phân tích kết thực hành Ký hiệu logic 1.2 Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân bit 1.2.1 Sơ đồ thiết kế mạch 1.2.1.1 Mạch cộng nhị phân bit 1.2.1.2 Mạch trừ nhị phân bit 1.2.2 Sơ đồ lắp ráp mạch 1.2.2.1 Mạch cộng nhị phân bit 1.2.2.2 Mạch trừ nhị phân bit 1.2.3 Phân tích 1.2.3.1 Mạch cộng nhị phân bit Bảng trạng thái S = Cin + B + A + Cin.A.B Cout = Cin.B + Cin.A + B A Ký hiệu 1.2.3.2 Mạch trừ nhị phân bit 10 S S0 S1 S2 S3 tn Q2Q1 00 01 10 11 tn+1 Q2Q1 01 10 11 00 JK-FF J2K2 J1K1 0X 1X 1X X1 X0 1X X1 X1 J1=K1=1 J2=K2=Q1 Sơ đồ chân hình dáng thực tế IC 555 IC 7473 + Sơ đồ chân: IC 555 IC 7473 + Hình dáng thực tế 21 Sơ đồ logic 2.2.2 Sơ đồ lắp ráp Phân tích kết thực hành Led hiển thị số theo chu kỳ từ đến 2.2.3 2.3 Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-D Sơ đồ thiết kế Kđ=4 ->4 trạng thái =4->Có phần tử nhớ JK-D Đồ hình trạng thái 2.3.1 22 0001011011 Bảng chuyển đổi trạng thái giá trị kích S S0 S1 S2 S3 tn Q2Q1 00 01 10 11 tn+1 Q2Q1 01 10 11 00 D-FF D2 D1 1 1 0 D1=Q1⊕Q2 D2= + Q2.= Sơ đồ chân hình dáng thực tế IC 7474 Sơ đồ chân Hình dáng thực tế Sơ đồ logic 2.3.2 Sơ đồ lắp ráp 23 Phân tích kết thực hành Led hiển thị số theo chu kỳ từ đến 2.3.3 2.4 Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-JK Sơ đồ thiết kế Kđ=8-> Có trạng thái =8-> n=3-> Có phần tử nhớ FF-JK Đồ hình trạng thái 000001010011100101110111 2.4.1 Bảng chuyển đổi trạng thái giá trị kích S tn tn+1 FF-JK Q3Q2Q1 Q3Q2Q1 J3K3 J2K2 J1K1 S0 000 001 0X 0X 1X S1 001 010 0X 1X X1 S2 010 011 0X X0 1X S3 011 100 1X X1 X1 S4 100 101 X0 0X 1X S5 101 110 X0 1X X1 S6 110 111 X0 X0 1X S7 111 000 X1 X1 X1 J1=K1=1 J2=K2=Q1 J3=K3=Q1.Q2 Sơ đồ logic 24 2.4.2 Sơ đồ lắp ráp Phân tích kết thực hành Led hiển thị số theo chu kỳ từ đến 2.4.3 2.5 Thiết kế, lắp ráp khảo sát đếm ngược, nhị phân, đồng với Kđ = sử dụng FF-JK Sơ đồ thiết kế Kđ=8-> Có trạng thái =8-> n=3-> Có phần tử nhớ FF-JK Đồ hình trạng thái 000001010011100101110111 2.5.1 S S0 S1 S2 S3 S4 S5 S6 S7 tn Q3Q2Q1 111 110 101 100 011 010 001 000 tn+1 Q3Q2Q1 110 101 100 011 010 001 000 111 J3K3 X0 X0 X0 X1 0X 0X 0X 1X FF-JK J2K2 J1K1 X0 X1 X1 1X 0X X1 1X 1X X0 X1 X1 1X 0X X1 1X 1X Bảng chuyển đổi trạng thái giá trị kích J1=K1=1 J2=K2= J3=K3= 25 Sơ đồ logic 2.5.2 Sơ đồ lắp ráp Phân tích kết thực hành Led hiển thị số theo chu kỳ từ đến 2.5.3 2.6 Thiết kế, lắp ráp khảo sát đếm thuận/nghịch, nhị phân, đồng với Kđ = sử dụng FF-JK Sơ đồ thiết kế Kđ=4 ->4 trạng thái =4->Có phần tử nhớ JK-FF 2.6.1 26 Đồ hình trạng thái 00 11 Bảng chuyển đổi trạng thái giá trị kích S R S0 S1 S2 S3 S0 S1 S2 S3 0 0 1 1 tn Q2Q1 00 01 10 11 00 01 10 11 tn+1 Q2Q1 01 10 11 00 11 00 01 10 JK-FF J2K2 J1K1 0X 1X 1X X1 X0 1X X1 X1 1X 1X 0X X1 X1 1X X0 X1 01 10 J1=K1=1 J2=K2= Q1⊕R Sơ đồ logic Sơ đồ lắp ráp 2.6.3 Phân tích kết thực hành + Khi R tích cực (R=’1’) Mạch trở thành đếm nghịch, nhị phân, đồng thị số theo kỳ đến 2.6.2 Led chu + Khi R không tích cực (R=’0’) Mạch trở thành đếm thuận, nhị phân, đồng 27 Led thị số theo chu kỳ đến 2.7 Thiết kế, lắp ráp khảo sát đếm thuận, nghịch nhị phân, đồng với Kđ = sử dụng FF-D Sơ đồ thiết kế Kđ=4 ->4 trạng thái =4->Có phần tử nhớ D-FF Đồ hình trạng thái 2.7.1 00 01 11 10 Bảng chuyển đổi trạng thái giá trị kích S R S0 S1 S2 S3 S0 S1 S2 S3 0 0 1 1 tn Q2Q1 00 01 10 11 00 01 10 11 tn+1 Q2Q1 01 10 11 00 11 00 01 10 D-FF D2 D1 1 1 0 1 0 1 D1= D2=R⊕Q2⊕Q1 28 Sơ đồ logic Sơ đồ lắp ráp 2.7.3 Phân tích kết thực hành + Khi R tích cực (R=’1’) Mạch trở thành đếm nghịch, nhị phân, đồng thị số theo chu kỳ đến 2.7.2 Led + Khi R khơng tích cực (R=’0’) Mạch trở thành đếm thuận, nhị phân, đồng Led thị số theo chu kỳ đến Thiết kế, lắp ráp khảo sát đếm thuận, nhị phân, đồng với Kđ = sử dụng FF-D 2.8 Sơ đồ thiết kế Kđ=8-> Có trạng thái =8-> n=3-> Có phần tử nhớ FF-JK Đồ hình trạng thái 2.8.1 000001010011100101110111 Bảng chuyển đổi trạng thái giá trị kích 29 S S0 S1 S2 S3 S4 S5 S6 S7 tn Q3Q2Q1 000 001 010 011 100 101 110 111 tn+1 Q3Q2Q1 001 010 011 100 101 110 111 000 D3 0 1 1 D-JK D2 1 0 1 D1 1 1 D1=Q3.+Q3.+.Q2.Q1 = Q3⊕(Q1.Q2) D2=Q1⊕Q2 D3= Sơ đồ logic 2.8.2 Sơ đồ lắp ráp 30 Phân tích kết thực hành Led hiển thị số theo chu kỳ từ đến 2.8.3 MỤC LỤC 31 Tài liệu tham khảo: Giáo trình điện tử số- NXB: KH&KT-Tác giả: Nguyễn Thị Thu Hà - Lê Văn Thái - Nguyễn Ngọc Anh https://mobitool.net/ https://dientutuonglai.com/ Thực hành kỹ thuật xung số- NXB:KH&KT 32 33 34 35 ... lại số liệu tập thực hành mục theo buổi thực hành hướng dẫn giảng viên 3.2 Báo cáo thực hành thông qua báo cáo kỹ thuật III.Yêu cầu báo cáo thực hành: Trình bày đầy đủ nội dung, bao gồm: Phần...PHIẾU GIAO BÀI THỰC HÀNH SỐ HỌC PHẦN ĐIỆN TỬ SỐ-FE6002 I Thông tin chung Họ tên sinh viên : Trịnh Bảo Kiên MSV 2020604877 …………………………….…………... …………………………….………… MSV …………………….……… Nhóm: 3.1.10 Lớp: Khố: 15 II .Nội dung thực hiện: Tên chủ đề: Thiết kế, lắp ráp, khảo sát mạch điện tử số (L3) Hoạt động sinh viên: 2.1 Thiết kế, lắp ráp, khảo sát

Ngày đăng: 30/06/2022, 23:41

Hình ảnh liên quan

Sơ đồ chân và hình dáng thực tế của IC 7404 - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Sơ đồ ch.

ân và hình dáng thực tế của IC 7404 Xem tại trang 5 của tài liệu.
Cổng logic: Bảng chân lý: - Báo cáo điện tử số trường đại học công nghiệp hầ nội

ng.

logic: Bảng chân lý: Xem tại trang 6 của tài liệu.
Bảng trạng thái - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Xem tại trang 10 của tài liệu.
Bảng trạng thái - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Xem tại trang 11 của tài liệu.
1.3. Thiết kế, lắp ráp, khảo sát mạch phân kênh (DEMUX 1-4), mạch hợp kênh (MUX 4-1) sử dụng IC cổng logic cơ bản. - Báo cáo điện tử số trường đại học công nghiệp hầ nội

1.3..

Thiết kế, lắp ráp, khảo sát mạch phân kênh (DEMUX 1-4), mạch hợp kênh (MUX 4-1) sử dụng IC cổng logic cơ bản Xem tại trang 11 của tài liệu.
Bảng trạng thái - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Xem tại trang 12 của tài liệu.
Bảng trạng thái - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Xem tại trang 13 của tài liệu.
Bảng trạng thái Sơ đồ khối mạch - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Sơ đồ khối mạch Xem tại trang 18 của tài liệu.
Bảng trạng thái Ký hiệu D2=S+.D1 - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng tr.

ạng thái Ký hiệu D2=S+.D1 Xem tại trang 20 của tài liệu.
S đ chân và hình dáng th ca IC 555 và IC 7473 ủ - Báo cáo điện tử số trường đại học công nghiệp hầ nội

ch.

ân và hình dáng th ca IC 555 và IC 7473 ủ Xem tại trang 21 của tài liệu.
+ Hình dáng thực tế - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Hình d.

áng thực tế Xem tại trang 21 của tài liệu.
Bảng chuyển đổi trạng thái và giá trị kích - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng chuy.

ển đổi trạng thái và giá trị kích Xem tại trang 23 của tài liệu.
2.4. Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-JK - Báo cáo điện tử số trường đại học công nghiệp hầ nội

2.4..

Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-JK Xem tại trang 24 của tài liệu.
Bảng chuyển đổi trạng thái và giá trị kích - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng chuy.

ển đổi trạng thái và giá trị kích Xem tại trang 24 của tài liệu.
Bảng chuyển đổi trạng thái và giá trị kích - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng chuy.

ển đổi trạng thái và giá trị kích Xem tại trang 25 của tài liệu.
2.5. Thiết kế, lắp ráp và khảo sát bộ đếm ngược, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-JK - Báo cáo điện tử số trường đại học công nghiệp hầ nội

2.5..

Thiết kế, lắp ráp và khảo sát bộ đếm ngược, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-JK Xem tại trang 25 của tài liệu.
11 10 Bảng chuyển đổi trạng thái và giá trị kích - Báo cáo điện tử số trường đại học công nghiệp hầ nội

11.

10 Bảng chuyển đổi trạng thái và giá trị kích Xem tại trang 27 của tài liệu.
2.8. Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-D - Báo cáo điện tử số trường đại học công nghiệp hầ nội

2.8..

Thiết kế, lắp ráp và khảo sát bộ đếm thuận, nhị phân, đồng bộ với Kđ = 8 sử dụng FF-D Xem tại trang 29 của tài liệu.
Bảng chuyển đổi trạng thái và giá trị kích - Báo cáo điện tử số trường đại học công nghiệp hầ nội

Bảng chuy.

ển đổi trạng thái và giá trị kích Xem tại trang 29 của tài liệu.

Từ khóa liên quan

Mục lục

  • I. Thông tin chung

  • II. Nội dung thực hiện:

    • 1. Tên chủ đề:

    • 2. Hoạt động của sinh viên:

    • 3. Sản phẩm:

    • III.Yêu cầu bản báo cáo thực hành:

    • Phần A. Khảo sát mạch logic tổ hợp

      • 1.1. Khảo sát IC cổng logic cơ bản

        • 1.1.1. Sơ đồ chân

        • 1.1.1.1. IC 7400

        • 1.1.1.2. IC 7402

        • 1.1.1.3. IC 7404

        • 1.1.1.4. IC 7408

        • 1.1.1.5. IC 7432

        • 1.1.1.6. IC 7486

        • 1.1.2. Sơ đồ lắp ráp

          • 1.1.2.1. IC 7400

          • 1.1.2.2. IC 7402

          • 1.1.2.3. IC 7404

          • 1.1.2.4. IC 7408

          • 1.1.2.5. IC 7432

          • 1.1.2.6. IC 7486

          • 1.1.3. Phân tích kết quả thực hành

          • 1.2. Thiết kế, lắp ráp, khảo sát mạch cộng, trừ nhị phân một bit

            • 1.2.1. Sơ đồ thiết kế mạch

Tài liệu cùng người dùng

Tài liệu liên quan