Chương 4 – Mạch Logic số pdf
... hoạt động Khoa KTMT 1 Chương 4 – Mạch Logic số 4. 1. Cổng và đại số Boolean 4. 1.1. Cổng (Gate) 4. 1.2. Đại số Boolean 4. 2. Bản đồ Karnaugh 4. 3. Những mạch Logic số cơ bản 4. 3.1. Mạch tích hợp (IC-Intergrate ... (IC-Intergrate Circuit) 4. 3.2. Mạch kết hợp (Combinational Circuit) 4. 3.3. Bộ dồn kênh-bộ phân kênh 4. 3 .4. Mạch cộng (Adder) 4. 3.5. Mạ...
Ngày tải lên: 28/07/2014, 09:22
... đạt: – Biểu thức có chứa ít nhất các thừa số và mỗi thừa số chứa ít nhất các biến. – Mạch logic thực hiện có chứa ít nhất các vi mạch số. Khoa KTMT Vũ Đức Lung 40 Mạch cộng (adder) Bộ cộng đầy đủ(Full ... vào có dạng hình 4. 4: Hàm của n biến logic sẽ có 2 n tổ hợp biến, Khoa KTMT Vũ Đức Lung 2 4. 1. Cổng và đại số Boolean Mạch số là mạch trong đó chỉ h...
Ngày tải lên: 06/03/2014, 22:20
... tốc tốc ñ ñ ộ ộ lấy lấy mẫu mẫu thấp thấp nhất nhất phải phải gấp gấp hai hai lần lần tần tần số số cao cao nhất. nhất. Chú Chú thích thích : : ©STU, 2006 Hình 4. 23 Nyquist theorem 2 ©STU, 2006 Hình 4. 1 Mã hóa ñường truyền ©STU, 2006 Hình 4. 2 Mức tín hiệu và mức số liệu 14 ©STU, ... 2006 Hình 4. 27 Asynchronous transmission 21 ©STU, 2006 Hình 4. 24 Data transmission ©STU, 2006...
Ngày tải lên: 18/01/2014, 13:20
Tài liệu Chương 4 Mạch logic doc
... Schottky TTL 74AS 047 4ASAdvanced Schottky TTL 74LS 047 4LSLow-power Schottky TTL 74S 047 4SSchottky TTL 740 4 (NOT)74Standard TTL Ví dụ ICKý hiệuPhân loại TTL 3 5 Rút gọnmạch logic Làm cho biểuthứclogic ... 32 63 Cổng EX-NOR 64 Ví dụ 4- 11 Sử dụng cổng EX-NOR để đơngiảnmạch logic sau 23 45 Ví dụ 4- 5 A C Z = F (A,B,C) = A C + B C 1 0 0 0 0 1 1 1 C C A B A B A BA B 0 1 2 3 6...
Ngày tải lên: 25/01/2014, 12:20
Một số mạch-vi mạch cần cho Robot .chương 7 .mạch logic tổ hợp
... tính chất nuốt của hàm số logic, nghĩa là: A. B + A. B = A( B + B ) = A. 1 = A mạch logic tổ hợp I. Đặc điểm cơ bản của mạch tổ hợp Trong mạch số, mạch tổ hợp là mạch mà trị số ổn đinh của tín hiệu ... phân tích chức năng logic 1. Ph-ơng pháp biểu diễn chức năng logic Các ph-ơng pháp th-ờng dùng để biểu diễn chức năng logic của mạch tổ hợp là hàm số logic, bảng c...
Ngày tải lên: 07/11/2013, 02:15
Tài liệu Chương 4 Mạch điện đơn giản: RL và RC pdf
... t=0. Xác định v khi t>0 (H P4.3) 4. 4 Mạch (H P4 .4) đạt trạng thái thường trực ở t=0 - với khóa K đóng. Xác định i khi t>0 (H P4 .4) 4. 5 Mạch (H P4.5) đạt trạng thái thường trực ở ... Nguyễn Trung Lập LÝ THUYẾT MẠCH __________________________________________ _Chương 4 Mạch điện đơn giản- RL & RC - 16 (H P4.1) (H P4.2) 4. 3 Mạch (H P4.3) đạt trạn...
Ngày tải lên: 18/01/2014, 07:20
Tài liệu Kỹ thuật số - Chương 4 Mạch tổ hợp (Combinational Circuits) potx
... hiện hàm logic bằng các mạch logic cơ bản: Thực hiện hàm logic bằng các mạch logic cơ bản: 4. 3 4. 3 Thiết kế mạch tổ hợp Thiết kế mạch tổ hợp 24 4 .4 4 .4 Các mạch tổ hợp thông dụng Các mạch tổ hợp ... hiện hàm logic bằng các mạch logic cơ bản: Thực hiện hàm logic bằng các mạch logic cơ bản: 4. 3 4. 3 Thiết kế mạch tổ hợp Thiết kế mạch tổ hợp 29 4...
Ngày tải lên: 22/02/2014, 14:20
điện tử số chương 5 mạch logic dãy
... tiếp (SISO), ví dụ: 40 06 (18 nhịp), 45 17 ( 64 nhịp), 45 57 ( 64 nhịp), 45 62 (128 nhịp) … – Vào nối tiếp ra song song (SIPO), ví dụ: 40 15 (4 bit), 40 94 (8 bit), 741 64 (8 bit) … – Vào song song ra ... nối tiếp (PISO), ví dụ: 40 14, 40 21, 741 65, 741 66 đều là các thanh ghi 8 bit – Vào song song ra song song (PIPO), ví dụ: 749 5, 741 95, 743 95, 40 35 (4 bit...
Ngày tải lên: 27/05/2014, 12:37
Chương 4: Mạch khuếch đại tín hiệu nhỏ sử dụng FET pdf
... tĩnh đi nệ EMOS 2N4351 MOSFET – Đ c tuy n truy n đ tặ ế ề ạ P-channel depletion JFET – Đ c tuy nặ ế P-channel, I DSS = 6mA, V P = 6V N-channel, I DSS = 8mA, V P = - 4V JFET – Ho t đ ngạ ộ V GS ... I DSS 0.3V P I DSS /2 0.5 I DSS /4 V P 0mA Ph ng trình đ ng t i ươ ườ ả V GS = - V GG Giao đi m c a đ c tuy n ể ủ ặ ế truy n đ t và đ ng t i là đi m ề ạ ườ ả ể làm vi c tĩnhệ EM...
Ngày tải lên: 22/06/2014, 11:20
Bài Giảng Kỹ Thuật Số CHƯƠNG 3. MẠCH LOGIC TỔ HỢP pps
... 2B 3A 3B 4A4B A /B G 1Y 2Y 3Y4Y 74LS47 LT RBI RB0 A BCD A BC D EFG 74LS47 LT RBI RB0 A BCD A BC D EFG Bài Giảng Kỹ Thuật Số Chương 3 3.5. MẠCH GIẢI MÃ (Decoder) Là mạch logic giải mã ... dụng 74LS 148 thiết kế mạch mã hóa ưu tiên 32 ngõ vào, 5bit ngõ ra: RA4 đến RA0 741 47 là bộ mã hóa ưu tiên 10 đường sang BCD IN1 IN2 IN3 IN4 IN5 IN6 IN7 IN8 IN9 D C A B...
Ngày tải lên: 09/07/2014, 16:20