Hn :Ý tƣởng hệ thống nhận dạng ảnh
Hn . Mạch nhận biết chế độ kiểm tra
Mạch nhận biết chế độ kiểm tra trong hình 5.7 có nghĩa là khi muốn sang chế độ kiểm tra thì kích cho hệ thống một tín hiệu đƣợc gọi là tín hiệu nút_kiểm _tra tín hiệu này bình thƣờng khơng kích sẽ có mức logic là „0‟ và ngõ ra cổng OR vẫn sẽ là mức logic „0‟, thời điểm t = 0 sẽ có một xung cạnh lên đƣa vào flip flop D, nhƣng ngõ vào flip flop D vẫn là mức logic „0‟ nên ngõ ra flip flop D vẫn là mức logic „0‟, tín hiệu ngõ ra này sẽ hồi quy về ngõ vào cổng OR, nhƣ vậy nếu khơng kích tín hiệu nút_kiểm_tra thì ngõ ra mạch này vẫn khơng có gì xảy ra. Bây giờ ta kích tín hiệu chuyển sang bƣớc kiểm tra ảnh trong hệ thống, nhƣ vậy tín hiệu nút_kiểm_tra sẽ lên mức logic „1‟ làm cho ngõ ra cổng OR sẽ lên mức „1‟ tín hiệu kích này sẽ lớn hơn 10 µs, trong 10 µs sẽ có xung kích cạnh lên đƣa vào flip flop D, lúc này ngõ vào flip flop đã lên mức logic „1‟ nên ngõ ra sẽ lên mức logic „1‟ ngõ ra này hồi quy về ngõ vào nên kể từ thời điểm này ngõ ra mạch này sẽ luôn là mức logic „1‟ cho đến khi kết thúc quá trình.
Tiếp tục quan sát hình 5.8 mạch chốt kết quả ngõ ra, sau quá trình kiểm tra thì sẽ nhận đƣợc tín hiệu V_đốt tại ngõ ra nhanh nhất của khối tích hợp triệt nhiễu cộng và tín hiệu V_Đóng_băng tại ngõ ra nhanh nhất của khối mạch triệt nhiễu trừ. Từ hai tín hiệu này ta sẽ xác định đƣợc đó là ảnh nào đã đƣa vào. Để giải quyết trƣờng hợp ảnh số 7 là tập con của ảnh số 8 thì sẽ có trƣờng hợp thứ nhất ngõ vào là V_Đóng_băng_7 và V_Đốt_7 thì ngõ ra là ảnh_7, trƣờng hợp thứ 2 là nhiễu cộng, đƣa ảnh số 7 vào kiểm tra và có các pixel nhiễu sẽ nằm trên pixel của số 8, bởi vì số 7 là tập con của số 8, những pixel nhiễu này làm cho V_Đốt_8 có nhiều pixel „1‟ và đạt ngƣỡng nhanh nhất nhƣng vì ảnh kiểm tra là ảnh số 7, nên V_Đóng_băng_7 ở
38
khối tích hợp triệt nhiễu trừ sẽ đạt ngƣỡng nhanh nhất. Do đó vẫn kết luận đây là ảnh số 7 bị nhiễu cộng.