Chân I/O Chức năng Thứ tự chân
A0 ~ A5 Input
Mã địa chỉ Pin Số.0 ~ 5 Sáu giá trị ba chân trạng thái này được phát hiện bởi
PT2262 để xác định dạng sóng được mã hóa 0 ~ bit 5. Mỗi chân có thể được
đặt thành "0", "1" hoặc "f" (nổi).
1 ~ 6
A6/D5, A7/D4 A8/D3 ~
A11/D0
Input
Số pin địa chỉ mã 6 ~ 11 / Số pin dữ liệu 5 ~ 0. Sáu chân ba trạng thái này được phát hiện bởi PT2262 để xác định
dạng sóng mã hóa bit 6 ~ bit 11. Khi các chân này được sử dụng làm chân địa chỉ, chúng có thể được đặt thành “0”, “1” hoặc “f” (nổi) . Khi những các
chân được sử dụng làm chân dữ liệu, chúng chỉ có thể được đặt thành “0”
hoặc “1”.
7, 8 10 ~ 13
/TE Input
Truyền cho phép. PT2262 xuất dạng sóng mã hóa thành DOUT khi chân này
được kéo xuống mức thấp
14
OSC1 Output Chân dao động số 1 15
OSC2 Input Chân dao động số 2 16
DOUT Output
Pin đầu ra dữ liệu. Dạng sóng được mã hóa được xuất nối tiếp tới chân này. Khi PT2262 không truyền, DOUT xuất
ra điện áp thấp (Vss)
17
VCC
- Cung cấp năng lượng tích cực 18
VSS - Cung cấp năng lượng tích cực 9
Mã Bit
Bit mã là thành phần cơ bản của dạng sóng được mã hóa và có thể được phân loại là Bit AD (Địa chỉ / Dữ liệu) hoặc một Bit SYNC (Đồng bộ).
Địa chỉ/Dữ liệu BIT WAVEFORM
Một Bit AD có thể được chỉ định là Bit “0”, “1” hoặc “f” nếu nó ở trạng thái thấp, cao hoặc thả nổi tương ứng. Dạng sóng một bit gồm 2 chu kỳ xung. Mỗi chu kỳ xung có 16 khoảng thời gian dao động.
Đồng bộ BIT WAVEWFORM
Dạng sóng bit đồng bộ dài 4 bit với xung độ rộng 1/8 bit.
CODE WORD
Một nhóm Code Bits được gọi là Code Word. Một từ mã bao gồm 12 bit AD theo sau là một Bit đồng bộ. Các bit được xác định bởi các trạng thái tương ứng của các chân A0 ~ A5 và A6 / D5 ~ A11 / D0 tại thời điểm truyền. Khi nào kiểu dữ liệu
Hình 1.11 Chu kỳ tạo xung IC PT2262 (Nguồn Internet)
của PT2262 được sử dụng, các bit địa chỉ sẽ giảm tương ứng. Ví dụ: Trong 3 Kiểu dữ liệu mà địa chỉ có chín 9 bit, định dạng truyền là:
PT2262 / PT2272 có tối đa mười hai (12) bit Địa chỉ bao gồm sáu (6) bit Địa chỉ / Dữ liệu. Sau đây là biểu đồ hiển thị các bit mã với các chân tương ứng của chúng.
Các bit mã A0 ~ A5 và A6 / D5 ~ A11 / D0 được xác định bởi trạng thái của các chân A0 ~ A5 và A6 / D5 ~ A11 / D0. Ví dụ, khi A0 (Chân số 1) được đặt thành “1” (VCC), Bit mã A0 được tổng hợp thành bit “1”. Theo cách tương tự, khi nó (Chân A0) được đặt thành “0” (Vss) hoặc thả nổi trái, Bit mã A0 được tổng hợp thành bit “0” hoặc “f” tương ứng.
Hình 1.13 Định dạng truyền dữ liệu (Nguồn Internet)
1.3.2. Module thu và IC giải mã PT2272