Sau khi thay giao diện cũ bằng giao diện PCI 7811R, các thông số đạt được như sau:
- Thời gian thu thập dữ liệu đã giảm từ 500 ns xuống còn 100 ns cho cả 4
đường tín hiệu. Tổng thời gian chết của hệ đo dưới 12 s (nếu đặt sharping time của khuếch đại phổ ở 3 s). Cụ thể, tổng thời gian đạt
đỉnh của khuếch đại phổ, thời gian biến đổi của ADC và thời gian đọc ghi của giao diện: 5,4 s + 5,9 s + 0,10 s = 11,4 s;
- Ngoài chức năng giao diện của hệ trùng phùng sự kiện - sự kiện, PCI 7811R còn cấu hình ở chế độ làm giao diện đa kênh điều khiển, thu nhận số liệu đồng thời từ 3 ADC. Hệ có thể sử dụng ở chế độ trùng phùng sự kiện - sự kiện hoặc 3 phổ kế đa kênh tích hợp trong các ứng dụng đo phổ thông thường.
- Chương trình điều khiển được thiết kế chạy dưới môi trường Windows, có giao diện thân thiện, dễ sử dụng. Hình 3.1 và hình 3.2 là giao diện của chương trình chạy ở chế độ MCA và chạy ở chế độ trùng phùng. Các chức năng của chương trình như sau:
Chế độ MCA: cho phép hiển thị đồng thời các phổ của ba kênh, báo các nút
điều khiển, cho phép lưu dữ liệu đo được, chế độ đọc và hiệu chỉnh thời gian chết cũng được bổ sung thêm so với các giao diện được thiết kế và lắp đặt
Hình 3.1 Giao diện ở chếđộ MCA.
Chế độ trùng phùng: cho phép thay đổi một số tham số của hệ, các cửa sổ
hiển thị giá trị tức thời của các ADC, phổ tổng…. Trong chế độ trùng phùng, các tham số điều khiển quá trình đóng mở Gate của các ADC được thiết lập từ
phần mềm với độ chính xác đến nanô giây (so với phiên bản trước các giá trị
này vào cỡ micro giây). Trên cửa sổ chính bổ sung thêm chức năng hiện phổ
tổng giúp người dùng quan sát trực tiếp và hiệu chỉnh các tham số hệ thống.
Kết quả thử nghiệm giao diện mới trên nguồn 60Co và bia 36Cl cho thấy giao diện đã hoạt động đúng nguyên tắc thiết kế và hoàn toàn đáp ứng được các yêu cầu về giao diện của một hệ phổ kế trùng phùng sự kiện-sự kiện. Ngoài ra, nếu được trang bị đầy đủ các conector, giao diện có thể điều khiển thu nhận số liệu cho từ 4 đến 16 kênh đo đồng thời. Sau ba năm sử dụng, hệ luôn hoạt động ổn định, không xảy ra trình trạng treo làm mất dữ liệu. Các hạn chế
về bộ nhớ, thời gian chết và hiệu chỉnh, các lỗi treo do chất lượng mạch in hay nhiễu điện lưới đã hoàn toàn được khắc phục. Hình 3.3 là phổ tổng đang
trong quá trình đo với phản ứng Cl35(n, 2)Cl36.
Hình 3.3 Phổ tổng của Cl35(n, 2)Cl36đo thử nghiệm với giao diện PCI 7811R.