Mô hình thiết bị TCSC trong chương trình PSS/E 60 

Một phần của tài liệu Nghiên cứu hiệu quả sử dụng thiết bị FACTS đối với hệ thống điện việt nam sơ đồ năm 2015 (Trang 60 - 64)

Mô hình TCSC trong chế độ xác lập được chương trình PSS/E mô phỏng như sau:

61

Hình 3-1 Mô hình TCSC trong chương trình PSS/E

Cấu trúc tham số TCSC khi đưa vào mô hình chế độ xác lâp:

N,I,J,MODE,PDES,QDES,VSET,SHMX,TRMX,VTMN,VTMX,VSMX,IMX,LINX,R MPCT,OWNER,SET1,SET2,VSREF

Trong đó:

N : Số thứ tự của phần tử TCSC. I: Số hiệu nút đầu của TCSC. J: Số hiệu nút cuối của TCSC MODE : Chế độ điều khiển.

PDES: Lượng công suất tác dụng cần điều khiển đến nút nhận J (MW). QDES: Lượng công suất phản kháng cần điều khiển đến nút nhận J (MVAr). VSET: Điện áp muốn giữ tại nút I (pu).

SHMX: Lượng bù lớn nhất truyền tải qua nút I (MVA).

TRMX: Lượng công suất tác dụng lớn nhất trao đổi giữa các đường dây khi sử dụng các thiết bị điều khiển thích hợp.

VTMIN: Ngưỡng điện áp nhỏ nhất muốn giữ tại nút J(pu). VTMX: Ngưỡng điện áp lớn nhất muốn giữ tại nút J(pu). VTSX: Ngưỡng điện áp lớn nhất muốn giữ tại nút I(pu).

62

2. Mô hình TCSC trong chếđộ quá độ

Mô hình TCSC trong chế độ quá độ được chương trình PSS/E mô phỏng như sau:

Cấu trúc tham số TCSC khi đưa vào mô hình động:

0,'USRMDL',0,'CRANI',8,1,3,7,3,3,IF,IT,ICKT,T1 , T2 , T3, TW, K , Xmax, Xmin/

Trong đó:

IT : Số hiệu nút đầu của TCSC.

IT: Số hiệu nút cuối của TCSC .

ICKT: Số thứ tự phần tử TCSC.

T1, T2, T3, TW, K: Các tham số trong các khâu điều khiển TCSC đã được đề cập trong chương 2.

Xmax: điện kháng đẳng trị cực đại của TCSC.

Xmin: điện kháng đẳng trị cực tiểu của TCSC.

Mô hình điều khiển TCSC trong chế độ quá độ được chương trình PSS/E mô phỏng như sau :

64

Một phần của tài liệu Nghiên cứu hiệu quả sử dụng thiết bị FACTS đối với hệ thống điện việt nam sơ đồ năm 2015 (Trang 60 - 64)

Tải bản đầy đủ (PDF)

(105 trang)