Các thuật ngữ của VHDL

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 55 - 57)

Thực thể (Entity): Tất cả các thiết kế đều đ−ợc biểu diễn d−ới dạng các thực thể. Một thực thể là một khối xây dựng sẵn cơ bản nhất trong một thiết kế.

Mức cao nhất của thiết kế là thực thể mức đỉnh (top level entity) . Nếu thiết kế có thứ bậc, mô tả mức đỉnh sẽ có các mô tả mức thấp hơn chứa bên trong. Những mô tả mức thấp hơn này sẽ là các thực thể mức thấp hơn chứa trong mô tả thực thể mức đỉnh.

Kiến trúc (Architecture): Tất cả các thực thể có thể đ−ợc mô phỏng đều có một mô tả kiến trúc. Kiến trúc mô tả hành vi của thực thể. Một thực thể đơn có thể có nhiều kiến trúc. Một kiến trúc có thể ở mức hành vi (behavioral) trong khi một kiến trúc khác có thể mô ả ở mức cấu trúc của thiết kế.

Cấu hình (Configuration): Một phát biểu cấu hình đ−ợc sử dụng để làm kết nối một thể hiện thành phần với một cặp thực thể - kiến trúc. Một cấu hình có thể đ−ợc khảo sát giống nh− một danh sách các phần của một thiết kế.

Gói (package): Một gói là một tập các ch−ơng trình con và các kiểu dữ liệu phổ biến đ−ợc sử dụng trong một thiết kế.

Thuộc tính (attribute): Thuộc tính là dữ liệu đ−ợc gán cho các đối t−ợng hoặc dữ liệu đ−ợc tiền định nghĩa liên quan đến các đối t−ợng trong VHDL.

Generic: Generic là thuật ngữ của VHDL dùng cho một thông số, thông tin này chuyển thông tin tới thực thể.

Quá trình (process): Một quá trình là một đơn vị thực thi cơ bản trong VHDL. Tất cả các thao tác đ−ợc thực hiện trong khi mô phỏng mô tả VHDL đều đ−ợc chia nhỏ trong một hay nhiều quá trình.

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 55 - 57)