Họ vi mạch LCA (Logic Cell Array)

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 51 - 52)

Họ LCA đ−ợc công ty Xillinx giới thiệu dựa theo các cấu trúc của công ty MMI, đN trình bày một cấu trúc độc đáo trong các họ của PLD. Cấu trúc truyền thống của các họ vi mạch PAL và FPLA là các mảng AND - OR. Các cổng lập trình có cấu trúc của họ LCA gọi là cấu trúc lập trình cho ng−ời sử dụng. Đặc biệt là trong cấu tạo của LCA, họ dùng RAM động để tạo ra các chức năng logic theo yêu cầu thiết kế. Nh−ợc điểm của các tế bào RAM động th−ờng không ổn định. Do đó các chức năng sẽ trở lại trạng thái ban đầu khi mất điện. Để hỗ trợ cho vấn đề này họ sử dụng thêm ph−ơng pháp l−u trữ mới có chức năng t−ơng tự nh− ROM. Cấu trúc của LCA đ−ợc mô tả ở hình 2.9, bao gồm một khối IOB bao quanh ma trận của khối CLB.

CONFIGURATE

Liên kết các đ−ờng tín hiệu dọc và ngang giữa 2 khối giúp cho việc kết nối giữa 2 khối thêm thuận tiện. Vi mạch đầu tiên của họ LCA là XC 2064, có mật độ thích hợp khá phức tạp khoảng 1200 cổng logic, 58 khối IOB cùng một ma trận 8x8 hàng và cột tạo ra 64 khối CLB. Tạo ra một vi mạch khác là XC 2018 có mật độ tích hợp khoảng 1800 cổng, có 74 khối IOB cùng một ma trận 10x10 tạo ra 100 khối CLB. Vi mạch có các đ−ờng tín hiệu xung clock, tín hiệu reset đặc biệt và mạch tạo dao động thạch anh bên trong IC dùng để kết nối với các phần tử dao động bằng thạch anh bên ngoàị

Ch−ơng 3

Ngôn ngữ mô tả phần cứng VHDL

Cùng với sự phát triển nhanh chóng của các loại thiết bị logic lập trình đ−ợc (FPLD: Field Programmable Logic Device), các ngôn ngữ lập trình cho các loại thiết bị đó đ−ợc gọi là ngôn ngữ mô tả phần cứng (HDL) cũng ngày càng xuất hiện nhiều nh− VHDL, Verilog HDL, ABEL HDL, State Machine Editor, Schematic Editor...

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 51 - 52)

Tải bản đầy đủ (PDF)

(112 trang)