Họ vi mạch EPLD (Erasable PLD)

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 48 - 50)

Công ty Altera lần đầu tiên giới thiệu thuật ngữ xóa các PLD bằng tia cực tím và nó đN trở thành thuật ngữ chung cho công nghệ PLD để tham khảo

Clk Đầu vào Đầu vào/ ra

cho các vi mạch lập trình xóa bằng tia cực tím. Từ khi khởi đầu, công ty Altera thay đổi công nghệ chế tạo PLD từ công nghệ l−ỡng cực sang công nghệ CMOS vì công nghệ CMOS đạt đ−ợc hiệu suất cao về không gian (mật độ tích hợp cao hơn). Nh− PAL16L8 có mật độ tích hợp từ 100 lên 150 cổng, PAL22V10 có 500 đến 600 cổng và EP310 (là vi mạch đại diện cho họ EPLD) có trên 1000 cổng. Cấu trúc của cổng PLD bao gồm cả khối điều khiển cấu trúc I/Ọ Cấu hình của

ACB giống nh− cấu trúc của cổng PLD của vi mạch PAL và GAL nh−ng có chức năng hoạt động đơn giản hơn. Trong đó mỗi cổng có 8 biến ngõ vào cùng với một biến để điều khiển cổng đệm ngõ rạ Nhờ vào cấu trúc ACB I/O mà EP310 có các tín hiệu tổ hợp ngõ ra tác động ở mức cao hoặc thấp hay các tín hiệu đ−ợc ghi cũng tác động ở mức cao hoặc thấp. Đối với tín hiệu hồi tiếp về mảng AND đ−ợc đ−a về từ thanh ghi ở ngõ rạ Các cổng đệm ngõ ra đ−ợc điều khiển bằng các biến riêng cho phép các chân của vi mạch có thể hoạt động hai chiềụ Ngoài ra EP310 cũng có cầu chì bảo vệ chống sao chép và giờ đây cầu chì bảo vệ trở thành một tiêu chuẩn cho các thế hệ PLD mớị Một số vi mạch tiêu biểu cho họ EPLD là EP900, có cấu tạo 40 chân, bên trong có 24 khối ACB, mật độ tích hợp hơn 1000 cổng với các tổ hợp ngõ ra có lựa chọn.

Một phần của tài liệu Nghiên cứu ứng dụng CPLD9500 thiết kế modul điều khiển vị trí (Trang 48 - 50)