Đặc trưng chính MCA8k đã chế tạo

Một phần của tài liệu Giáo trình điện tử hạt nhân (Trang 155)

L ời nĩi đầu

3. Đặc trưng chính MCA8k đã chế tạo

- Bản mạch FPGA-based MCA8k gồm cĩ ADC8k kiểu xấp xỉ liên tiếp và MCD8k ghép máy tính,

- Độ phân giải: 8192 kênh, - Thời gian biến đổi: 2,2µs,

- Độ phi tuyến tích phân (INL) ≤ 0,0264% trên 98% của toàn dải đo (so với hệ số chuẩn của Canberra là 0,025%, ứng với ADC8k, kiểu 8075),

- Độ phi tuyến vi phân (DNL) ≤ 1,12% trên 98% của toàn dải đo (so với hệ số chuẩn của Canberra là ≤ 1,02%, ứng với ADC8k, kiểu 8075),

- Dung lượng tối đa trên một kênh là 16 777 215 số đếm, - Thời gian đo cực đại 65 535 s,

- Các xác lập ngưỡng thấp và cao cho ADC được điều khiển bằng phần mềm, - Lối vào nhận xung đơn cực dương cĩ biên độ đỉnh 0 ÷ 10 V,

Chương VI

BIẾN ĐỔI THỜI GIAN THÀNH BIÊN ĐỘ VÀ

CÁC PHƯƠNG PHÁP XỬ LÍ THỜI GIAN

- Bộ biến thời gian thành biên độ,

- Bộ phân biệt tích phân,

- Phân biệt cắt khơng (zero-crossing),

- Phân biệt cắt khơng theo phương pháp tỉ số khơng đổi,

- Phân biệt theo phương pháp ngưỡng suy biến.

§6.1. B BIẾN THỜI GIAN THÀNH BIÊN ĐỘ

Biến đổi thời gian thành biên độ là biến đổi tuyến tính khoảng thời gian giữa hai sự kiện hạt nhân thành một xung biên độ ở lối ra.

Bộ biến đổi khoảng thời gian thành biên độ (Time to Amplitude Converter - TAC) là mạch điện tử dùng để biến đổi khoảng thời gian giữa hai sự kiện thành một xung cĩ biên độ tương ứng. Giá trị biên độ này được chuyển đổi thành dạng số nhờ vào bộ biến đổi tương tự thành số.

Bộ biến đổi thời gian thành biên độ là bước đầu tiên để hình thành việc số hố thời gian. Khoảng thời gian được mã hố thường rất nhỏ, do đĩ độ phân giải địi hỏi rất cao; địi hỏi này khơng thể đáp ứng được đối với các bộ biến đổi khoảng thời gian thành số theo phương pháp đếm số xung nhịp thơng thường vì cần phải cĩ một đồng hồ cĩ tần số rất lớn. Hơn nữa, bộ biến đổi khoảng thời gian thành biên độ cịn phải sử dụng được cả trong các trường hợp mà hệ số biến đổi thay đổi.

Trong thực tế, người ta quy ước khoảng thời gian giữa hai sự kiện hạt nhân là khoảng thời gian thực hiện tương tác giữa các bức xạ với detector. Thời điểm xuất

hiện sự kiện được xác định là thời điểm xung điện xuất hiện nhờ việc phối hợp giữa detector với các mạch trigger thời gian.

Giả sử tín hiệu lối ra ở các trigger thời gian là các sĩng ngắn. Hiển nhiên là các xung này được phát trễ hơn các sự kiện bức xạ thực, nghĩa là thời gian nhận các xung điện khơng trùng với thời gian xuất hiện các sự kiện vật lí. Độ trễ giữa hai thời điểm nhận và xuất hiện các sự kiện vật lí là hiệu thời gian giữa các sự kiện.

Trong phép đo khoảng thời gian tồn tại, xung đến sớm hơn được xác định là tín hiệu Start, cịn xung đến trễ hơn là tín hiệu Stop. Bộ biến đổi khoảng thời gian thành biên độ tuân theo quy tắc này. Máy phát xung tuyến tính bắt đầu ngay từ khi nhận tín hiệu Start. Xung tuyến tính dừng lại ngay khi nhận tín hiệu Stop và các giá trị biên độ đỉnh được kéo dài đủ thời gian để biến đổi thành số.

Nguyên tắc hoạt động của bộ biến đổi khoảng thời gian thành biên độ được mơ tả ở giản đồ thời gian hình 6.1.

START

STOP

START START LINE

STOP STOP LINE

OUTPUT LINE

OUTPUT LINE START STOP START STOP

(a) (b) t t t t t Hình 6.1: Giản đồ thời gian.

Nguyên tắc hoạt động của bộ biến đổi khoảng thời gian thành biên độ được trình bày ở sơ đồ hình 6.2.

S1 + - 3 2 6 7 4 Generator S3 DIFFEREN. STOP Q R START C R IN IN S2 OUT S +Vcc Q DELAY DIFFEREN

Hình 6.2: Sơ đồ khối của TAC.

Giả sử các khố tương tự được đĩng khi cĩ xung điều khiển ở mức 1 và được mở khixung điều khiển ở mức 0. Hình 6.3 biểu diễn giản đồ thời gian của mạch. Khi khơng cĩ tín hiệu vào, từ sơ đồ hình 6.2 ta thấy flip-flop cĩ Q = 0 và Q = 1 tương ứng các khố S1 mở ra và S2đĩng lại. Nguồn dịng cấp dịng điện I được nối đất nhờ S2. Lúc này, thế trên tụ C bằng 0, tương ứng điện áp ra Vout = 0. Giả sử khi cĩ xung Start, ta cĩ Q = 1 và Q = 0, điều khiển các khố S1đĩng lại và S2 mở ra, mạch đơn hài và tạo xung vi phân cĩ lối ra VDở mức logic “0” và khi đĩ S3 mở. Nguồn dịng phát dịng điện I khơng đổi nạp điện cho tụ C, điện trở R cung cấp một nhánh DC để nuơi dịng rị của khố S1, S2 và dịng cho mạch đệm lối ra. Mạch đệm cĩ tác dụng ngăn cản hiệu điện thế tác động lên tụ C từ các tầng ngoài. Điện trở R phải cĩ giá trị đủ lớn, cỡ 10 M hoặc lớn hơn nữa để tránh xung phản hồi khơng tuyến tính.

Nếu tổng của dịng rị qua S1, S2 và dịng điện qua mạch đệm lối ra khơng vượt quá 10-10 A thì lối vào mạch đệm cần mắc thêm một transistor trường để sai số hiệu điện thế trên tụ C nhỏ hơn 1 mV. Chu trình hình thành xung của mạch được diễn ra khi xuất hiện xung Start (S1 đĩng, S2 và S3 mở), tụ C được nạp điện đến thời điểm cĩ xung Stop thì kết thúc quá trình nạp (tạo điện áp tuyến tính). Lúc này S1 mở ra, S2đĩng lại nhưng S3 vẫn mở để giữ biên độ xung cho quá trình biến đổi thành số, thời gian này được ấn định bởi độ rộng của xung VG lấy ra từ mạch

phát xung trễ (là một đơn hài). Khi kết thúc xung VG, mạch vi phân tạo xung Reset để thiết lập trạng thái ban đầu cho chu trình tiếp theo.

Qua việc mơ tả nguyên lí nêu trên, mạch cĩ thể được chuyển đổi dễ dàng hơn nhờ vào việc thay thế cấu hình flip-flop SET RESET với một flip-flop TOGGLE.

START STOP Q1 Q1 VG VD OUT SLOPE=dV/dt=1/C SLOP = dV/dt = 1/C

Hình 6.3: Giản đồ thời gian của một mạch chi tiết.

Trong thực tế, mạch TAC phức tạp hơn nhiều so với sơ đồ trên hình 6.2 do người ta gắn thêm hệ thống tạo một xung giả trước đĩ. Ví dụ, giả sử tín hiệu Start khơng được kết thúc bằng tín hiệu Stop trong khoảng thời gian đã quy định, khi đĩ nhờ vào hệ thống này, tụ C sẽ tự động nạp lại, tín hiệu Stop khơng được đến trước tín hiệu Start để kích hoạt TAC.

Hệ thống cịn được chế tạo phức tạp hơn để hoàn thiện TAC, nhằm loại bỏ trạng thái khơng đơn trị. Trong hệ thống đếm trùng phùng, bộ biến đổi khoảng thời gian thành biên độ thường ghép nối như hình 6.4. Hệ thống trùng phùng này được sử dụng để đo thời gian sống của posistron và xác định hai xung cĩ xuất hiện đồng thời hay khơng. Sau đĩ, bộ biến đổi khoảng thời gian thành biên độ (TAC) cĩ nhiệm vụ cho những tín hiệu được làm chậm (nhờ máy phát trễ) mang thơng tin thời gian được biến đổi.

FAST PLASTIC FAST PLASTIC HV CFD

COINC TAC MCA

DELAY CFD

Source

Start

Stop

Hình 6.4: Sơ đồ khối của hệ thống đếm trùng phùng.

Lối vào của TAC khác nhau phân biệt dựa vào flip-flop ở hình 6.5. Cấu hình được chọn khơng chỉ cho phép bộ biến đổi chỉ thị biên độ của khoảng thời gian mà cịn mở rộng xung. Mạch hoạt động với chế độ đa kênh, cho phép đo độ rộng tín hiệu xung vuơng đạt độ chính xác cao.

C2 + - 3 2 6 7 4 R2 + - 3 2 6 7 4 R OUT R1 STOP S3 S1 START C1 DELAY IN S2 +Vcc Generator C IN DIFFEREN. VG Io VD

Hình 6.5: Sơ đồ đơn giản của bộ biến đổi TAC.

Tiếp theo, cấu hình flip-flop cũng khơng cịn được sử dụng ở đây. Quá trình khởi động lại sau mỗi phép đo chỉ được bổ sung khi cần thiết. Sơ đồ TAC đơn giản chỉ ra ở hình 6.5 địi hỏi tín hiệu Start và Stop là các xung âm cĩ độ rộng

khoảng 10 ns với biên độ là 0,8 V (xung Fast Negative - NIM). Như vậy, nếu bộ biến đổi khoảng thời gian thành biên độ nêu trên được sử dụng thì thời gian đặc trưng cho mạch tạo xung (xung nhịp) cho tín hiệu Start - Stop là 10 ns.

Nguyên tắc hoạt động của sơ đồ hình 6.5 như sau:

Trong sơ đồ, bộ so sánh được xây dựng trên khuếch đại thuật tốn (KĐTT) và thơng thường cĩ thế dịch (bias) lối vào khơng đổi là 400 mV. Vì thế, để đảm bảo ổn định chế độ làm việc cho KĐTT, lối vào cần được nối đất qua một điện trở sai số bé.

Các tín hiệu Start và Stop được đưa vào bộ so sánh trực tiếp hoặc thơng qua tụ lối vào với giá trị đủ lớn. Đầu tiên, mạch so sánh cĩ lối ra ở mức logic “1”, làm cho các khố S1 mở và S2 đĩng, khố S3 mở. Nguồn dịng Io được nối đất qua khố S2 và hiệu điện thế trên tụ C bằng khơng nhờ vào điện trở R mắc song song.

Khi bộ so sánh nhận được tín hiệu Start lớn hơn mức 400 mV, ví dụ khoảng 500 mV, thì lối ra của bộ so sánh sẽ chuyển từ mức logic “1” về mức logic “0”, do đĩ khố S1đĩng lại, S2 mở ra và S3 tiếp tục mở. Khố S1 đĩng cho phép nguồn dịng Io nối với tụ C và tụ C nạp điện để hình thành xung tuyến tính. Trên hình 6.6 là giản đồ xung minh hoạ. START STOP Q1 Q2 P Z OUT SLOPE=dV/dt=1/C

Khi xuất hiện tín hiệu Stop, lối vào của bộ so sánh cĩ mức logic “1”, do đĩ S1

mở, S2 đĩng. Nguồn dịng Io được nối đất. Kết thúc quá trình hình thành xung tuyến tính, nhưng do khố S3 mở cho nên biên độ xung được lưu giữ cho đến khi xung lấy ra từ máy phát xung trễ (DELAY Generator) kết thúc, làm xuất hiện xung vi phân VDđiều khiển S3đĩng, tụ C phĩng điện nhanh qua S3, kết thúc một chu trình biến đổi khoảng thời gian thành biên độ.

Sơ đồ 6.5 cĩ cấu trúc khác sơ đồ 6.2 ở chỗ, lối vào của sơ đồ cĩ sử dụng một bộ so sánh nên cải thiện tốt hơn mặt tăng của xung ra so với một flip-flop, những điểm khác nhau cịn lại là khơng quan trọng. Máy phát xung tuyến tính, mạch khởi động lại (Reset) tụ và đệm tín hiệu ra thì hồn tồn giống nhau trong cả hai mạch.

Sự chọn lọc dải biên độ tín hiệu ra của bộ khuếch đại phổ tương ứng với sự chọn lọc theo dải năng lượng bức xạ cần đo. Sự chọn lọc cĩ thể thực hiện nhờ bộ phân tích đơn kênh (SCA) gọi là bộ phân biệt vi phân và bộ phân biệt tích phân. Bộ phân biệt tích phân cho ra xung logic khi xung vào vượt ngưỡng cố định.

Bộ phân biệt tích phân cĩ nhiệm vụ chọn lọc chính xác thời điểm xuất hiện xung để hình thành xung logic lối ra và xung khởi phát thời gian đo. Do bức xạ mang tính ngẫu nhiên, do đĩ với một nguồn bức xạ thì biên độ của xung ra từ detector cũng sẽ mang tính ngẫu nhiên mặc dù thời gian tăng là như nhau. Vì vậy, các bộ khởi phát thời gian đo phải thoả mãn điều kiện thời điểm đánh dấu xung là khơng đổi chodù biên độ xung vào cĩ thay đổi. Trên nguyên tắc đĩ, người ta xây dựng các bộ khởi phát thời gian đo theo nhiều cách khác nhau:

- Phương pháp phân biệt biên độ dựa vào sườn trước của xung để thu nhận tín hiệu đánh dấu,

- Phương pháp cắt khơng: sử dụng điểm cắt xung của xung lưỡng cực để tạo tín hiệu đánh dấu,

- Phương pháp dựa theo tỉ số khơng đổi của độ cao xung (constant fraction), - Phương pháp ngưỡng suy biến.

§6.2. BỘ PHÂN BIỆT TÍCH PHÂN

Bộ phân biệt tích phân tạo ra xung logic khi tín hiệu vượt một mức ngưỡng cố định. Hình 6.7b mơ tả xung được cung cấp từ bộ khuếch đại đến bộ phân biệt tích phân và tín hiệu tại lối ra của bộ phân biệt.

a) b) Ngưỡng Ngưỡng trên Ngưỡng dưới Lối ra bộ Phân biệt

Hình 6.7: Nguyên tắc hoạt động của bộ phân biệt vi phân (a) và tích phân (b).

Với bộ phân biệt lí tưởng, ta sẽ thu được tín hiệu logic ra ngay khi sườn trước của tín hiệu vào vượt qua mức ngưỡng bất kể dạng xung vào. Như vậy, một bộ phân biệt thời gian tốt cần cĩ những điều kiện sau:

- Phải cĩ khả năng đáp ứng và phục hồi nhanh để cĩ thể xử lí tiếp những

xung kế cận cùng vớiđộ chính xác cao,

- Thời gian chết là thời gian trong đĩ bộ phân biệt biên độ khơng cĩ khả năng nhận những xung tiếp theo. Thời gian chết phải là một hằng số khơng

phụ thuộc dạng, biên độ và tốc độ của xung vào,

- Thời gian trễ và độ rộng xung ra khơng phụ thuộc vào dạng và biên độ

của xung vào.

Ở hình 6.7b, tín hiệu logic được sinh ra khi sườn trước của tín hiệu vào vượt ngưỡng. Như vậy, thời điểm xuất hiện của xung ra từ sườn trước của xung vào phụ thuộc vào biên độ và thời gian tăng của tín hiệu vào. Với các xung cĩ cùng thời gian tăng nhưng biên độ khác nhau thì sự phụ thuộc này rất rõ ràng. Hình 6.8 chỉ rõ về sự phụ thuộc này.

Sự phụ thuộc bước thời gian (time walk) là bất lợi lớn của phương pháp này. Sự thăng giáng biên độ cĩ tính thống kê của tín hiệu từ detector và tạp âm của tín hiệu vào đến bộ phân biệt theo mặt tăng, gây ra sự biến động của thời gian (time jitter) ở thời điểm mà tín hiệu vào vượt ngưỡng. Sự biến động thời gian nhiều hay ít phụ thuộc vào biên độ tạp âm và độ dốc của tín hiệu ngay thời điểm ở gần mức ngưỡng. t t Ngưỡng Lối ra bộ phân biệt

Hình 6.8: Giản đồ thời gian của xung ra theo xung vào.

Với những tín hiệu vào cĩ dải biên độ hẹp và thời gian tăng nhỏ thì kĩ thuật đánh dấu theo phương pháp mặt tăng được áp dụng rất tốt. Sai số về mặt thời gian sẽ được giảm đến mức tối đa đối với những tín hiệu cĩ độ dốc lớn ở thời điểm cắt ngưỡng. Độ phân giải tốt nhất sẽ nhận được một cách nhanh nhất bằng cách điều khiển mức ngưỡng.

Những đặc trưng về bộ phân biệt theo mặt tăng đã được đưa ra với bộ khởi phát sườn trước hoạt động như sau: Khi sườn trước của tín hiệu từ detector vượt qua một ngưỡng cố định, nĩ điều khiển khởi phát mạch. Thời gian tăng của tín hiệu ra được quyết định chủ yếu bởi các đặc trưng của mạch khởi phát, mức ngưỡng của mạch khởi phát được đặt đủ thấp để mạch khơng nhạy cảm với tạp âm. Độ rộng của xung ra cần được rút ngắn để điều khiển mạch trùng phùng, điều này thường được thực hiện bởi một mạch đơn hài và mạch cắt được đặt ngay lối ra. Ngồi ra, để giới hạn sự phụ thuộc vào dạng xung, một số mạch cịn sử dụng thêm

mạch trigger ngay sau tầng đầu hoặc cĩ thể sửa đổi dạng xung detector theo tiêu chuẩn bằng cách giới hạn và co ngắn xung này trước khi nĩ đến mạch khởi phát.

Với một mạch thực tế, bộ phân biệt theo mặt tăng khơng cĩ xung đáp ứng tức thời khi tín hiệu vượt ngưỡng mà nĩ cĩ một khoảng thời gian trễ nhất định. Khoảng thời gian trễ này phụ thuộc phần lớn vào vận tốc và những đại lượng của tín hiệu vào. Để giảm đến mức tối thiểu ảnh hưởng của thời gian trễ đến toàn bộ sai số trễ, người ta thường thiết kế mạch dựa trên diode tunel để giảm được thời gian trễ và đạt tốc độ lớn.

§6.3. PHÂN BIỆT CẮT KHƠNG (ZERO-CROSSING)

Bộ phân biệt cắt khơng là bộ phân biệt thời gian bằng cách chọn thời điểm xuất hiện xung khởi phát, tương ứng với điểm cắt khơng của xung lưỡng cực, để

Một phần của tài liệu Giáo trình điện tử hạt nhân (Trang 155)

Tải bản đầy đủ (PDF)

(200 trang)