1. Trang chủ
  2. » Giáo Dục - Đào Tạo

Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM

79 9 0

Đang tải... (xem toàn văn)

Tài liệu hạn chế xem trước, để xem đầy đủ mời bạn chọn Tải xuống

THÔNG TIN TÀI LIỆU

Thông tin cơ bản

Tiêu đề Thiết Kế Và Mô Phỏng Bộ Nhớ SRAM Công Suất Thấp Trong Công Nghệ 45NM
Tác giả Hoàng Thanh Tuấn, Ngô Phương Tùng
Người hướng dẫn TS. Võ Minh Huân
Trường học Trường Đại Học Sư Phạm Kỹ Thuật TP.HCM
Chuyên ngành Công Nghệ Kỹ Thuật Máy Tính
Thể loại Đồ Án Tốt Nghiệp
Năm xuất bản 2015
Thành phố Tp. Hồ Chí Minh
Định dạng
Số trang 79
Dung lượng 3,87 MB

Nội dung

Ngày đăng: 27/11/2021, 23:43

HÌNH ẢNH LIÊN QUAN

Hình 2.14  Sơ đồ khối cơ bản của một SRAM đồng bộ - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 2.14 Sơ đồ khối cơ bản của một SRAM đồng bộ (Trang 32)
Hình 3.5 Tạo một Schematic - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.5 Tạo một Schematic (Trang 40)
Hình 3.16 Cửa sổ Analog Design Environment - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.16 Cửa sổ Analog Design Environment (Trang 45)
Hình 3.18 Chọn thƣ viện cho mạch - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.18 Chọn thƣ viện cho mạch (Trang 46)
Hình 3.20 Chạy file mô phỏng - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.20 Chạy file mô phỏng (Trang 47)
Hình 3.21 Mô phỏng dạng sóng mạch Inverter - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.21 Mô phỏng dạng sóng mạch Inverter (Trang 47)
Hình 3.23 Tính giá tr  dòng điện - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.23 Tính giá tr dòng điện (Trang 48)
Hình 3.24 Dạng sóng dòng I - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.24 Dạng sóng dòng I (Trang 49)
Hình 3.25 Tính giá tr  dòng trung bình - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.25 Tính giá tr dòng trung bình (Trang 49)
Hình 3.26 Dòng trung bình I - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.26 Dòng trung bình I (Trang 50)
Hình 3.29 Tiến hành tạo Cellview(2) - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 3.29 Tiến hành tạo Cellview(2) (Trang 52)
Hình 4.1 Sơ đồ của một SRAM Cell - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 4.1 Sơ đồ của một SRAM Cell (Trang 54)
Hình 4.2 Mô phỏng một SRAM Cell - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 4.2 Mô phỏng một SRAM Cell (Trang 55)
Hình 4.3 Kết quả mô phỏng một SRAM Cell - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 4.3 Kết quả mô phỏng một SRAM Cell (Trang 55)
Hình 4.4 Mô phỏng mười SRAM Cell thông thường - Thiết kế và mô phỏng bộ nhớ sram công suất thấp trong công nghệ 45NM
Hình 4.4 Mô phỏng mười SRAM Cell thông thường (Trang 56)

TỪ KHÓA LIÊN QUAN

TÀI LIỆU CÙNG NGƯỜI DÙNG

TÀI LIỆU LIÊN QUAN

w