1. Trang chủ
  2. » Kỹ Thuật - Công Nghệ

Lý thuyết Timer trong PLC

6 39 0

Đang tải... (xem toàn văn)

THÔNG TIN TÀI LIỆU

Nội dung

Bộ định thời Timer trong PLCS_PulseS_PextSODTS_ODTSS_OFFDT1. Nguyên lý làm việc của bộ định thời S7300 có tất cả 5 bộ định thời Tạo thời gian trễ tín hiệu từ thời điểm có sườn lên của tín hiệu vào Timer được đánh số từ 0 đến 255TÊN TIMER: TxCẤU TRÚC CỦA THỜI GIAN TRỄ T:15 14 13 12 11 10 9 8 7 6 5 4 3 2 1 0x x Độ phân giải (thời gian)PV – Preset Value: giá trị đặt trướcSố nguyên biểu diễn dạng BCD Binary Coded Decimal(000…999)0…9 0…9 0…9Định dạng độ phân giải của Bộ thời gian12 13 Hệ cơ số 10 Độ phân giải0 0 0 10ms0 1 1 100ms1 0 2 1s1 1 3 10sThời gian trễ = độ phân giải x PV2. Khai báo sử dụng Khai báo tín hiệu ENABLE nếu muốn sử dụng tín hiệu chủ động kích Khai báo tín hiệu đầu vào U(t) Khai báo thời gian trễ mong muốn TW Khai báo loại Timer được sử dụng (SP, SE, SD, SS, SF) Khai báo tín hiệu xóa Timer nếu muốn sử dụng chế độ Reset chủ động

Ngày đăng: 25/07/2021, 17:10

TỪ KHÓA LIÊN QUAN

w